用于抑制线导干扰信号的有源电磁干扰滤波器

    公开(公告)号:CN101010874A

    公开(公告)日:2007-08-01

    申请号:CN200580029167.X

    申请日:2005-08-18

    IPC分类号: H03H1/00 H03H11/10

    CPC分类号: H03H11/10 H03H7/427 H03H11/42

    摘要: 本发明涉及一种用于抑制线传导干扰(LCI)信号的电磁干扰(EMI)滤波电路(Fa)。该EMI滤波电路(Fa)包括在电源电压(Vsup)和负载(L)之间载运电源电流(Isup)的滤波电感(Lo)。该EMI滤波电路(Fa)还包括与滤波电感(Lo)并联布置的有源电路(Ca)。有源电路(Ca)包括检测LCI信号的读出电路(Mm),还包括抑制LCI信号的抑制电路(Ms)。在有源EMI滤波电路(Fa)的实施例中,有源电路(Ca)包括产生负电感值的负电感发生电路。选择产生比滤波电感(Lo)的电感值更大的电感值(Lca)的负电感发生电路可产生合成电感(Lr),该合成电感与滤波电感(Lo)的电感值相比更大。在一个实施例中,负电感发生电路包括负阻抗变换器。

    无线通信设备
    3.
    发明授权

    公开(公告)号:CN105493412B

    公开(公告)日:2017-11-07

    申请号:CN201480045903.X

    申请日:2014-08-05

    申请人: 索尼公司

    发明人: 饭田幸生

    IPC分类号: H04B1/525 H03H11/34

    摘要: 提出一种能够以低功耗和小尺寸实现发送信号和接收信号的分离的无线通信设备。提供一种无线通信设备,包括:回转器,包括至少四个端子;单相差分转换器,互相转换单相信号和差分信号;低噪声差分放大器,放大回转器输出的接收信号;和差分功率放大器,放大要被输出到回转器的发送信号。回转器从第一端子和第二端子沿第三端子和第四端子的方向传送信号。单相差分转换器、低噪声放大器和功率放大器中的任何一个被分别连接到回转器的第一端子和第二端子、第三端子和第四端子、第一端子和第三端子以及第二端子和第四端子。

    半导体集成电路
    4.
    发明授权

    公开(公告)号:CN101359903B

    公开(公告)日:2012-04-18

    申请号:CN200810108850.8

    申请日:2008-05-29

    发明人: 增田彻 森博志

    IPC分类号: H03H11/50

    CPC分类号: H03H11/42 H03H11/1291

    摘要: 本发明提供一种芯片占用面积小、低功耗的宽频带RF信号处理电路。半导体集成电路在半导体芯片上具备谐振电路,该谐振电路包括:第一电容器(1),具有可由第一控制端子(101)的第一控制信号(Vc1)控制的电容(CR);以及回转器(2、5),包含具有可由第二控制端子(102)的第二控制信号(Vc2)控制的电容(CL)的第二电容器(3),并等效地模拟电感器(L)。电容(CR)和电感器(L)构成并联谐振电路。当变更并联谐振频率时,协调地变更第一电容器(1)和第二电容器(3)的电容。并联谐振电路适用于连接在放大元件(Q1)的输出电极上的有源负载。

    半导体集成电路
    5.
    发明公开

    公开(公告)号:CN101359903A

    公开(公告)日:2009-02-04

    申请号:CN200810108850.8

    申请日:2008-05-29

    发明人: 增田彻 森博志

    IPC分类号: H03H11/50

    CPC分类号: H03H11/42 H03H11/1291

    摘要: 本发明提供一种芯片占用面积小、低功耗的宽频带RF信号处理电路。半导体集成电路在半导体芯片上具备谐振电路,该谐振电路包括:第一电容器(1),具有可由第一控制端子(101)的第一控制信号(Vc1)控制的电容(CR);以及回转器(2、5),包含具有可由第二控制端子(102)的第二控制信号(Vc2)控制的电容(CL)的第二电容器(3),并等效地模拟电感器(L)。电容(CR)和电感器(L)构成并联谐振电路。当变更并联谐振频率时,协调地变更第一电容器(1)和第二电容器(3)的电容。并联谐振电路适用于连接在放大元件(Q1)的输出电极上的有源负载。

    采用回转体电路的接地电感电路

    公开(公告)号:CN1131843A

    公开(公告)日:1996-09-25

    申请号:CN95119055.5

    申请日:1995-12-05

    发明人: 藤井友宏

    IPC分类号: H03F1/52

    CPC分类号: H03H11/50 H03H11/42

    摘要: 每个具有两个输入和两个输出端的第一和第二跨导放大器OTA1、OTA2,其OTA1的第一输入端与OTA2的第二输出端相联,OTA1的第一输出端和OTA2的第一输入端联到电容一端上,而电容另一端接地,OTA1的第二输入端和第二输出端以及OTA2的第二输入端和第一输出端交流接地。

    由至少一个滤波器级构成的滤波器电路

    公开(公告)号:CN1199353C

    公开(公告)日:2005-04-27

    申请号:CN00816568.8

    申请日:2000-11-13

    发明人: S·马蒂松

    IPC分类号: H03H11/08 H03H11/42

    CPC分类号: H03H11/42 H03H11/08

    摘要: 本发明涉及一种滤波电路及其制造方法,这种滤波电路包括至少一个回转器内核段(GCi),所述回转器内核段具有四个反相器,在一对输入端(i_1,i_2)与一对输出端(o_1,o_2)之间相互连接成一个环形结构。至少一个共模反馈段(CMIi,CMOi)配置在这对输入端之间和/或这对输出端之间。所述共模反馈段包括两个分别由一个反相器和一个短路反相器形成的串联连接,反相并联在所述输入端之间或输出端之间。这些反相器可以由MOS、CMOS或BiCMOS或者双极型晶体管构成。按照本发明,回转器内核段和/或共模反馈段的晶体管的沟道区尺寸选择成满足关系g*C≥gm*cm,其中:g为回转器内核段终端的有效电导负载,C为回转器内核段终端的有效电容性负载,gm为回转器内核段的有效回转常数,而cm为回转器内核段的有效跨容。