滤波电路和包括它的集成电路

    公开(公告)号:CN102468815B

    公开(公告)日:2016-06-29

    申请号:CN201110007848.3

    申请日:2011-01-14

    发明人: 崔海郎 金龙珠

    IPC分类号: H03H7/12

    摘要: 本发明涉及一种滤波电路,包括:多个移位单元,被配置为各自储存初始值,接收至少一个输入信号,以及响应于至少一个输入信号依顺序将所储存的值移位到所述移位单元中的下一个移位单元;和初始值设置单元,被配置为分别响应于不同的滤波设置信号而将所述移位单元的初始储存值设置为不同的初始储存值组,其中,不同的滤波设置信号分别表示对至少一个输入信号进行滤波的不同标准,初始储存值具有第一逻辑值或第二逻辑值,其中,滤波电路被配置为当第一逻辑值被移位到多个移位单元中的选中的移位单元时将输出信号激活。

    插补处理电路
    2.
    发明公开

    公开(公告)号:CN101180796A

    公开(公告)日:2008-05-14

    申请号:CN200680017632.2

    申请日:2006-02-08

    发明人: 小柳裕喜生

    IPC分类号: H03H17/06 H03H17/02 H04N7/01

    摘要: 本发明公开一种插补处理电路,其具备有:以利用由″-1,m,-1″这样比率的数值列所组成的滤波系数,将从附有分接头的延迟线的3个分接头所输出的数据分别乘以数倍的方式而构成的3分接头FIR运算部(2);以及以利用特定的数值列所组成之滤波器系数,将从附有分接头的延迟线的3个分接头所输出的数据分别乘以数倍的方式而构成的n分接头FIR运算部。藉由更改m和n的值,可以通过应用种种的系数列之积和运算来求出插补值,并且3分接头FIR运算部(2),可以恒常地通过只应用3个值之积和运算来求出插补值,而缩小电路规模,且能够将运算处理简单化,实现高速的插补处理。

    模拟滤波器
    3.
    发明公开

    公开(公告)号:CN1397115A

    公开(公告)日:2003-02-12

    申请号:CN01804257.0

    申请日:2001-12-06

    申请人: 酒井康江

    发明人: 小柳 裕喜生

    IPC分类号: H04B14/06 H03M3/02 H03H17/02

    摘要: 将多个包含保持Δ∑调制信号的数段的S/H电路,以及S/H电路的输出入信号加以加法运算的模拟加法运算器的处理电路,以纵向连接的方式连接多个组,并将随着各个S/H电路11-1、14-1、17-1、20-1的段数往后段进行而变少的第1运算部2-1,以及与此具有相同构成的第2运算部2-2加以纵向连接,并采用此构成,通过输出波形的包络曲线为于有限的标本点中收敛于0值的有限的2次曲线的方式,对Δ∑调制的信号进行过量取样与重叠运算,以防止LPF的相位偏斜与以往函数所造成的舍位误差的发生。此外,与为了实现过量取样与重叠运算所考虑的普通的构成相比较,可以使S/H电路的段数与加法运算器的个数减少。

    一种对FFT数据实施的平均噪声降噪方法

    公开(公告)号:CN106026973A

    公开(公告)日:2016-10-12

    申请号:CN201610323997.3

    申请日:2016-05-17

    IPC分类号: H03H17/02

    CPC分类号: H03H17/026

    摘要: 本发明公开了一种对FFT数据实施的平均噪声降噪方法,对设定范围内的FFT信号数据且低于参考值dRef的数据进行平均值求取,得到低于参考值dRef的平均噪声基线值,然后对所要处理的数据中,低于参考值dRef的各个数据进行与平均噪声基线值的均值处理;使得设定参考值以下信号向平均噪声基线值收拢,抑制噪声、减小干扰信号能量。大大简化了对硬件的要求和依赖性,同时也减少了硬件调试所带来的开销。

    数字滤波器的设计方法、数字滤波器设计用程序、数字滤波器

    公开(公告)号:CN1669220A

    公开(公告)日:2005-09-14

    申请号:CN03816933.9

    申请日:2003-07-14

    发明人: 小柳裕喜生

    IPC分类号: H03H17/06

    摘要: 本发明的数字滤波器的设计方法,是通过将以预定的基本的数值列为滤波器系数的基本单元滤波器、制成中心频率Fc有共同通带的高通单元滤波器H15和低通单元滤波器L13,并将它们进行级联连接以设计带通滤波器,通过这样可以不需要通过多种单元滤波器组合的特性值彼此之间的相抵以抽出所需频带,仅通过高通单元滤波器H15和低通单元滤波器L13的级联连接,便可将相互重叠的部分作为带通滤波器的通带抽取出。

    模拟滤波器
    7.
    发明授权

    公开(公告)号:CN1215664C

    公开(公告)日:2005-08-17

    申请号:CN01804257.0

    申请日:2001-12-06

    申请人: 酒井康江

    发明人: 小柳 裕喜生

    IPC分类号: H04B14/06 H03M3/02 H03H17/02

    摘要: 将多个包含保持Δ∑调制信号的数段的S/H电路,以及S/H电路的输出入信号加以加法运算的模拟加法运算器的处理电路,以纵向连接的方式连接多个组,并将随着各个S/H电路11-1、14-1、17-1、20-1的段数往后段进行而变少的第1运算部2-1,以及与此具有相同构成的第2运算部2-2加以纵向连接,并采用此构成,通过输出波形的包络曲线为于有限的标本点中收敛于0值的有限的2次曲线的方式,对Δ∑调制的信号进行过量取样与重叠运算,以防止LPF的相位偏斜与以往函数所造成的舍位误差的发生。此外,与为了实现过量取样与重叠运算所考虑的普通的构成相比较,可以使S/H电路的段数与加法运算器的个数减少。

    滤波电路和包括它的集成电路

    公开(公告)号:CN102468815A

    公开(公告)日:2012-05-23

    申请号:CN201110007848.3

    申请日:2011-01-14

    发明人: 崔海郎 金龙珠

    IPC分类号: H03H7/12

    摘要: 本发明涉及一种滤波电路,包括:多个移位单元,被配置为各自储存初始值,接收至少一个输入信号,以及响应于至少一个输入信号依顺序将所储存的值移位到所述移位单元中的下一个移位单元;和初始值设置单元,被配置为分别响应于不同的滤波设置信号而将所述移位单元的初始储存值设置为不同的初始储存值组,其中,不同的滤波设置信号分别表示对至少一个输入信号进行滤波的不同标准,初始储存值具有第一逻辑值或第二逻辑值,其中,滤波电路被配置为当第一逻辑值被移位到多个移位单元中的选中的移位单元时将输出信号激活。

    数字滤波器
    10.
    发明公开

    公开(公告)号:CN102332894A

    公开(公告)日:2012-01-25

    申请号:CN201110148900.7

    申请日:2011-06-03

    发明人: 尾屋隼一郎

    IPC分类号: H03H17/02

    摘要: 本发明提供一种数字滤波器,其和前级的模拟部中的模拟运算动作的匹配性良好,对于模拟部的输出能在噪声位置形成陷波,从而改善噪声除去性能。该数字滤波器(1)在前级配置有模拟运算结果的比特数据输出按每N个时钟而发生变化的模拟部(2),并且以和所述模拟部(2)同步的时钟进行动作,从所述模拟部(2)输出的比特数据中除去噪声,该数字滤波器(1)构成为具备:Sinc N阶滤波器(11),其将提取采样的移动平均的Sinc滤波器级联为N级而形成;和K抽头数的移动平均滤波器(12),其连接于Sinc N阶滤波器(11)的输出级。