-
公开(公告)号:CN101340184A
公开(公告)日:2009-01-07
申请号:CN200810127635.2
申请日:2008-07-02
发明人: 德里克·麦洛 , 伯纳德·J·格里劳斯 , 弗兰克·E·海登
CPC分类号: H03K5/15006
摘要: 本发明提供了用于实现IQ产生器的交换功能的系统和方法。用于实现IQ产生器的系统和方法包括:主锁存器,其响应于时钟输入信号而产生I信号;以及从锁存器,其响应于反相的时钟输入信号而产生Q信号。主选择器被配置来提供从主锁存器到从锁存器的通信路径,并且从选择器被配置来提供自从锁存器到主锁存器的反馈路径。上述的I和Q信号被直接地从相应的主和从锁存器输出,而没有任何插入的电子电路。
-
公开(公告)号:CN107707117A
公开(公告)日:2018-02-16
申请号:CN201711157967.0
申请日:2017-11-20
申请人: 广东工业大学
CPC分类号: H02M3/07 , H02M2001/0048 , H03K5/15006 , H03K2005/00019 , H03K2005/00208
摘要: 本发明公开了一种电荷泵时序控制电路,包括:时钟驱动信号输出装置、延时第一预设时间的第一延时装置和第二延时装置、延时第二预设时间的第三延时装置和第四延时装置、第一电容、第二电容、第三电容、第四电容、第一PMOS管、第二PMOS管、第三PMOS管及第四PMOS管;本发明通过利用电荷泵时序控制电路输出的栅控信号控制电荷泵电路,基于先断后合技术减少甚至消除电荷泵电路中的回流损耗,实现电流驱动能力、输出电压精度、纹波、启动时间、切换时间等性能的改善和优化。此外,本发明还公开了一种电荷泵电路,同样具有上述有益效果。
-
公开(公告)号:CN101340184B
公开(公告)日:2012-11-28
申请号:CN200810127635.2
申请日:2008-07-02
发明人: 德里克·麦洛 , 伯纳德·J·格里劳斯 , 弗兰克·E·海登
CPC分类号: H03K5/15006
摘要: 本发明提供了用于实现IQ产生器的交换功能的系统和方法。用于实现IQ产生器的系统和方法包括:主锁存器,其响应于时钟输入信号而产生I信号;以及从锁存器,其响应于反相的时钟输入信号而产生Q信号。主选择器被配置来提供从主锁存器到从锁存器的通信路径,并且从选择器被配置来提供自从锁存器到主锁存器的反馈路径。上述的I和Q信号被直接地从相应的主和从锁存器输出,而没有任何插入的电子电路。
-
公开(公告)号:CN107863950A
公开(公告)日:2018-03-30
申请号:CN201711348413.9
申请日:2017-12-11
申请人: 许昌学院
CPC分类号: H03K5/15006 , H03K5/156
摘要: 一种双路输出频率可调时钟信号发生器包括占空比电压转换电路、延迟振荡电路。两路可实现占空比动态缩放的差分信号分别从占空比电压转换电路的两个输入端输入,并转化为两路压控信号输出。两路压控信号分别输入延迟振荡电路的控制端,并最终输出两路频率相同的时钟信号。通过对输入差分信号进行占空比缩放,可改变时钟信号发生器的输出信号频率。本发明的双路压控结构使其输出的时钟频率信号更加高效且精准。针对电路系统对不同频率时钟信号的需求,本发明通过缩放输入差分信号的占空比,可在较宽频率范围内输出时钟信号。
-
-
-