-
公开(公告)号:CN118131139A
公开(公告)日:2024-06-04
申请号:CN202211668901.9
申请日:2022-12-24
申请人: 立积电子股份有限公司
发明人: 叶强华
IPC分类号: G01S7/40 , H04B1/7163 , H03M1/66 , H03D7/00 , G01S13/88
摘要: 本发明提供一种信号产生电路、雷达装置及信号控制方法。信号产生电路包括数字模拟转换器及混波器。数字模拟转换器用以在第一模式下将输入数字信号转换成两信号。输入数字信号的编码内容包括多个位元。混波器耦接数字模拟转换器,并用以在第一模式下分别输入经输入数字信号转换的两信号至混波器的两输入端,以产生输出信号。具有第一编码内容的输入数字信号所对应的输出信号的输出功率不同于具有第二编码内容的输入数字信号所对应的输出信号的输出功率。输出信号的强度相关于经输入数字信号转换的两信号之间的电压差。
-
公开(公告)号:CN116996024A
公开(公告)日:2023-11-03
申请号:CN202311030009.2
申请日:2023-08-16
申请人: 无锡华睿芯微电子科技有限公司
摘要: 本发明属于微波通讯的技术领域,尤其涉及一种抗干扰的混频器件。所述混频器件包括混频器芯片、带通滤波器芯片和两级放大器芯片;所述带通滤波器芯片和两级放大器芯片分别固定在陶瓷载板上,并且所述带通带通滤波器芯片和两级放大器芯片均采用独立的金属围框进行围挡;所述金属围框的底部设置线槽,所述带通滤波器芯片和两级放大器芯片之间通过线槽进行信号传输。本发明公开的抗干扰混频器件可以有效降低混频器件内部各元件之间的相互干扰。
-
公开(公告)号:CN116131766A
公开(公告)日:2023-05-16
申请号:CN202211596034.2
申请日:2022-12-13
申请人: 成都联帮微波通信工程有限公司
摘要: 本发明公开了一种跳频相位连续频率合成器,包括有恒温晶振、功分器、时钟分配器、梳状谱发生器、FPGA、双工器、第一滤波器、DDS、M路S波段开关滤波器组、第二滤波器、第一放大器、混频器、N路S波段开关滤波器组、第二放大器、二倍频器、第三滤波器、第三放大器,本发明还公开了一种跳频相位连续频率合成器控制方法。本发明的频率合成器采用全新的频标频率、中频频率及控制逻辑计算方法,实现了DDS输出频率的跳频相位连续问题,解决了频率合成器小步进跳变相位连续性问题。该频率合成器既具有直接模拟式频率合成技术低噪声、可大步进跳变的优势,又具有直接数字式可以小步进跳变的特点。
-
公开(公告)号:CN115801527A
公开(公告)日:2023-03-14
申请号:CN202211479141.7
申请日:2022-11-23
申请人: 四川工商学院
摘要: 本发明属于信号传输技术领域,公开了一种基于近程传输协议数据帧的远程传输方法及装置。本发明通过将基于近程传输协议数据帧中的空闲时段和发送数据1时段的高电平搬移到高频数字载波频率中进行传输,而在发送数据0时的低电平时段不发送数字载波来进行数字信号的数字设计,接收端先用2倍于发送端数字载波频率的数字时钟信号对接收到的调制信号在一个数字载波周期内进行两次采样,然后将两个采样值进行异或运算,从而恢复基于近程传输协议数据帧中的高电平和低电平,实现远程传输信号接收端在不使用相关或非相关解调制手段及滤波器的情况下直接解调制数字载波信号,从而大大简化数字解调制电路。
-
公开(公告)号:CN113162553A
公开(公告)日:2021-07-23
申请号:CN202110459404.7
申请日:2021-04-27
申请人: 深圳市众异科技有限公司
IPC分类号: H03D7/00
摘要: 本发明公开了一种单输出降频器电路,包括射频信号放大电路模块、供电与切换电路模块、起振电路模块、中频电路模块和稳压电路模块,其中,所述射频放大电路模块的一端分别输入水平射频信号和垂直射频信号,另一端连接所述供电与切换电路模块的一端,所述供电与切换电路模块的另一端连接所述起振电路模块的一端和所述中频电路模块的一端,所述稳压电路模块连接所述中频电路模块的另一端。本发明能在降低材料成本的情况下,依然保持降频器电路高标准的特性参数和更方便的组装工艺,能兼容更多线路板材,线路布局更加紧凑,具有更合理的线路阻抗调试。
-
公开(公告)号:CN108123684B
公开(公告)日:2021-05-25
申请号:CN201711376670.3
申请日:2017-12-19
申请人: 中国科学院深圳先进技术研究院
IPC分类号: H03D7/00 , H04B1/00 , G05B19/042
摘要: 本申请公开了一种数字下变频处理方法及设备,包括:前端射频模块,用于通过信号接收设备接收模拟信号;利用模数转换器对模拟信号进行处理,得到数字信号;通过前端射频模块与FPGA模块之间的数据总线将数字信号传输至FPGA模块;FPGA模块,用于接收前端射频模块发送的数字信号;根据本地时钟对数字信号的时钟进行调整;对调整后的数字信号进行下变频处理,得到零中频的数字基带信号;将数字基带信号传输至数字信号处理模块;数字信号处理模块,用于对接收到的数字基带处理信号进行处理。通过采用前端射频、FPGA和数字信号处理结构,基于FPGA实现数字下变频,能够保证较高的运算速率,提升信号处理效率。
-
公开(公告)号:CN112702020A
公开(公告)日:2021-04-23
申请号:CN202011575597.4
申请日:2020-12-28
申请人: 中国航天科工集团八五一一研究所
IPC分类号: H03D7/00
摘要: 本发明公开了一种小型化多通道敌我变频组件,正面器件选用裸芯片,背面器件选用封装器件,正面使用微组装工艺进行装配,背面使用SMT封装器件进行装配,正反两面射频与控制信号采用绝缘子进行过渡。其工作频段覆盖0.7~1.6GHz,输出频率70±12MHz,杂散和谐波抑制在≤50dBc,输出动态50dB;采用基于射频绝缘子的穿墙技术实现本振射频信号的互联、功分,在不降低性能的情况下,提高了集成度,缩小了组件的体积。
-
公开(公告)号:CN112368940A
公开(公告)日:2021-02-12
申请号:CN201980045248.0
申请日:2019-07-25
申请人: 国际商业机器公司
发明人: B·阿布多
摘要: 提供了以与约瑟夫逊环调制器耦合的表面声波谐振器和超导微波谐振器实现的超导器件应用。一种方法可以包括由微波约瑟夫逊混频器从超导器件的超导表面声波谐振器接收表面声波信号,该表面声波信号包括在第一频率谐振的一个或多个声子。该方法还可以包括由微波约瑟夫逊混频器从超导器件的超导微波谐振器接收微波信号,该微波信号包括可以在第二频率谐振的一个或多个光子。进一步,该方法还可以包括由微波约瑟夫逊混频器基于从操作性地耦合到微波约瑟夫逊混频器的微波源接收的微波控制信号来混合表面声波信号和微波信号。
-
公开(公告)号:CN110266291B
公开(公告)日:2020-08-14
申请号:CN201910562156.1
申请日:2019-06-26
申请人: 郑州工程技术学院
IPC分类号: H03K5/08 , H03D7/00 , H03K17/56 , H03H11/04 , G05B19/042
摘要: 本发明公开了一种基于物联网的工业控制系统,包括频率采集电路1、频率采集电路2和信号校准电路、信号输出电路,所述频率采集电路1、频率采集电路2采集模拟信号传输通道输入端和输出端的信号频率,所述信号校准电路运用运放器AR1、运放器AR2和可变电阻R7组成的稳压电路稳定信号电位,频率采集电路1输出信号电位,并且频率采集电路2输出信号经电感L4和三极管Q3以及电容C6‑电容C8组成的调频电路对信号调频,最后运用三极管Q1、三极管Q2组成开关电路,最后信号输出电路运用运放器AR3、运放器AR4和电容C3、电容C4组成复合电路滤除扰动信号噪声后输出,也即是为基于物联网的工业控制系统控制终端的误差修正信号,保证了误差修正信号准确性。
-
公开(公告)号:CN105453419B
公开(公告)日:2020-06-30
申请号:CN201480022030.0
申请日:2014-03-14
申请人: 多康公司
发明人: 福雷斯特·詹姆斯·布莱恩 , 帕特里克·安托万·拉达 , 亚历山大·迪普伊
IPC分类号: H03D7/00
摘要: 再生选择对数检测器放大器(LDA)可以具有集成FM解调能力。当与现有技术相比时,其可以以高灵敏度、高裙比和最小化的噪声来接收有线或无线FM调制信号并且对其放大或解调。当与其它电路如PLL或混合器结合使用时,其可以改进干扰抑制和频率选择性,并且以频率和相位锁定在精确频道上。LDA产生当达到给定阈值时为自淬灭的间歇性振荡。其还可以嵌入电路,以进行直接FM鉴频。通过简单的模拟或数字频率电压转换器完成FM解调过程。这加上瞬时再生增益是低中级的事实允许了对埋入噪声的小振幅信号进行检测。
-
-
-
-
-
-
-
-
-