一种压水堆棒位测量系统格雷码信号整定阈值电路

    公开(公告)号:CN113972915B

    公开(公告)日:2024-07-16

    申请号:CN202010714752.X

    申请日:2020-07-23

    IPC分类号: H03M7/16 G21C17/12

    摘要: 本发明公开了一种压水堆棒位测量系统格雷码信号整定阈值电路,包括电压基准芯片、带EEPROM的串行通讯数/模转换芯片、串行总线拨码开关和嵌入式计算机;其中,嵌入式计算机的串行通讯总线通过拨码开关与带EEPROM的串行通讯数/模转换芯片连接,电压基准芯片由低压电源供电,电压基准芯片与带EEPROM的串行通讯数/模转换芯片连接,带EEPROM的串行通讯数/模转换芯片输出整定阈值至各位格雷码信号比较电路一个比较端,各位格雷码信号输出至各位格雷码信号比较电路另一个比较端。其有益效果在于:实现了整定阈值输出电压在0~5.0V范围内步长为1.2mV的数字设置,整定阈值输出电压168小时最大漂移量为±0.3mV。

    宽带频率调谐电路、调谐方法、系统及计算机设备及介质

    公开(公告)号:CN117278042A

    公开(公告)日:2023-12-22

    申请号:CN202311327958.7

    申请日:2023-10-13

    IPC分类号: H03M1/66 H03M7/16

    摘要: 本申请公开了一种宽带频率调谐电路、调谐方法、系统及计算机设备及介质,包括供电电源、第一mos管、第二mos管、第一解码器、第二解码器、第一调频组、第二调频组以及第一电阻,本申请通过上述结构,通过使用第一调频组以及第二调频组来分别对细频频率以及中频频率进行采样调谐的方式实现了提升电路的采样范围,从而实现缩短了电路进行频率采样时频率步进的效果,达到了可针对细频频率的单独采样调谐,解决了现有技术当中的传统DAC调谐分辨率电路由于采样范围有限无法实现细粒度的频率调节的问题,从而实现了通过电路进行细粒度的频率调节的目的。

    二进制码转温度计码的装置和电子设备

    公开(公告)号:CN115102553B

    公开(公告)日:2022-12-23

    申请号:CN202211032712.2

    申请日:2022-08-26

    发明人: 李钰莹

    IPC分类号: H03M7/16

    摘要: 本申请提供了一种二进制码转温度计码的装置和电子设备,具有较佳的性能。该二进制码转温度计码的装置,包括:译码模块,用于将n位二进制码中高n/2位的高位二进制码转换为2n/2位的高位码,且将n位二进制码中低n/2位的低位二进制码转换为2n/2位的低位码,其中,高位码中目标码元的数量与高位二进制码的值相关,低位码中目标码元的数量与低位二进制码的值相关,目标码元为0或1,n为正偶数;组合逻辑模块,包括多个逻辑子模块,多个逻辑子模块的时延相同,且多个逻辑子模块用于将高位码中的码元和低位码中的码元组合,以得到n位二进制码对应的温度计码。

    可校准的侵入式半导体脑机接口通道电路和脑机设备

    公开(公告)号:CN115097940A

    公开(公告)日:2022-09-23

    申请号:CN202210779558.9

    申请日:2022-07-04

    申请人: 北京大学

    摘要: 本发明提供了一种可校准的侵入式半导体脑机接口通道电路和侵入式半导体脑机设备,涉及集成电路领域。包括:电压电流转换单元将接收到的脑电信号,转换为对应的电流信号并传输至振荡器转换单元;振荡器转换单元根据电流信号,转换为有对应关系的振荡信号和相位信号;计数单元对振荡信号进行计数,得到对应的振荡次数;在积分周期结束时,格雷码转二进制单元采样振荡次数得到粗量化码值,相位采样单元采样相位信号,以使得译码单元对相位采样单元的采样结果进行译码得到细量化码值;校准单元对粗量化码值和细量化码值进行校准得到量化结果。本发明提高侵入式半导体脑机设备模数转换的可靠性,极好的降低侵入式半导体脑机设备像素面积和功耗消耗。

    基于FPGA的速率可调的高速格雷互补码发生系统

    公开(公告)号:CN109257046B

    公开(公告)日:2022-03-22

    申请号:CN201811315905.2

    申请日:2018-11-07

    IPC分类号: H03M7/16

    摘要: 本发明涉及到一种基于FPGA的码长可变、速率可调的高速格雷互补码发生系统,包括:上位机、FPGA控制器、第一存储器、第二存储器、差分信号发送模块,上位机控制FPGA控制器产生并显示高速格雷互补码,FPGA控制器将产生的一对高速格雷互补码分别写入第一存储器和第二存储器中,随后从第一存储器和第二存储器中读取数据,并利用差分信号发送模块将其输出。利用该系统可以产生码长为2n(n为自然数),速率为615Mbps~3.125Gbps的码长可变、速率可调的高速格雷互补码。

    高分辨率绝对编码器
    6.
    发明公开

    公开(公告)号:CN109642782A

    公开(公告)日:2019-04-16

    申请号:CN201780053847.8

    申请日:2017-07-31

    摘要: 一种高分辨率编码器设备使用被分布在周界上的多个静态传感器;以及根据特定模式在环形轨道上具有两个不同属性的若干区段的旋转盘,其被放置成使得传感器可以感测附近的轨道区段的属性。还提供了一种辅助单元并且其本身或与传感器信号值相组合提供低分辨率位置值。在第一处理步骤中,每个传感器的信号被与阈值进行比较,并且根据比较结果来为每个传感器设置零或一的位值。所有位接着用数字字来设置,以便创建编码数,该编码数与辅助单元的输出相组合是第一低分辨率位置值的表征。对于每个低分辨率位置值,信号值的数学组合被定义。信号值的所述数学组合的结果的值被用作经预记录的表的条目变量,以输出高分辨率位置值。

    用于处理模拟编码器信号的设备和方法

    公开(公告)号:CN1967153A

    公开(公告)日:2007-05-23

    申请号:CN200610149419.9

    申请日:2006-11-17

    发明人: 金泰怜

    CPC分类号: G01D5/24409

    摘要: 提供一种设备和方法,用于处理模拟编码器信号以生成控制使用模拟编码器的电机旋转的正交信号。用于处理模拟编码器信号的该设备包括:模拟编码器的模式生成单元,用于通过接收包括至少一个通道的模拟编码器的输出信号,并且以预定间隔对接收的信号采样,来生成对应于输出信号波形的编码器模式;和用于生成状态查找表的生成单元,用于接收编码器模式,并且基于接收的编码器模式生成包括预定数量的关于编码器状态的信息的状态查找表,其中,通过将反馈输出信号与编码器状态信息进行比较,生成正交信号。该设备适应于各种编码器特性。

    一种基于FPGA的多边沿抽头延迟线型TDC编码器及其实现方法

    公开(公告)号:CN118611677A

    公开(公告)日:2024-09-06

    申请号:CN202411068381.7

    申请日:2024-08-06

    IPC分类号: H03M7/16

    摘要: 本发明提出一种基于FPGA的多边沿抽头延迟线型TDC编码器及其实现方法,属于时间数字转换技术领域。所述编码器包括:多跳变沿检测模块、分离模块、粗位置计数模块、模糊区域计数模块、累加模块以及数据使能检测模块。跳变沿检测模块将温度计码转换成独热码;分离模块对独热码进行移位处理以生成移位独热码,并结合温度计码生成分立模糊区域计数;粗位置计数模块根据移位独热码统计粗位置计数结果;模糊区域计数模块根据分立模糊区域计数统计模糊区域计数结果;累加模块将粗位置计数结果和模糊区域计数结果进行累加;数据使能检测模块从累加结果中获取解码结果并确定标志信号。本发明能够有效提升时间测量精度。

    电流舵型DAC的电流阵列译码电路
    9.
    发明公开

    公开(公告)号:CN117220684A

    公开(公告)日:2023-12-12

    申请号:CN202311358484.2

    申请日:2023-10-19

    发明人: 高志远

    IPC分类号: H03M7/16 H03M1/74

    摘要: 本发明提供了一种电流舵型DAC的电流阵列译码电路,包括DAC电流阵列和译码电路,所述DAC电流阵列包括M个电流源单元,M个电流源单元分为M1组排列。本发明有益效果:本发明在使用格雷码作为编码的基础上,通过使用新的译码电路实现格雷码‑温度计码译码工作,解决了传统格雷码译码电路版图布局的局限性。通过使用行列控制可以按照设计需求改变电流阵列布局,实现正确且灵活排列的译码功能。

    格雷码生成器
    10.
    发明授权

    公开(公告)号:CN110299920B

    公开(公告)日:2023-07-21

    申请号:CN201910216470.4

    申请日:2019-03-21

    发明人: 金成龙

    IPC分类号: H03M7/16

    摘要: 公开了一种格雷码生成器。格雷码生成器包括响应于时钟信号对第一数字位至第四数字位进行计数的计数器以及将第一数字位至第四数字位转换为第一格雷位至第四格雷位的转换器。计数器包括:复制触发器,其输出时钟信号作为第一数字位;第一触发器,其响应于时钟信号而将第二数字位反相以输出第二数字位;第二触发器,其在第二反相数字位与第三反相数字位不同时响应于时钟信号而输出高电平;以及第三触发器,其在对第二反相数字位和第三反相数字位执行NOR运算的结果与第四反相数字位相同时响应于时钟信号而输出高电平。