LASER CONTROL CIRCUIT
    151.
    发明授权
    LASER CONTROL CIRCUIT 失效
    激光控制电路。

    公开(公告)号:EP0513002B1

    公开(公告)日:1994-01-26

    申请号:EP90917395.7

    申请日:1990-11-30

    IPC分类号: H01S3/133

    CPC分类号: H01S5/06832

    摘要: A laser diode control circuit maintains a desired average output power of the laser diode (10) by detecting (18) the optical output, amplifying (24) the detected output, and controlling a bias current (14) of the laser diode accordingly. A pilot tone (20) is combined with the detected output (18) and amplified therewith, and the amplified (24) level of the tone is detected (22) and used to control (26) a modulation current (16) for the laser diode. In one described arrangement the laser diode (10) is controlled to have a high extinction ratio with the bias current at the knee (42) of the diode's characteristic curve, and in another arrangement a lower extinction ratio is provided with the bias current above the knee (42).

    Optical fibre amplifier
    153.
    发明公开
    Optical fibre amplifier 失效
    光纤放大器

    公开(公告)号:EP0577259A1

    公开(公告)日:1994-01-05

    申请号:EP93303899.4

    申请日:1993-05-19

    摘要: An optical fibre amplifier in which a length of optically amplifying fibre (16) is spliced (17, 18) between a pair of 2 x 2 tapered fused fibre couplers (10, 13) each constructed from a length of amplifier type profile fibre (12) and a length of transmission type profile fibre (11). In each coupler, one of two constituent fibres has been pre-stretched (11b) so as to match the propagation constants of the two fibres within the coupling region of that coupler.

    摘要翻译: 一种光纤放大器,其中一对2×2锥形熔融光纤耦合器(10,13)之间的一段光学放大光纤(16)被接合(17,18),每个锥形熔融光纤耦合器由一段放大器型廓光纤 )和一段透射型轮廓光纤(11)。 在每个耦合器中,两个构成光纤中的一个已被预拉伸(11b),以便匹配该耦合器的耦合区域内的两个光纤的传播常数。

    SAW DEVICE TAPPED DELAY LINES
    154.
    发明公开
    SAW DEVICE TAPPED DELAY LINES 失效
    SAW运行带有水龙头时间表。

    公开(公告)号:EP0566587A1

    公开(公告)日:1993-10-27

    申请号:EP92900916.0

    申请日:1991-12-17

    IPC分类号: H03H9

    CPC分类号: H03H9/42 H03H9/02842

    摘要: Ligne à retard à prises de dispositif à ondes acoustiques de surface comprenant une configuration continue de dents interdigitées à fourche (48) ayant une hauteur constante de lambda/2 et formant un premier transducteur interdigité (12), plusieurs deuxièmes transducteurs interdigités (14), qui sont sensiblement identiques les uns aux autres et réglés à une certaine hauteur P prédéterminée pour pouvoir recevoir de manière consécutive une onde acoustique de surface propagée depuis le premier transducteur interdigité avec des retards de propagations respectifs, et des dents fictives mises à la terre (42) dans les zones situées entre les transducteurs interdigités adjacents. Le premier transducteur interdigité est mis à longueur conformément à une réponse de Hermite pour lui donner une bande passante (58) centrée à une première fréquence (140 MHz), et lambda est la longueur d'onde d'une onde acoustique de surface à une deuxième fréquence (143,36 MHz) qui est différente de la première fréquence et comprise dans la bande passante. P est un multiple entier de lambda/2, de sorte qu'il y a constance de la périodicité des dents à travers le dispositif à ondes acoustiques de surface pour éviter par là les réflexions entre les deuxièmes transducteurs interdigités. La ligne à retard à prises de dispositif à ondes acoustiques de surface est utilisée dans un égaliseur automatique à temporisation d'un système de radiocommunication par faisceaux hertziens de haute capacité, la première fréquence étant égale à la fréquence intermédiaire du récepteur et la deuxième fréquence étant un multiple entier de la moitié du débit de symboles du système.

    CRYSTAL OSCILLATOR
    155.
    发明公开
    CRYSTAL OSCILLATOR 失效
    QUARTZOSZILLATOR。

    公开(公告)号:EP0563273A1

    公开(公告)日:1993-10-06

    申请号:EP92903261.0

    申请日:1991-12-20

    IPC分类号: H03B5

    CPC分类号: H03B5/366

    摘要: Dans un oscillateur à cristal commandé par tension (Fig.4), la commande de la fréquence d'oscillation du cristal est réalisé par la mise en place d'une réactance réglable en série avec le cristal. La valeur de la réactance est déterminée par un chemin de contre-réaction, dans lequel la tension correspondant au courant d'oscillation du cristal est amplifiée et réalimentée au cristal.

    Optical transmitters
    156.
    发明公开
    Optical transmitters 失效
    光学发射器

    公开(公告)号:EP0539038A3

    公开(公告)日:1993-09-22

    申请号:EP92308925.4

    申请日:1992-09-30

    IPC分类号: H04B10/14

    摘要: An optical transmitter including a laser diode (10) and achieving automatic slope variation compensation thereof. A photodetector (12) detects the output optical signal of the laser diode. One control loop (1) maintains the mean optical signal power output constant by adjusting the bias current Ib appropriately. Another control loop (2) adjusts the modulation current Imod to maintain the a.c. optical signal power constant. This is achieved by determining a voltage V2 corresponding to the mean a.c. optical signal power by rectification and comparison with a reference Vref2 to produce an error signal ΔV2. The a.c. optical signal power is thus used to indicate a reduction in slope efficiency.

    CLOCK PHASE ALIGNMENT
    157.
    发明公开
    CLOCK PHASE ALIGNMENT 失效
    对接阶段的时钟信号的。

    公开(公告)号:EP0559671A1

    公开(公告)日:1993-09-15

    申请号:EP91919747.0

    申请日:1991-11-13

    IPC分类号: H04L7

    CPC分类号: H04L7/033 H04L7/0337

    摘要: Intégrateur d'erreur de phase (11), permettant de déterminer l'eerreur de phase entre un signal de données et une fréquence de signal d'horloge synchronisée avec un signal de données, qui comprend une entrée de données et une entrée d'horloge. Dans une des réalisations, l'intégrateur d'erreur de phase (11) se compose de deux composants fonctionnels, à savoir un détecteur d'erreur de phase (20) et une chaîne d'intégrateur (21). Le détecteur d'erreur de phase (20) envoie à l'intégrateur (21) un signal parmi deux signaux de sortie possibles (NAR, NAL) selon que l'erreur de phase est positive ou négative. La chaîne d'intégrateur comporte un certain nombre de sorties (ERR0-ERR13), dont la première moitié commence par un 1 binaire et la seconde moitié par un 0 binaire. Selon le signal de sortie arrivant depuis le détecteur d'erreur de phase, les 1 binaires se déplacent vers la droite ou les 0 binaires se déplacent vers la gauche. L'intégrateur peut être combiné avec un bloc de retard (15) connecté aux sorties de la chaîne d'intégrateur (21). Le signal de données est introduit dans le bloc de retard (15) pour produire un signal de sortie de données retardé qui est relié à l'entrée de données de l'intégrateur d'erreurs de phase (11). Le bloc de retard (15) diffère le signal de données jusqu'à ce qu'il y ait concordance entre la phase de l'horloge et les signaux de données retardés.

    Radio link architecture for wireless communications systems
    159.
    发明公开
    Radio link architecture for wireless communications systems 失效
    无线通信系统的无线链路架构

    公开(公告)号:EP0529859A3

    公开(公告)日:1993-09-01

    申请号:EP92307300.1

    申请日:1992-08-10

    IPC分类号: H04Q7/04 H04B7/26 H04M1/72

    CPC分类号: H04W36/16

    摘要: A radio link architecture for digital wireless communication systems uses information and signalling channels on a number of RF carriers, thereby providing common signalling channels for call set-up and control functions. A first group of RF carriers are allocated as traffic channels between base stations and subscriber terminals. Each RF carrier in the first group comprises at least one traffic channel. A second group of RF carriers is allocated for providing common signalling channels between the base stations and the subscriber terminals. Each RF carrier having common signalling channels operates in time division multiple access mode, and each common signalling channel being time division duplexed.