PROCÉDÉ D'AUTHENTIFICATION D'UN PROCESSEUR
    31.
    发明公开

    公开(公告)号:EP3716119A1

    公开(公告)日:2020-09-30

    申请号:EP20165045.4

    申请日:2020-03-23

    Abstract: La présente description concerne un procédé (100) d'authentification d'un processeur (1000), comportant une unité arithmétique et logique (1060), comprenant les étapes suivantes : la réception, sur une première borne de l'unité arithmétique et logique (1060), d'au moins un opérande (OP1, ... OPN) décodé d'au moins une partie d'un code opératoire à exécuter (OPCODE) ; et la réception, sur une deuxième borne de l'unité arithmétique et logique (1060), d'une première instruction (INSTR-SIG) combinant une deuxième instruction (INSTR) décodée du code opératoire à exécuter (OPCODE) et au moins un code opératoire exécuté précédemment.

    CELLULE À MÉMOIRE RÉSISTIVE
    35.
    发明公开

    公开(公告)号:EP3627512A1

    公开(公告)日:2020-03-25

    申请号:EP19198432.7

    申请日:2019-09-19

    Inventor: BOIVIN, Philippe

    Abstract: La présente description concerne une cellule mémoire (100) résistive, comprenant un empilement d'un sélecteur (108), d'un élément résistif (110) et d'une couche de matériau à changement de phase (112), le sélecteur n'étant pas en contact physique avec le matériau à changement de phase.

    ACCÈS DIRECT EN MÉMOIRE
    36.
    发明公开

    公开(公告)号:EP3598315A1

    公开(公告)日:2020-01-22

    申请号:EP19186868.6

    申请日:2019-07-17

    Abstract: La présente description concerne une mémoire contenant au moins une liste chaînée d'enregistrements, chaque enregistrement étant représentatif de paramètres (ctrl-in, ctrl-in-req, ctrl-in-trig, ctrl-in-trig-mode, ctrl-in-trig-pol, ctrl-out, ctrl-out-mode, ctrl-out-pol) d'un transfert de données par un circuit de contrôle d'accès direct en mémoire, les paramètres comprenant une condition de début de transfert (ctrl-in, ctrl-out, ctrl-in-req, ctrl-in-trig, ctrl-in-trig-mode, ctrl-in-trig-pol) et un événement de fin de transfert (ctrl-out, ctrl-out-mode, ctrl-out-pol) .

    PUCE ÉLECTRONIQUE PROTÉGÉE
    37.
    发明公开

    公开(公告)号:EP3594999A1

    公开(公告)日:2020-01-15

    申请号:EP19184586.6

    申请日:2019-07-05

    Abstract: La présente description concerne une puce électronique comprenant : un premier caisson (106, 108) à l'intérieur duquel est située une première jonction PN ; un deuxième caisson (110) enterré au-dessous et disjoint du premier caisson ; une première région (120 ; 160) formant une deuxième jonction PN avec le deuxième caisson ; et un circuit (130) pour fournir un premier signal (A) en fonction d'au moins une différence de potentiel au sein de la première région.

Patent Agency Ranking