Übermittlung einer binären Schalterstellung
    2.
    发明公开
    Übermittlung einer binären Schalterstellung 审中-公开
    ÜbermittlungeinerbinärenSchalterstellung

    公开(公告)号:EP1791239A1

    公开(公告)日:2007-05-30

    申请号:EP05405664.3

    申请日:2005-11-25

    申请人: ABB Technology AG

    IPC分类号: H02J13/00 H01H9/16

    摘要: Die vorliegende Erfindung betrifft eine vereinfachte Überwachung und Übermittlung einer binären Schalterstellung durch eine codierte Schaltung, bei welcher durch unterschiedliche Pulsflankenverzögerungen bedingte Korrekturen eliminiert sind. Erfindungsgemäss wird eine bei geschlossener Schalterstellung zu übermittelnde Hilfsspannung (U 0 , U 0 ') durch zwei gleichartigen Pulsflanken zweier unterschiedlicher Pulse (31, 32) codiert, also entweder durch die zwei Einschalt- oder die zwei Ausschaltflanken der beiden Pulse. Dadurch wird die vorbekannte Pulsdauermodulation durch eine Modulation der Verzögerungszeit (t, t') zwischen den beiden Pulsen ersetzt. Bevorzugt werden die zwei genannten Pulse innerhalb einer von der Hilfsspannung unabhängigen Grundperiode (T) wiederholt generiert, und weisen zu Unterscheidungszwecken eine unterschiedliche, jedoch von der Hilfsspannung unabhängige Einschaltdauer oder Pulslänge auf.

    摘要翻译: 该方法包括在闭合的开关位置向编码器施加辅助电压。 产生编码辅助电压电平的一系列脉冲,以传输到解码器,其中辅助电压由不同脉冲长度产生的两个不同脉冲(31,32)的两个均匀脉冲边缘编码。 辅助电压的电平由两个脉冲的均匀边沿之间的延迟时间(t)编码,其中延迟时间由线性特性给出。 还包括用于传输交换机的二进制切换位置的设备的独立权利要求。

    Hardware module and backplane board for an IED
    3.
    发明公开
    Hardware module and backplane board for an IED 有权
    Hardwaremodul undRückwandplatinefürUSBV

    公开(公告)号:EP2244544A1

    公开(公告)日:2010-10-27

    申请号:EP09158551.3

    申请日:2009-04-23

    申请人: ABB Technology AG

    IPC分类号: H05K7/14

    摘要: The present invention is concerned with a flexible and space-saving arrangement of hardware modules in an Intelligent Electronic Device (IED). A module (21,22) for an IED is adapted to engage a slot (1a-1f) or socket of a backplane (1) of the IED in order to communicate, in a point-to-point mode over a serial backplane bus system that encompasses said slot, with two neighbouring modules in the IED. The module comprises a source selector (3) to select, in receiving mode, between reception of signals transmitted via a nearest neighbour slot, which is preferred, or via a next-nearest neighbour slot. The source selector evaluates signals directed towards a rear side of a circuit board of the module, with the rear side being substantially devoid of electronic components.

    摘要翻译: 本发明涉及智能电子设备(IED)中的硬件模块的灵活且节省空间的布置。 用于IED的模块(21,22)适于接合IED的背板(1)的槽(1a-1f)或插座,以便以串行背板总线上的点对点模式通信 系统,其包含所述槽,在IED中具有两个相邻的模块。 该模块包括:源接收模式选择器(3),用于在接收经由最佳相邻时隙发送的信号之间进行接收,优选地,或者经由下一个最近的相邻时隙。 源选择器评估指向模块的电路板的后侧的信号,其背面基本上没有电子部件。