MOS-Parallel-A/D-Wandler
    1.
    发明公开
    MOS-Parallel-A/D-Wandler 失效
    MOS-并行-A / D-Wandler。

    公开(公告)号:EP0054079A1

    公开(公告)日:1982-06-23

    申请号:EP80107811.4

    申请日:1980-12-11

    IPC分类号: H03K13/175

    CPC分类号: H04N7/24 H03M1/361

    摘要: Zur dynamischen Offsetspannungskompensation derartiger Wandler ist jeder nichtinvertierende Komparatoreingang (+) über einen ersten Transfer-Transistor (T11, T12, T1p) am Signaleingang (SE) und über einen zweiten Transfer-transistor (T21, T22, T2p) am zugehörigen Spannungsteilerabgriff des an der Referenzspannung (Ur) liegenden Spannungsteilers angeschlossen. Ferner liegt jeder invertierende Komparatoreingang (-) über eine Kapazität (C1, C2, Cp) am zugehörigen Spannungsteilerabgriff und über einen dritten Transfertransistor (T31, T32, T3p) und einen damit in Reihe liegenden Widerstand (R'1, R'2, R'p) am zugehörigen Komparatorausgang. Die zweiten und dritten Transfer-Transistoren werden während kurzer Wandlungspausen (T) vom Taktsignal (F) leitend und die ersten Transfer-Transistoren über den Inverter (IV) gesperrt gesteuert, und während der Wandlungszeit (t) sind die ersten Transfer-Transistoren leitend und die zweiten und dritten Transfer-Transistoren gesperrt. In Fernsehgeräten sind derartige MOS-Parallel-A/D-Wandler für die Video-Signalverarbeitung geeignet, wobei dann als Wandlungszeit (t) der Zeilenhinlauf und als Wandlungspause (T) der Zeilenrücklauf dient.

    摘要翻译: 对于这样的换能器的动态偏移电压补偿,每个非反相经由在信号输入端(SE)和,第一传送晶体管(T11,T12,T1P)比较器输入(+)经由第二传送晶体管(T21,T22,T2P)至相关联的分压器抽头在 参考电压(UR)位于分压器连接。 ( - )另外,各反相比较器输入端通过电容器(C1,C2,CP)连接到相关联分压器抽头和第三传输晶体管(T31,T32,T3P)和串联连接的电阻的与其(R'1,R'2,R 上相应的比较器输出的“p)。 通过逆变器(IV)过程中从时钟信号(F)的导电和第一转移晶体管短转换暂停(T),第二和第三传输晶体管来控制锁定状态,并且在转换时间(t)是所述第一传输晶体管导通,并 所述第二和第三传输晶体管锁定。 在电视机等MOS平行A / D转换器适合于视频信号处理,在这种情况下Zeilenhinlauf的反激式的转换时间(t)和转换为暂停(T)被使用。

    Farbfernsehempfänger mit mindestens einer digitalen integrierten Schaltung zur Verarbeitung des FBAS-Signals
    4.
    发明公开
    Farbfernsehempfänger mit mindestens einer digitalen integrierten Schaltung zur Verarbeitung des FBAS-Signals 失效
    一种彩色电视接收机,用于处理所述复合信号的至少一个数字集成电路。

    公开(公告)号:EP0067899A1

    公开(公告)日:1982-12-29

    申请号:EP81104872.7

    申请日:1981-06-24

    IPC分类号: H04N9/46

    CPC分类号: H04N9/455

    摘要: Zur digitalen Synchronisierung des als phasenverriegelte Schleife ausgebildeten Farbhilfsträger-Oszillators (VCO) mit der im FBAS-Signal (F) enthaltenen Burst-Schwingung (B) sind die entsprechenden digitalen Teilschaltungen (AD, DC) vorgesehen. Während des Key-Pulses (K) werden das digitale Rot-Farbdifferenzsignal (R-Y) und das digitale Blau-Farb-differenzsignal (B-Y) zeilenweise akkumuliert (A1, PS1, A2, PS3), dann der entsprechende (R-Y)-Wert mit einem Sollphasen-Wert oder Tint-Control-Wert addiert (A3), und für Phasenabweichungen von der Burst-Phase zwischen +90° und -90° nach gegebenenfalls erforderlicher Begrenzung (BG) einem Digital-Analog-Wandler (DA) zugeführt und nach entsprechender Tiefpaßfilterung (TP) zur Spannungssteuerung des Farbhilfsträger-Oszillators (VCO) benutzt. Wenn die Phasenabweichungen zwischen +90° und +180° oder -90° und -180° liegen, wird dagegen dem Digital-Analog-Wandler (DA) dauernd der obere bzw. untere Begrenzungswert mittels einer Schaltstufe (SS) zugeführt. Sie hat drei Schaltstellungen für das erwähnte direkte Durchschalten und die beiden Begrenzungswerte, wobei das Vorzeichen-Bit des akkumulierten (R-Y)-Werts bzw. des (B-Y)-Werts die entsprechende Auswahl bewirkt.

    摘要翻译: 1.彩色电视接收机具有用于处理所述复合彩色信号,包括至少一个数字集成电路 - 用作色度副载波振荡器方波时钟发生器和产生至少三个时钟信号(F1,F2,F3)的 第一哪个(F1)是在四倍彩色副载波频率,并且其(F2,F3)的第二和第三个是在色度副载波频率时,第一和具有一个传号空号比的第二时钟信号 1:1 - 至模拟 - 数字转换器(AD)的所有其通过所述第一时钟信号(F1)被馈送以通过它的模拟输入的复合彩色信号(F)提供时钟,并从形成并行二进制字 复合的彩色信号的振幅(F)在undemodulated色度信号的实例respectivement振幅等于respectivement色差信号的振幅, - 一个子电路(DC)产生的数字红色减去亮度差信号(RY )和数字蓝-MI NUS-亮度差信号(BY),以及 - 二进制计算阶段和缓冲器,用于数字信号处理,通过下面的子电路为特征的记忆和特征服务以数字色度副载波振荡器与包含在所述复合彩色信号突发(B)同步 (F): - 色度副载波振荡器(VCO)是一个锁相环其控制信号是数字化产生然而; - 正数字红色减去亮度差信号(RY)被施加到第一并行加法器(A1),其输出馈送的第一缓冲存储器(PS1)的第一输入的输出连接到所述第一并联的第二输入 加法器(A1)以及在第二缓冲存储器(PS2)的输入; - 正数字蓝色减去亮度差信号(BY)被施加到第二并行加法器(A2),其输出馈送的第三缓冲存储器(PS3),其输出耦合到第二平行的第二输入的第一输入 加法器(A2)和它的符号输出耦合到第四缓冲器存储器(PS4)的输入; - 第二缓冲存储器的输出(PS2)被耦合到第三并行加法器(A3),其第二输入端连接到一个存储器(S)的输出的第一输入,其输出被耦合到一个数字的输入 限制器(BG)具有其输出连接到转换级(SS)的具有三个开关位置和两个开关输入的输入; - 第二缓冲存储器的符号输出(PS2)被耦合到转换级(SS)的第一开关的输入和第四缓冲存储器的输出(PS4)耦合到开关级的(第二开关输入 SS); - 开关级(SS)的输出被连接到一个数字 - 模拟转换器(DA)的输入或者直接,在这种情况下,数字 - 模拟转换器的输出(DA)被耦合到所述电压 通过模拟低通滤波器(TP)的输入色度副载波振荡器(VCO)的 - 控制,或通过数字低通滤波器(DP),(在这种情况下,数字 - 模拟转换器DA的输出 )被直接连接到所述色度副载波振荡器(VCO)的电压控制输入; - 第一缓冲存储器(PS1)的使能输入端连接到第一AND门(U1),其第一和第二输入端馈送有键控信号(K)和所述第三时钟信号(F3)的输出,分别; - 第三缓冲存储器(PS3)的使能输入端连接到第二AND门(U2),其第一和第二输入端馈送有键控信号(K)和第二时钟信号(F2)的输出,分别; - 第三时钟信号(F3)90度领先于第二时钟信号(F2),并具有1:1的传号/空比; - 使能的第二缓冲存储器(PS2)和第四缓冲存储器(PS4)的每一行过程中与在使脉冲供给的输入(U)继键控脉冲(K),以及 - 所述第一缓冲存储器的清除输入 (PS1)和所述第三缓冲存储器(PS3)与结算脉冲(L)继启动脉冲(U)的每一行中被馈送。