CLOCK SIGNAL CONTROL CIRCUIT
    1.
    发明授权
    CLOCK SIGNAL CONTROL CIRCUIT 失效
    时钟信号控制电路

    公开(公告)号:EP0215924B1

    公开(公告)日:1991-11-27

    申请号:EP86902221.0

    申请日:1986-03-24

    申请人: NCR CORPORATION

    IPC分类号: H03K17/693

    CPC分类号: H03K17/693

    摘要: A clock signal circuit receives first and second clock signals (CLOCK 0, CLOCK 1) the pulses of which are non-overlapping with respect to each other. The first and second clock signals (CLOCK 0, CLOCK 1) are applied to the source-drain paths of respective first and second MOS transistors (36, 40), the gate electrodes of which are coupled via the source-drain paths of third and fourth MOS transistors (34, 38) to the outputs of respective first and second NOR gates (31, 32) receiving the second and first clock signals, respectively, and also receiving first and second control signals. The outputs of the NOR gates (31, 32) are further connected to a third NOR gate (42) having an output connected to the gate electrode of a fifth MOS transistor (44) connected to an output line. In operation, selected, booted clock signals are supplied to the output line.

    CLOCK SIGNAL CONTROL CIRCUIT
    2.
    发明公开
    CLOCK SIGNAL CONTROL CIRCUIT 失效
    控制电路的时钟信号。

    公开(公告)号:EP0215924A1

    公开(公告)日:1987-04-01

    申请号:EP86902221.0

    申请日:1986-03-24

    申请人: NCR CORPORATION

    IPC分类号: H03K17

    CPC分类号: H03K17/693

    摘要: Un circuit de commande de signaux d'horloge reçoit un premier et un deuxième signaux d'horloge (CLOCK 0, CLOCK 1) dont les impulsions ne se chevauchent pas. Le premier et le deuxième signaux d'horloge (CLOCK 0, CLOCK 1) sont appliqués au cheminement source-drain d'un premier et d'un deuxième transistors MOS respectifs (36, 40), dont les électrodes de porte sont couplées via les cheminements de source-drain d'un troisième et d'un quatrième transistors MOS (34, 38) aux sorties de la première et de la deuxième portes NOR respectives (31, 32) recevant le deuxième et le premier signaux d'horloge respectivement, ainsi que le premier et le deuxième signaux de commande. Les sorties des portes NOR (31, 32) sont reliées également à une troisième porte NOR (42) dont une sortie est reliée à l'électrode de porte d'un cinquième transistor MOS (44) relié à une ligne de sortie. Lors du fonctionnement, des signaux d'horloge sélectionnés amorcés sont appliqués à la ligne de sortie.