Abstract:
In accordance with embodiments of the present disclosure, a processing system may include a plurality of processing paths including a first processing path and a second processing path, a digital-to-analog stage output, and a controller. The first processing path may include a first digital-to-analog converter for converting the digital input signal into a first intermediate analog signal, the first digital-to-analog converter configured to operate in a high-power state and a low-power state. The second processing path may include a second digital-to-analog converter for converting a digital input signal into a second intermediate analog signal. The digital-to-analog stage output may be configured to generate an analog signal comprising a sum of the first intermediate analog signal and the second intermediate analog signal. The controller may be configured to operate the first digital-to-analog converter in the lower-power state when a magnitude of the digital input signal is below a threshold magnitude.
Abstract:
A method is described of generating an electrical output signal (CFCS) from an electrical input signal (CS) wherein said input signal (CS) is first clipped (12) and then filtered (13) into said output signal (CFCS). The invention is characterized in that said input signal (CS) is clipped dependant on said succeeding filtering. Thereby, a finite power peak capacity of a succeeding amplifier is not exceeded.
Abstract:
Die Erfindung betrifft einen hochauflösenden A/D-Umsetzer, dem ein Verstärker mit in L+1-Stufen programmierter Verstärkung vorgeschaltet ist und dem durch Auswahl der Verstärkungsstufe das ohne Übersteuerung größtmögliche Signal zur Umsetzung zugeführt wird. Aufgabe ist es, eine höhere Auflösung zu erreichen, als diejenige, die an sich aufgrund der Bitanzahl gegeben ist. Das Ziel wird erreicht, indem das analoge Eingangssignal um einen bestimmten Faktor s l verstärkt und anschließend in ein digitales Wort umgesetzt wird; danach wird dieses umgesetzte Wort multipliziert mit dem Kehrwert 1/s l des Faktors, wobei die Wortlänge vergrößert wird. Anwendungsgebiet ist die Audiosignalverarbeitung in Tonstudios.
Abstract:
Die Erfindung betrifft einen hochauflösenden D/A-Umsetzer, unter Verwendung eines Verstärkers mit in L+1-Stufen programmierter Verstärkung und mit Auswahl einer entsprechenden Verstärkungsstufe. Aufgabe ist es, eine höhere Auflösung zu erreichen, als diejenige, die an sich aufgrund der Bitanzahl vorgegeben ist. Das Ziel wird erreicht, indem das digitale Eingangssignal mit einem Verstärkungsfaktor S l multipliziert wird derart, daß die Wortlänge des umzusetzenden Signals unter Vermeidung eines Überlaufs verkleinert wird. Anschließend erfolgt eine Digital/Analog-Umsetzung. Das umgesetzte Analog-Signal wird dann mit der Verstärkung 1/S l , welche gleich dem Kehrwert des eingangsseitigen Multiplikationsfaktors S l ist, verkleinert. Anwendungsgebiet ist die Audiosignalverarbeitung in Tonstudios.
Abstract:
In an IC used for a PCM communication system, for example, a CODEC circuit, the signal level in the circuit is required to be kept exactly to a specific value. In such a circuit, it is very difficult to keep a specific gain of the circuit because of the effects of filters and parasitic capacitances or parasitic resistances of the circuit, and so forth. The present invention provides a trimming circuit for the reference voltage of an AD or DA converter, by which the conversion gain of the AD or DA converter, and hence the gain of the CODEC circuit, can be trimmed in steps by blowing built in fuses. The present invention also provides a switched resistor circuit, by which the conversion gain can be switched, allowing processing of signals conforming to different conversion laws. Fig. 1.
Abstract:
The invention relates to the representation of digital signals. In order to improve the perception by a user of the quality of a digital signal, a first sample of first digital signal is approximated to a second sample of a second digital signal having a second number of significant bits lower than the first number of significant bits of the first sample. The second number of significant bits is also lower than a number of significant bits allowing the second digital signal, or a signal derived therefrom to match an expected bit depth of a processing unit said second digital signal, or a signal derived therefrom is to be sent to.
Abstract:
The invention relates to improved convolutions of digital signals. When a first digital signal is convoluted with a second digital signal to obtain an output digital signal, to be converted afterwards using a limited number of bits. In order to prevent a loss of information, and therefore a degradation of the output digital signal upon the future conversion, at least one of the first and the second digital signal is formed of suitable values that store the information from the first digital signal within the most significant bits of the output digital signal.