AB級アンプおよびオペアンプ
    1.
    发明专利

    公开(公告)号:JPWO2019092887A1

    公开(公告)日:2019-11-14

    申请号:JP2017040788

    申请日:2017-11-13

    发明人: 中井 貴之

    IPC分类号: H03F3/345 H03F3/45

    摘要: 第1のトランジスタ(M1)の第2の主電極と第6のトランジスタ(M6)の第1の主電極とが接続され、第6のトランジスタ(M6)の第2の主電極と第5のトランジスタ(M5)の第1の主電極とが第1のノード(ND1)で接続され、第5のトランジスタ(M5)の第2の主電極と第2のトランジスタ(M2)の第2の主電極とが接続され、第5のトランジスタ(M5)の制御電極と第5のトランジスタ(M5)の第2の主電極とが接続され、第3のトランジスタ(M3)の第2の主電極と第4のトランジスタ(M4)の第1の主電極とが第2のノード(ND2)で接続され、第4のトランジスタ(M4)の制御電極と、第5のトランジスタ(M5)の制御電極とが接続される。利得制御アンプ(A201)は、第1のノード(ND1)の電圧と第2のノード(ND2)の電圧とが等しくなるように、第6のトランジスタ(M6)の制御電極へ供給する電圧を制御する。

    スイッチトキャパシタ回路
    2.
    发明专利
    スイッチトキャパシタ回路 有权
    开关电容器电路

    公开(公告)号:JP2015154093A

    公开(公告)日:2015-08-24

    申请号:JP2014023405

    申请日:2014-02-10

    发明人: 中井 貴之

    IPC分类号: H03F3/34

    摘要: 【課題】充電容量C1の端子電圧を演算増幅器に直接帰還することで、充電容量C1への充放電に要する時間を短縮し、誤差の悪化を伴わずに高速動作を実現する。 【解決手段】スイッチトキャパシタ回路101の帰還経路は、充電容量C1の一方の端子と演算増幅器A1の1反転入力端子とを接続する経路であり、演算増幅器A1の帰還を充電容量C1の一方の端子から直接取得する構成である。スイッチトキャパシタ回路101は、駆動パルスにより、スイッチSW1及びSW3がON,スイッチSW2及びSW4がOFFする充電期間と、スイッチSW1及びSW3がOFF、スイッチSW2及びSW4がONする転送期間に制御される。充電期間には演算増幅器A1の出力電圧をスイッチSW1を介して充電容量C1に供給するとともに、コモン電圧VcmをスイッチSW3を介して充電容量C1の他端に供給する。 【選択図】図1

    摘要翻译: 要解决的问题:通过将充电电容C1的端子电压直接馈送到运算放大器来实现高速运行而不增加误差,从而缩短充电和充电电容C1的所需时间。解决方案:反馈路径 开关电容电路101是连接充电电容器C1的一个端子和运算放大器A1的一个反相输入端子的路径,并且被配置为从充电电容器C1的一个端子获取运算放大器A1的反馈。 开关电容器电路101被控制到开关SW1和SW3导通的开关电容电路101,并且开关SW2和SW4由驱动脉冲和开关SW1和SW3断开的转移周期断开,并且开关SW2 并且SW4导通。 在充电期间,通过开关SW1将来自运算放大器A1的输出电压提供给充电电容器C1,并且通过开关SW3向公共电压Vcm提供给充电电容器C1的另一端。

    AB級アンプおよびオペアンプ
    3.
    发明专利

    公开(公告)号:JPWO2020129184A1

    公开(公告)日:2021-11-04

    申请号:JP2018046795

    申请日:2018-12-19

    发明人: 中井 貴之

    IPC分类号: H03F1/32 H03F3/45 H03F1/02

    摘要: AB級アンプ(A200)は、第1の入力電流(IIM)および第2の入力電流(IIP)を受けて、第1の電圧(Vgpn)および第2の電圧(Vgpp)に変換する能動負荷段(AL210)と、能動負荷段(AL210)から第1の電圧(Vgpn)および第2の電圧(Vgpp)を受けて動作し、出力端子(VO)に電流を出力するドライバアンプ(A230)とを備える。ドライバアンプ(A230)は、第1の基準電位端子(V1)および第2の基準電位端子(V2)の間に直列接続される第1のトランジスタ(M231)および第2のトランジスタ(M232)を有し、第1のトランジスタ(M231)および第2のトランジスタ(M232)の接続点を出力端子(VO)に接続する。第1のトランジスタ(M231)は第1の電圧(Vgpn)をゲートに受けて第1の電流を流し、第2のトランジスタ(M232)は第2の電圧(Vgpp)をゲートに受けて第2の電流を流すように構成される。AB級アンプ(A200)はさらに、第1の電流および第2の電流の各々の絶対値がドライバアンプ(A230)の静止電流以上となるように、第1の電圧(Vgpn)および第2の電圧(Vgpp)にフィードバックをかけるように構成されたミニマムセレクタ(MS220)を備える。

    内部クロック生成回路、撮像用モジュールおよび画像処理装置

    公开(公告)号:JP2019204156A

    公开(公告)日:2019-11-28

    申请号:JP2018097042

    申请日:2018-05-21

    摘要: 【課題】内部発振回路から出力されるクロックの周波数を補正する期間においても、他の装置との間のデータ通信を可能とする内部クロック生成回路、撮像用モジュールおよび画像処理装置を提供する。 【解決手段】内部発振器106は、マザーボードから送信されるシリアル通信用のクロック信号よりも低い精度の内部クロック信号を出力する。周波数測定部104は、マザーボードから送信されるシリアル通信用のクロック信号に基づいて、内部発振器106から出力される内部クロック信号の周波数を測定する。周波数制御部105aは、測定された周波数と目標周波数とに基づいて、内部発振器106から出力される内部クロックの周波数を補正する。 【選択図】図3

    シュミットトリガ回路及び車両用発電機の発電制御装置
    8.
    发明专利
    シュミットトリガ回路及び車両用発電機の発電制御装置 有权
    车辆发电机SCHMITT触发电路和发电控制装置

    公开(公告)号:JP2016096443A

    公开(公告)日:2016-05-26

    申请号:JP2014231245

    申请日:2014-11-14

    IPC分类号: H02P9/30 H03K3/2893

    摘要: 【課題】しきい値電圧VIH、出力Lレベル電圧、Hレベル入力時の入力電圧が電源電圧に依存して変化することが少ないシュミットトリガ回路を得る。 【解決手段】ベースに入力信号が印加される第1トランジスタ、コレクタから出力信号が出力される第2トランジスタを備え、前記第1トランジスタのコレクタが第1抵抗を介して前記第2トランジスタのベースに接続され、第1トランジスタのベース・エミッタ間の順方向が前2トランジスタのベース・エミッタ間の順方向と同一方向であり、第1トランジスタのエミッタと第2トランジスタのエミッタが接続され、その接続点と基準電位との間に第4抵抗が接続されているシュミットトリガ回路において、前記第4抵抗には並列にダイオードが、そのダイオードの順方向に流れる電流の方向が、第1,第2トランジスタのベース・エミッタ間の順方向に流れる電流の方向と同一方向になるように接続されている。 【選択図】図1

    摘要翻译: 要解决的问题:获得施密特触发电路,其中阈值电压VIH,输出L电平电压和H电平输入端的输入电压被抑制为根据电源电压而变化。解决方案:施密特 触发电路包括第一晶体管,其具有施加输入信号的基极和具有输出信号的集电极的第二晶体管。 第一晶体管的集电极经由第一电阻器连接到第二晶体管的基极。 第一晶体管的基极到发射极正向与第二晶体管的基极到发射极正向相同。 第一晶体管的发射极连接到第二电阻器的发射极,第四电阻连接在发射极的连接点和参考电位之间。 在施密特触发电路中,二极管并联连接到第四电阻器,使得在二极管正向流动的电流的方向与在基极发射器正向方向上流动的电流的方向相同 第一和第二晶体管中的每一个。选择图:图1

    シュミットトリガ回路及び車両用発電機の発電制御装置
    9.
    发明专利
    シュミットトリガ回路及び車両用発電機の発電制御装置 有权
    施密特触发器电路的发电控制装置和用于车辆的发电机

    公开(公告)号:JP5889378B1

    公开(公告)日:2016-03-22

    申请号:JP2014231245

    申请日:2014-11-14

    IPC分类号: H02P9/30 H03K3/2893

    摘要: 【課題】しきい値電圧VIH、出力Lレベル電圧、Hレベル入力時の入力電圧が電源電圧に依存して変化することが少ないシュミットトリガ回路を得る。 【解決手段】ベースに入力信号が印加される第1トランジスタ、コレクタから出力信号が出力される第2トランジスタを備え、前記第1トランジスタのコレクタが第1抵抗を介して前記第2トランジスタのベースに接続され、第1トランジスタのベース・エミッタ間の順方向が前2トランジスタのベース・エミッタ間の順方向と同一方向であり、第1トランジスタのエミッタと第2トランジスタのエミッタが接続され、その接続点と基準電位との間に第4抵抗が接続されているシュミットトリガ回路において、前記第4抵抗には並列にダイオードが、そのダイオードの順方向に流れる電流の方向が、第1,第2トランジスタのベース・エミッタ間の順方向に流れる電流の方向と同一方向になるように接続されている。 【選択図】図1

    摘要翻译: 一个GET阈值电压VIH时,输出L电平的电压时,施密特触发电路是根据电源电压的H电平输入时更少的输入电压而变化。 具有基极输入信号的第一晶体管被施加,第二晶体管从集电极的输出信号被输出到第二晶体管的集电极的基极通过第一晶体管的第一电阻器 连接,在所述基部和所述基极和所述第一晶体管的发射极之间的第二晶体管之前向前方向的发射极之间的相同方向上的向前,发射器和所述第一晶体管的第二晶体管的发射极被连接,连接点 以及施密特触发电路第四电阻器连接的参考电势,该第四电阻器二极管并联,在二极管的正向方向流动,第一,第二晶体管的电流的方向之间 它被连接到相同的方向上在基极和发射极之间的正向流动的电流的方向。 点域1