-
公开(公告)号:JP6295011B2
公开(公告)日:2018-03-14
申请号:JP2017512542
申请日:2016-04-12
Applicant: 旭化成エレクトロニクス株式会社
Inventor: 藤林 丈司
IPC: H04B7/06
CPC classification number: G01S7/4008 , G01S13/931 , G01S2007/4034 , H01Q3/36 , H04B7/10
-
公开(公告)号:JP2016058834A
公开(公告)日:2016-04-21
申请号:JP2014182542
申请日:2014-09-08
Applicant: 旭化成エレクトロニクス株式会社
Inventor: 藤林 丈司
Abstract: 【課題】高周波の信号の位相を高い精度で検出することが可能な位相検出器を提供する。 【解決手段】信号Aと、第1極性切替信号Saとを入力し、第1極性切替信号Saによって信号Aの極性の正負を切替えて信号Scとして出力する第1極性切替器11と、信号Scと、信号Bとを入力し、信号Scと信号Bとを加算して信号Sdを出力する加算器13と、信号Sdを入力し、信号Sdに対して非線形の信号Seを出力する歪回路15と、信号Seと第2極性切替信号Sbとを入力し、第2極性切替信号Sbによって信号Seの極性の正負を切替えて信号Sfとして出力する第2極性切替器17と、によって位相検出器1を構成する。 【選択図】図1
Abstract translation: 要解决的问题:提供能够以高精度检测高频信号的相位的相位检测器。解决方案:相位检测器1包括:第一极性切换器11,其输入信号A和第一极性切换信号 Sa根据第一极性切换信号Sa切换信号A的正/负极性,并输出结果作为信号Sc; 输入信号Sc和信号B的加法器13将信号Sc和信号B相加并输出信号Sd; 输入信号Sd并输出与信号Sd非线性相关的信号Se的失真电路15; 以及输入信号Se和第二极性切换信号Sb的第二极性切换器17根据第二极性切换信号Sb切换信号Se的正/负极性,并输出作为信号Sf的结果。 图1
-
公开(公告)号:JP2021179798A
公开(公告)日:2021-11-18
申请号:JP2020084685
申请日:2020-05-13
Applicant: 旭化成エレクトロニクス株式会社
Abstract: 【課題】本発明は、チップ間の配線接続の複雑性を緩和しつつ、チップ間で同期動作を実現することができるタイミング同期回路を提供することを目的とする。 【解決手段】タイミング同期回路1は、マスターチップMC及びスレーブチップSC1〜SCnを備え、マスターチップMCは、リファレンスクロック信号RCLKを逓倍したPLLクロック信号PCLK1を分周したフィードバッククロック信号FCLK1に同期するパルス信号Sync_Pを生成するパルス信号生成回路12と、PLLクロック信号PCLK1に同期する同期信号Sync_R1を生成する第1同期信号生成回路13を有し、マスターチップMC及びスレーブチップSC1〜SCnは、リファレンスクロック信号RCLKを逓倍したPLLクロック信号PCLK2に同期する同期信号Sync_R2を生成する第2同期信号生成回路23を有する。 【選択図】図1
-
公开(公告)号:JP2020112423A
公开(公告)日:2020-07-27
申请号:JP2019003112
申请日:2019-01-11
Applicant: 旭化成エレクトロニクス株式会社
Inventor: 藤林 丈司
Abstract: 【課題】位相シフタの制御誤差による問題を解消する回路、当該回路を含むレーダー装置およびレーダーシステム、ならびに当該回路による信号処理方法を提供する。 【解決手段】符号パターンを生成するランダムコード生成器50と、送信器による送信のために、前記符号パターンに応じた位相の送信信号を生成する位相シフタ60と、受信器が受信した受信信号を、前記送信信号でダウンコンバートしてIF信号を生成するダウンコンバージョンミキサ80とを備える回路を提供する。 【選択図】図1
-
公开(公告)号:JP2020202453A
公开(公告)日:2020-12-17
申请号:JP2019107045
申请日:2019-06-07
Applicant: 旭化成エレクトロニクス株式会社
Inventor: 藤林 丈司
Abstract: 【課題】回路規模の増大を伴うことなく簡易な回路構成で、位相調整回路の精度を向上させる。 【解決手段】位相調整回路は、周波数制御信号で指定された周波数のローカル信号を生成する信号生成源3と、ローカル信号の位相を、所定の位相量だけずらす位相シフタ21と、位相シフタ21を含み、入力されるローカル信号を分配信号として出力する経路と、位相シフタを含まずに入力されるローカル信号を基準信号として出力する第二の経路と、分配信号と基準信号との位相差を検出する位相検出器25と、位相検出器25の位相差検出値に基づき位相差検出値が目標値となるように周波数制御信号及び位相制御信号を生成し、位相差検出値が目標値と一致するときの位相制御信号を、調整後の位相制御信号として位相シフタ21に出力する演算処理部4と、を備える。 【選択図】 図1
-
公开(公告)号:JP6445286B2
公开(公告)日:2018-12-26
申请号:JP2014182542
申请日:2014-09-08
Applicant: 旭化成エレクトロニクス株式会社
Inventor: 藤林 丈司
-
-
-
-
-