-
1.
公开(公告)号:KR20210027034A
公开(公告)日:2021-03-10
申请号:KR1020200032133A
申请日:2020-03-16
Applicant: 한국전자통신연구원
IPC: H04B13/00 , H04B1/3827 , H04B1/40
CPC classification number: H04B13/005 , H04B1/3827 , H04B1/40
Abstract: 본 발명의 실시 예에 따른 인체 통신을 위한 송신 신호를 송신 전극으로 출력하는 인체 통신 송신기는, 송신 데이터를 생성하는 송신단 디지털 회로부, 그리고 상기 송신 데이터를 증폭하여 상기 송신 신호로 출력하기 위한 송신단 전극 구동부를 포함하되, 상기 송신단 전극 구동부는, 상기 송신단 디지털 회로와 다른 전원 전압을 사용하여 상기 송신 데이터의 신호 레벨을 상향시켜 구동 회로 출력 신호로 출력하는 구동 회로, 그리고 공진 현상을 이용하여 상기 구동 회로 출력 신호의 스윙폭을 증가시켜 상기 송신 신호로 출력하는 공진 회로를 포함한다.
-
2.
公开(公告)号:KR102231278B1
公开(公告)日:2021-03-23
申请号:KR1020170070950A
申请日:2017-06-07
Applicant: 한국전자통신연구원
CPC classification number: H03M13/1125 , H03M13/1102 , H03M13/1108 , H03M13/112 , H03M13/3927 , G06F17/13 , H03M13/1134 , H03M13/114
Abstract: 본 발명에서는 저밀도 패리티 체크(LDPC) 복호기가 제공된다. 본 발명의 저밀도 패리티 체크(LDPC) 복호기는, 입력 로그-우도비(LLR)를 체크 노드의 메시지 정보와 가산하여 출력하는 변수 노드 계산기, 상기 변수 노드 계산기의 출력값들의 부호를 추출하고, 상기 출력값들 중에서 최소값을 결정하고, 이진 로그를 적용하여 보정항을 계산하여 상기 변수 노드 계산기로 전달하는 체크 노드 계산기, 상기 변수 노드 계산기의 출력값들의 비트 값을 결정하는 경판정 블록, 및 상기 비트 값의 유효성을 검출하기 위한 패리티 체크 연산을 수행하는 패리티 체크 블록을 포함한다.
-