自動增益控制器以及增益控制放大器的電壓控制方法 AUTOMATIC GAIN CONTROLLERS AND METHODS FOR CONTROLLING VOLTAGE OF CONTROL GAIN AMPLIFIERS
    2.
    发明专利
    自動增益控制器以及增益控制放大器的電壓控制方法 AUTOMATIC GAIN CONTROLLERS AND METHODS FOR CONTROLLING VOLTAGE OF CONTROL GAIN AMPLIFIERS 有权
    自动增益控制器以及增益控制放大器的电压控制方法 AUTOMATIC GAIN CONTROLLERS AND METHODS FOR CONTROLLING VOLTAGE OF CONTROL GAIN AMPLIFIERS

    公开(公告)号:TWI331849B

    公开(公告)日:2010-10-11

    申请号:TW095127433

    申请日:2006-07-27

    IPC: H03G

    CPC classification number: H03G3/3036 G11B20/10009 G11B20/10027 H03G3/3084

    Abstract: 一種自動增益控制器包括一回應於控制電壓而放大輸入信號並產生輸出信號的電壓控制增益放大器。位準偵測器偵測電壓控制增益放大器之輸出信號的峰值以及底部位準,且類比-數位轉換器(ADC)將偵測之峰值以及底部位準轉換成數位信號。峰值偵測器回應於數位峰值位準與數位底部位準間之差值來偵測數位峰值,且電壓控制器比較數位峰值與參考電壓,並控制該控制電壓。 An automatic gain controller includes a voltage control gain amplifier amplifying input signals in response to a control voltage and producing output signals. A level detector detects peak and bottom levels of the output signals of the voltage control gain amplifier, and an analog-digital converter (ADC) converts the detected peak and bottom levels into digital signals. A peak detector detects a digital peak in response to a difference between the digital peak level and digital bottom level, and a voltage controller compares the digital peak and a reference voltage, and controls the control voltage. 【創作特點】 本發明之實例實施例是關於自動增益控制器以及控制電壓的控制方法。本發明之至少一個實例實施例是關於一種可使自動增益放大器之輸出的峰值以及底部位準數位化,及/或以數位方式來控制電壓控制增益放大器之控制電壓的自動增益控制器。本發明之至少一個其他實例實施例是關於以數位方式來控制電壓控制增益放大器之控制電壓的方法。
    本發明之實例實施例提供一種使自動增益放大器之輸出的峰值以及底部位準數位化,並以數位方式來控制電壓控制增益放大器之控制電壓的自動增益控制器。
    本發明之實例實施例亦提供用於使自動增益放大器之輸出的峰值以及底部位準數位化,並以數位方式來控制電壓控制增益放大器之控制電壓的方法。
    根據本發明之實例實施例,一種自動增益控制器可包含一用於基於控制電壓來放大輸入信號並輸出經放大之信號的電壓控制增益放大器。位準偵測器可偵測經放大之信號的峰值以及底部位準。類比-數位轉換器(ADC)可將偵測之峰值以及底部位準轉換成數位信號,且峰值偵測器可回應於數位峰值位準與數位底部位準間的差值來偵測輸出信號的數位峰值。電壓控制器可比較數位峰值與參考電壓,以控制該控制電壓。
    根據本發明之另一實例實施例,一種控制電壓之控制方法可包括偵測多個輸出信號的峰值以及底部位準。輸出信號可為基於控制電壓而放大的輸入信號。可將偵測之峰值以及底部位準轉換成數位信號,且可回應於數位峰值位準與數位底部位準間之差值來偵測輸出信號的數位峰值。可比較數位峰值與參考電壓,以控制該控制電壓。

    Abstract in simplified Chinese: 一种自动增益控制器包括一回应于控制电压而放大输入信号并产生输出信号的电压控制增益放大器。位准侦测器侦测电压控制增益放大器之输出信号的峰值以及底部位准,且模拟-数码转换器(ADC)将侦测之峰值以及底部位准转换成数码信号。峰值侦测器回应于数码峰值位准与数码底部位准间之差值来侦测数码峰值,且电压控制器比较数码峰值与参考电压,并控制该控制电压。 An automatic gain controller includes a voltage control gain amplifier amplifying input signals in response to a control voltage and producing output signals. A level detector detects peak and bottom levels of the output signals of the voltage control gain amplifier, and an analog-digital converter (ADC) converts the detected peak and bottom levels into digital signals. A peak detector detects a digital peak in response to a difference between the digital peak level and digital bottom level, and a voltage controller compares the digital peak and a reference voltage, and controls the control voltage. 【创作特点】 本发明之实例实施例是关于自动增益控制器以及控制电压的控制方法。本发明之至少一个实例实施例是关于一种可使自动增益放大器之输出的峰值以及底部位准数码化,及/或以数码方式来控制电压控制增益放大器之控制电压的自动增益控制器。本发明之至少一个其他实例实施例是关于以数码方式来控制电压控制增益放大器之控制电压的方法。 本发明之实例实施例提供一种使自动增益放大器之输出的峰值以及底部位准数码化,并以数码方式来控制电压控制增益放大器之控制电压的自动增益控制器。 本发明之实例实施例亦提供用于使自动增益放大器之输出的峰值以及底部位准数码化,并以数码方式来控制电压控制增益放大器之控制电压的方法。 根据本发明之实例实施例,一种自动增益控制器可包含一用于基于控制电压来放大输入信号并输出经放大之信号的电压控制增益放大器。位准侦测器可侦测经放大之信号的峰值以及底部位准。模拟-数码转换器(ADC)可将侦测之峰值以及底部位准转换成数码信号,且峰值侦测器可回应于数码峰值位准与数码底部位准间的差值来侦测输出信号的数码峰值。电压控制器可比较数码峰值与参考电压,以控制该控制电压。 根据本发明之另一实例实施例,一种控制电压之控制方法可包括侦测多个输出信号的峰值以及底部位准。输出信号可为基于控制电压而放大的输入信号。可将侦测之峰值以及底部位准转换成数码信号,且可回应于数码峰值位准与数码底部位准间之差值来侦测输出信号的数码峰值。可比较数码峰值与参考电压,以控制该控制电压。

    使用多相時脈偵測尋軌錯誤訊號的裝置與方法 APPARATUS AND METHOD FOR DETECTING TRACKING ERROR SIGNAL USING MULTIPLE PHASE CLOCKS
    3.
    发明专利
    使用多相時脈偵測尋軌錯誤訊號的裝置與方法 APPARATUS AND METHOD FOR DETECTING TRACKING ERROR SIGNAL USING MULTIPLE PHASE CLOCKS 有权
    使用多相时脉侦测寻轨错误信号的设备与方法 APPARATUS AND METHOD FOR DETECTING TRACKING ERROR SIGNAL USING MULTIPLE PHASE CLOCKS

    公开(公告)号:TWI331323B

    公开(公告)日:2010-10-01

    申请号:TW095127239

    申请日:2006-07-26

    IPC: G11B

    CPC classification number: G11B7/0906

    Abstract: 一種數位化的使用多相時脈偵測尋軌錯誤訊號的裝置與方法。該裝置包括:相位析出器,其接受由光碟反射的光對應的四個分割之輸出,並析出四個分割的相位;相位差偵測器,偵測四個分割相位之中二個相位間的相位差;多相時脈產生器,其回應預定的時脈訊號以產生多數的相位時脈;相位錯誤偵測器,其對該些多數的各相位時脈計算相位差,以加總該些計算相位差之和,並偵測相位錯誤;以及尋軌錯誤輸出單元,其回應相位錯誤以偵測尋軌錯誤訊號,並輸出偵測的尋軌錯誤訊號。

    Abstract in simplified Chinese: 一种数码化的使用多相时脉侦测寻轨错误信号的设备与方法。该设备包括:相位析出器,其接受由光盘反射的光对应的四个分割之输出,并析出四个分割的相位;相位差侦测器,侦测四个分割相位之中二个相位间的相位差;多相时脉产生器,其回应预定的时脉信号以产生多数的相位时脉;相位错误侦测器,其对该些多数的各相位时脉计算相位差,以加总该些计算相位差之和,并侦测相位错误;以及寻轨错误输出单元,其回应相位错误以侦测寻轨错误信号,并输出侦测的寻轨错误信号。

    根據時間位移偵測搖擺訊號的裝置及其方法 APPARATUS FOR AND METHOD OF DETECTING A WOBBLE SIGNAL IN ACCORDANCE WITH A TIME SHIFT
    5.
    发明专利
    根據時間位移偵測搖擺訊號的裝置及其方法 APPARATUS FOR AND METHOD OF DETECTING A WOBBLE SIGNAL IN ACCORDANCE WITH A TIME SHIFT 失效
    根据时间位移侦测摇摆信号的设备及其方法 APPARATUS FOR AND METHOD OF DETECTING A WOBBLE SIGNAL IN ACCORDANCE WITH A TIME SHIFT

    公开(公告)号:TWI322421B

    公开(公告)日:2010-03-21

    申请号:TW095124271

    申请日:2006-07-04

    IPC: G11B

    Abstract: 一種根據時間位移偵測搖擺訊號的裝置及其方法,包括比較一基礎搖擺訊號與參考位準以偵測表現時間位移之類比形式的脈衝,並在所述脈衝之寬度的基礎上,使用一通道時鐘訊號與一搖擺時鐘訊號而數位地決定一碼值給基礎搖擺訊號。此被決定之碼值被累加並做為產生最終搖擺資料的基礎。 An apparatus for and a method of detecting a wobble signal in accordance with a time shift includes comparing a basic wobble signal with reference levels to detect pulses representing the time shift in an analog fashion, and digitally determining a code value for the basic wobble signal on the basis of the widths of the pulses using a channel clock signal and a wobble clock signal. The determined code value is accumulated and serves as a basis on which final wobble data is produced. 【創作特點】 因此,本發明是關於一種偵測編碼於一光碟上的搖擺的裝置和方法,其實質上克服因為相關技術的限制與缺點所產生的一或多個問題。
    因此,本發明之一實施例特徵是提供一搖擺訊號偵測器,其根據搖擺訊號之時間位移而偵測編碼於光碟上之搖擺訊號。
    因此,本發明之一實施例的另一特徵是提供根據搖擺訊號之時間位移而藉由比較一輸入搖擺與一參考而決定一碼值來偵測一搖擺訊號的方法。
    本發明的上述至少一或其他特徵與優點可以下列方式實現:提供搖擺訊號偵測器給光碟機,搖擺訊號偵測器包括第一比較器,轉換輸入搖擺訊號為數位搖擺訊號;鎖相迴路(phase-locked loop,PLL),接收數位搖擺訊號並產生通道時鐘訊號與搖擺時鐘訊號,其頻率被鎖定;以及碼決定單元,藉由比較輸入搖擺訊號與參考位準而決定輸入搖擺訊號之時間位移,並使用通道與搖擺時鐘訊號以及輸入搖擺訊號之時間位移而決定輸入搖擺訊號之碼值。
    參考位準可被設定為輸入搖擺訊號之峰間位準的至少70%。通道時鐘訊號可具有大於搖擺時鐘訊號之頻率69倍的頻率。光碟機所驅動之光碟可為具有調和調變搖擺(HMW)的光碟。
    碼決定單元可包括:類比處理單元,比較輸入搖擺訊號與參考位準,以偵測表現時間位移的脈衝;以及數位處理單元,在脈衝之寬度的基礎上使用通道時鐘訊號與搖擺時鐘訊號決定輸入搖擺訊號之碼值。
    搖擺訊號偵測器可更包括:累加器,同步於搖擺時鐘訊號而累加碼值;以及第二比較器,比較累加之結果與參考值,並輸出比較之結果而做為最終搖擺資料。
    類比處理單元可偵測表現輸入搖擺訊號之峰側的第一脈衝以及表現輸入搖擺訊號之底側的時間位移的第二脈衝。數位處理單元可在第一與第二脈衝之寬度的基礎上決定輸入搖擺訊號之碼值。
    類比處理單元可包括:峰偵測器,偵測輸入搖擺訊號的峰位準;底偵測器,偵測輸入搖擺訊號的底位準;一對第一電阻,串連於峰偵測器輸出與電源之間;一對第二電阻,串連於底偵測器之輸出與電源之間;第一比較器,比較輸入搖擺訊號與第一對電阻之間的訊號以產生第一脈衝;以及第二比較器,比較輸入搖擺訊號與第二對電阻之間的訊號以產生第二脈衝。
    數位處理單元可包括:分割器,從通道時鐘訊號產生第一時鐘訊號與第二時鐘訊號,其中第一與第二時鐘訊號的每一者具有相對相位與相關於輸入搖擺訊號的相同頻率;第一邏輯閘,執行邏輯操作於第一時鐘訊號與第一脈衝;第二邏輯閘,執行邏輯操作於第二時鐘訊號與第二脈衝;第一計數器,使用通道時鐘訊號計數第一邏輯閘之輸出的脈衝寬度以產生第一計數值;第二計數器,使用通道時鐘訊號計數第二邏輯閘之輸出的脈衝寬度以產生第二計數值;以及減法器,同步於搖擺時鐘訊號將第二計數值從第一計數值減去,並根據減法之結果產生碼值給輸入搖擺訊號。
    本發明的上述至少一或其他特徵與優點可以下列方式實現:提供一搖擺訊號偵測方法執行於光碟機。方法包括:轉換輸入搖擺訊號為數位搖擺訊號;產生通道時鐘訊號與搖擺時鐘訊號,其頻率是基於數位搖擺訊號而被時常地鎖住;藉由比較輸入搖擺訊號與參考位準而決定輸入搖擺訊號之時間位移;以及使用通道及搖擺時鐘訊號與輸入搖擺訊號之時間位移而決定輸入搖擺訊號之碼值。
    方法可包括以對應從光學讀取裝置讀取之射頻訊號來的光碟之搖擺的預設頻帶而偵測訊號,以產生輸入搖擺訊號。
    參考位準可被設定在輸入搖擺訊號之峰間位準的至少70%。通道時鐘訊號可具有大於搖擺時鐘訊號之頻率69倍的頻率。光碟可具有調和調變搖擺(HMW)。
    時間位移的決定可包括以類比形式處理輸入搖擺訊號,並根據輸入搖擺訊號與參考位準之間的比較結果而偵測表現時間位移的脈衝。碼值的決定可包括使用通道時鐘訊號與搖擺時鐘訊號而數位地處理脈衝寬度。
    方法可包括:同步於搖擺時鐘訊號而累加碼值;比較累加之結果與參考值;以及輸出比較結果以做為最終搖擺資料。
    輸入搖擺訊號之時間位移的決定可包括:偵測表現輸入搖擺訊號之峰側的時間位移的第一脈衝;以及偵測表現輸入搖擺訊號之底側的時間位移的第二脈衝。碼值的決定可包括在第一與第二脈衝之寬度的基礎上決定輸入搖擺訊號之碼值。
    輸入搖擺訊號之時間位移的決定可包括:偵測輸入搖擺訊號之峰位準;偵測輸入搖擺訊號之底位準;產生第一參考位準於峰位準與電源之間;產生第二參考位準於底位準與電源之間;比較輸入搖擺訊號與第一參考位準以產生第一脈衝;以及比較輸入搖擺訊號與第二參考位準以產生第二脈衝。
    碼值的決定可包括從通道時鐘訊號產生第一時鐘訊號與第二時鐘訊號,其中第一與第二時鐘訊號的每一者具有相對相位與相關於輸入搖擺訊號的相同頻率;執行第一邏輯操作於第一時鐘訊號與第一脈衝;執行第二邏輯操作於第二時鐘訊號與第二脈衝;使用通道時鐘訊號計數第一邏輯操作之結果的脈衝寬度以產生第一計數值;使用通道時鐘訊號計數第二邏輯操作之結果的脈衝寬度以產生第二計數值;以及同步於搖擺時鐘訊號將第二計數值從第一計數值減去,並根據減法之結果產生碼值給輸入搖擺訊號。
    為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下,但並不侷限於這些實施例。相似標號標示相似元件。

    Abstract in simplified Chinese: 一种根据时间位移侦测摇摆信号的设备及其方法,包括比较一基础摇摆信号与参考位准以侦测表现时间位移之模拟形式的脉冲,并在所述脉冲之宽度的基础上,使用一信道时钟信号与一摇摆时钟信号而数码地决定一码值给基础摇摆信号。此被决定之码值被累加并做为产生最终摇摆数据的基础。 An apparatus for and a method of detecting a wobble signal in accordance with a time shift includes comparing a basic wobble signal with reference levels to detect pulses representing the time shift in an analog fashion, and digitally determining a code value for the basic wobble signal on the basis of the widths of the pulses using a channel clock signal and a wobble clock signal. The determined code value is accumulated and serves as a basis on which final wobble data is produced. 【创作特点】 因此,本发明是关于一种侦测编码于一光盘上的摇摆的设备和方法,其实质上克服因为相关技术的限制与缺点所产生的一或多个问题。 因此,本发明之一实施例特征是提供一摇摆信号侦测器,其根据摇摆信号之时间位移而侦测编码于光盘上之摇摆信号。 因此,本发明之一实施例的另一特征是提供根据摇摆信号之时间位移而借由比较一输入摇摆与一参考而决定一码值来侦测一摇摆信号的方法。 本发明的上述至少一或其他特征与优点可以下列方式实现:提供摇摆信号侦测器给光驱,摇摆信号侦测器包括第一比较器,转换输入摇摆信号为数码摇摆信号;锁相回路(phase-locked loop,PLL),接收数码摇摆信号并产生信道时钟信号与摇摆时钟信号,其频率被锁定;以及码决定单元,借由比较输入摇摆信号与参考位准而决定输入摇摆信号之时间位移,并使用信道与摇摆时钟信号以及输入摇摆信号之时间位移而决定输入摇摆信号之码值。 参考位准可被设置为输入摇摆信号之峰间位准的至少70%。信道时钟信号可具有大于摇摆时钟信号之频率69倍的频率。光驱所驱动之光盘可为具有调和调制摇摆(HMW)的光盘。 码决定单元可包括:模拟处理单元,比较输入摇摆信号与参考位准,以侦测表现时间位移的脉冲;以及数码处理单元,在脉冲之宽度的基础上使用信道时钟信号与摇摆时钟信号决定输入摇摆信号之码值。 摇摆信号侦测器可更包括:累加器,同步于摇摆时钟信号而累加码值;以及第二比较器,比较累加之结果与参考值,并输出比较之结果而做为最终摇摆数据。 模拟处理单元可侦测表现输入摇摆信号之峰侧的第一脉冲以及表现输入摇摆信号之底侧的时间位移的第二脉冲。数码处理单元可在第一与第二脉冲之宽度的基础上决定输入摇摆信号之码值。 模拟处理单元可包括:峰侦测器,侦测输入摇摆信号的峰位准;底侦测器,侦测输入摇摆信号的底位准;一对第一电阻,串连于峰侦测器输出与电源之间;一对第二电阻,串连于底侦测器之输出与电源之间;第一比较器,比较输入摇摆信号与第一对电阻之间的信号以产生第一脉冲;以及第二比较器,比较输入摇摆信号与第二对电阻之间的信号以产生第二脉冲。 数码处理单元可包括:分割器,从信道时钟信号产生第一时钟信号与第二时钟信号,其中第一与第二时钟信号的每一者具有相对相位与相关于输入摇摆信号的相同频率;第一逻辑门,运行逻辑操作于第一时钟信号与第一脉冲;第二逻辑门,运行逻辑操作于第二时钟信号与第二脉冲;第一计数器,使用信道时钟信号计数第一逻辑门之输出的脉冲宽度以产生第一计数值;第二计数器,使用信道时钟信号计数第二逻辑门之输出的脉冲宽度以产生第二计数值;以及减法器,同步于摇摆时钟信号将第二计数值从第一计数值减去,并根据减法之结果产生码值给输入摇摆信号。 本发明的上述至少一或其他特征与优点可以下列方式实现:提供一摇摆信号侦测方法运行于光驱。方法包括:转换输入摇摆信号为数码摇摆信号;产生信道时钟信号与摇摆时钟信号,其频率是基于数码摇摆信号而被时常地锁住;借由比较输入摇摆信号与参考位准而决定输入摇摆信号之时间位移;以及使用信道及摇摆时钟信号与输入摇摆信号之时间位移而决定输入摇摆信号之码值。 方法可包括以对应从光学读取设备读取之射频信号来的光盘之摇摆的默认频带而侦测信号,以产生输入摇摆信号。 参考位准可被设置在输入摇摆信号之峰间位准的至少70%。信道时钟信号可具有大于摇摆时钟信号之频率69倍的频率。光盘可具有调和调制摇摆(HMW)。 时间位移的决定可包括以模拟形式处理输入摇摆信号,并根据输入摇摆信号与参考位准之间的比较结果而侦测表现时间位移的脉冲。码值的决定可包括使用信道时钟信号与摇摆时钟信号而数码地处理脉冲宽度。 方法可包括:同步于摇摆时钟信号而累加码值;比较累加之结果与参考值;以及输出比较结果以做为最终摇摆数据。 输入摇摆信号之时间位移的决定可包括:侦测表现输入摇摆信号之峰侧的时间位移的第一脉冲;以及侦测表现输入摇摆信号之底侧的时间位移的第二脉冲。码值的决定可包括在第一与第二脉冲之宽度的基础上决定输入摇摆信号之码值。 输入摇摆信号之时间位移的决定可包括:侦测输入摇摆信号之峰位准;侦测输入摇摆信号之底位准;产生第一参考位准于峰位准与电源之间;产生第二参考位准于底位准与电源之间;比较输入摇摆信号与第一参考位准以产生第一脉冲;以及比较输入摇摆信号与第二参考位准以产生第二脉冲。 码值的决定可包括从信道时钟信号产生第一时钟信号与第二时钟信号,其中第一与第二时钟信号的每一者具有相对相位与相关于输入摇摆信号的相同频率;运行第一逻辑操作于第一时钟信号与第一脉冲;运行第二逻辑操作于第二时钟信号与第二脉冲;使用信道时钟信号计数第一逻辑操作之结果的脉冲宽度以产生第一计数值;使用信道时钟信号计数第二逻辑操作之结果的脉冲宽度以产生第二计数值;以及同步于摇摆时钟信号将第二计数值从第一计数值减去,并根据减法之结果产生码值给输入摇摆信号。 为让本发明之上述和其他目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下,但并不局限于这些实施例。相似标号标示相似组件。

    驗證電路、包括其的電子系統以及形成網路的方法
    6.
    发明专利
    驗證電路、包括其的電子系統以及形成網路的方法 审中-公开
    验证电路、包括其的电子系统以及形成网络的方法

    公开(公告)号:TW202011716A

    公开(公告)日:2020-03-16

    申请号:TW108111672

    申请日:2019-04-02

    Abstract: 一種電子系統包括多個硬體裝置及驗證電路。驗證電路作為固定硬體在電子系統的製造製程期間與所述多個硬體裝置一起整合於電子系統中,驗證電路被配置成基於由所述多個硬體裝置中的至少一者自電子系統的內部提供的系統識別代碼而核實系統完整性,系統完整性指示驗證電路與所述多個硬體裝置的組合未因製造製程而被修改,驗證電路被配置成僅因應於驗證電路核實系統完整性而實行挖礦操作以產生下一區塊,所述下一區塊欲鏈接至區塊鏈。可防止或減小出現不加選擇的挖礦競爭的可能性。

    Abstract in simplified Chinese: 一种电子系统包括多个硬件设备及验证电路。验证电路作为固定硬件在电子系统的制造制程期间与所述多个硬件设备一起集成于电子系统中,验证电路被配置成基于由所述多个硬件设备中的至少一者自电子系统的内部提供的系统识别代码而核实系统完整性,系统完整性指示验证电路与所述多个硬件设备的组合未因制造制程而被修改,验证电路被配置成仅因应于验证电路核实系统完整性而实行挖矿操作以产生下一区块,所述下一区块欲链接至区块链。可防止或减小出现不加选择的挖矿竞争的可能性。

Patent Agency Ranking