一種使用本體輸入技術的IO和PVT校準電路
    1.
    发明专利
    一種使用本體輸入技術的IO和PVT校準電路 审中-公开
    一种使用本体输入技术的IO和PVT校准电路

    公开(公告)号:TW201547206A

    公开(公告)日:2015-12-16

    申请号:TW104114700

    申请日:2015-05-08

    Abstract: 本發明揭露了一種有效的方式來匹配IO單元的一個上拉路徑和一個下拉路徑間的阻抗,使IO單元不必使用堆疊的裝置來產生輸出,以節省面積並達到更高的速度;IO單元之上拉電晶體和下拉電晶體的背閘門之電壓可以分別調整到一個數值 ,以使上拉路徑與下拉路徑間的阻抗值分別達到一理想值。一中央校準單元可以用來產生一組阻抗校準碼,並將它們分送到在每個IO單元的本地可調式偏壓產生器,其中被嵌入在一個電源或接地墊之本地可調式偏壓產生器會接收該阻抗校準碼以分別產生一偏壓至該上拉和下拉電晶體中之背閘門來分別設定上拉路徑和下拉路徑的阻抗值。

    Abstract in simplified Chinese: 本发明揭露了一种有效的方式来匹配IO单元的一个上拉路径和一个下拉路径间的阻抗,使IO单元不必使用堆栈的设备来产生输出,以节省面积并达到更高的速度;IO单元之上拉晶体管和下拉晶体管的背闸门之电压可以分别调整到一个数值 ,以使上拉路径与下拉路径间的阻抗值分别达到一理想值。一中央校准单元可以用来产生一组阻抗校准码,并将它们分送到在每个IO单元的本地可调式偏压产生器,其中被嵌入在一个电源或接地垫之本地可调式偏压产生器会接收该阻抗校准码以分别产生一偏压至该上拉和下拉晶体管中之背闸门来分别设置上拉路径和下拉路径的阻抗值。

    具有校準電路的差分驅動電路及相關的校準方法 DIFFERENTIAL DRIVER WITH CALIBRATION CIRCUIT AND RELATED CALIBRATION METHOD
    2.
    发明专利
    具有校準電路的差分驅動電路及相關的校準方法 DIFFERENTIAL DRIVER WITH CALIBRATION CIRCUIT AND RELATED CALIBRATION METHOD 审中-公开
    具有校准电路的差分驱动电路及相关的校准方法 DIFFERENTIAL DRIVER WITH CALIBRATION CIRCUIT AND RELATED CALIBRATION METHOD

    公开(公告)号:TW201238237A

    公开(公告)日:2012-09-16

    申请号:TW100135727

    申请日:2011-10-03

    IPC: H03F

    Abstract: 一種用來校準一差分驅動電路的校準電路,該差分驅動電路包含有一第一輸出端點以及一第二輸出端點,該校準電路包含有:一比較電路,用來接收對應至該第一輸出端點的一第一輸出電壓以及對應至第二輸出端點的一第二輸出電壓,以及用來依據該第一輸出電壓、該第二輸出電壓以及一預定電壓來產生一比較結果;以及一控制電路,耦接於該比較電路、一耦接於該第一輸出端點與一參考電壓之間的第一電阻性元件以及一耦接於該第二輸出端點與該參考電壓之間的第二電阻性元件,該控制電路用來依據該比較結果來調整該第一電阻性元件以及該第二電阻性元件。

    Abstract in simplified Chinese: 一种用来校准一差分驱动电路的校准电路,该差分驱动电路包含有一第一输出端点以及一第二输出端点,该校准电路包含有:一比较电路,用来接收对应至该第一输出端点的一第一输出电压以及对应至第二输出端点的一第二输出电压,以及用来依据该第一输出电压、该第二输出电压以及一预定电压来产生一比较结果;以及一控制电路,耦接于该比较电路、一耦接于该第一输出端点与一参考电压之间的第一电阻性组件以及一耦接于该第二输出端点与该参考电压之间的第二电阻性组件,该控制电路用来依据该比较结果来调整该第一电阻性组件以及该第二电阻性组件。

    輸出入元件與控制具有數個輸出入元件之一積體電路的方法 INPUT/OUTPUT DEVICE AND CONTROL METHOD FOR INPUT/OUTPUT DEVICES IN AN INTEGRATED CIRCUIT
    3.
    发明专利
    輸出入元件與控制具有數個輸出入元件之一積體電路的方法 INPUT/OUTPUT DEVICE AND CONTROL METHOD FOR INPUT/OUTPUT DEVICES IN AN INTEGRATED CIRCUIT 有权
    输出入组件与控制具有数个输出入组件之一集成电路的方法 INPUT/OUTPUT DEVICE AND CONTROL METHOD FOR INPUT/OUTPUT DEVICES IN AN INTEGRATED CIRCUIT

    公开(公告)号:TWI332754B

    公开(公告)日:2010-11-01

    申请号:TW096112684

    申请日:2007-04-11

    IPC: H03K H04B

    Abstract: 本發明之一實施例提供一種輸出入元件,用於一積體電路產品。該輸出入元件包含有一接合焊墊、一信號傳遞電路、以及一封鎖單元。該信號傳遞電路具有第一端連接到該接合焊墊,以及一第二端連接到該積體電路產品之一核心電路。該信號傳遞電路可以將一信號由該核心電路傳往該接合焊墊,或是由該接合焊墊傳往該核心電路。該封鎖單元具有一控制端。該封鎖單元耦接在該接合焊墊與該信號傳遞電路之間。該控制端接收一致動信號。當該致動信號被禁能時,該封鎖單元將該接合焊墊之電位鎖到一預設電位,以阻擋該接合焊墊到該信號傳遞電路之間的信號傳遞。當該致動信號被致能時,該封鎖單元則不會將該接合焊墊之電位鎖到該預設電位。

    Abstract in simplified Chinese: 本发明之一实施例提供一种输出入组件,用于一集成电路产品。该输出入组件包含有一接合焊垫、一信号传递电路、以及一封锁单元。该信号传递电路具有第一端连接到该接合焊垫,以及一第二端连接到该集成电路产品之一内核电路。该信号传递电路可以将一信号由该内核电路传往该接合焊垫,或是由该接合焊垫传往该内核电路。该封锁单元具有一控制端。该封锁单元耦接在该接合焊垫与该信号传递电路之间。该控制端接收一致动信号。当该致动信号被禁能时,该封锁单元将该接合焊垫之电位锁到一默认电位,以阻挡该接合焊垫到该信号传递电路之间的信号传递。当该致动信号被致能时,该封锁单元则不会将该接合焊垫之电位锁到该默认电位。

    晶片外驅動電路與補償晶片外驅動電路中製程、電壓以及溫度之變化的方法 OFF-CHIP DRIVER AND METHOD FOR COMPENSATING FOR PVT VARIATIONS IN OFF-CHIP DRIVER
    4.
    发明专利
    晶片外驅動電路與補償晶片外驅動電路中製程、電壓以及溫度之變化的方法 OFF-CHIP DRIVER AND METHOD FOR COMPENSATING FOR PVT VARIATIONS IN OFF-CHIP DRIVER 审中-公开
    芯片外驱动电路与补偿芯片外驱动电路中制程、电压以及温度之变化的方法 OFF-CHIP DRIVER AND METHOD FOR COMPENSATING FOR PVT VARIATIONS IN OFF-CHIP DRIVER

    公开(公告)号:TW201037971A

    公开(公告)日:2010-10-16

    申请号:TW098115283

    申请日:2009-05-08

    IPC: H03K

    Abstract: 一種使用輸出級分枝之間延遲的晶片外驅動電路。該輸出級分枝間的延遲係經由一偏壓電路來控制,而該偏壓電路可補償製程、電壓以及溫度之變化,使得該晶片外驅動電路之輸出有著較少的迴轉率變化。該晶片外驅動電路包含有一時域級、一前置驅動電路、一終端驅動電路以及一偏壓電路,該偏壓電路用以提供偏壓電壓給該時域延遲級以補償製程、電壓以及溫度之變化對該時域級的影響。

    Abstract in simplified Chinese: 一种使用输出级分枝之间延迟的芯片外驱动电路。该输出级分枝间的延迟系经由一偏压电路来控制,而该偏压电路可补偿制程、电压以及温度之变化,使得该芯片外驱动电路之输出有着较少的掉头率变化。该芯片外驱动电路包含有一时域级、一前置驱动电路、一终端驱动电路以及一偏压电路,该偏压电路用以提供偏压电压给该时域延迟级以补偿制程、电压以及温度之变化对该时域级的影响。

    與電壓、溫度、製程不敏感的可調整翻轉點之反相器、反及閘與反或閘 INVERTER, NAND GATE, AND NOR GATE WITH ADJUSTABLE THRESHOLD AND IRRELATIVE TO VOLTAGE, TEMPERATURE, AND PROCESS
    5.
    发明专利
    與電壓、溫度、製程不敏感的可調整翻轉點之反相器、反及閘與反或閘 INVERTER, NAND GATE, AND NOR GATE WITH ADJUSTABLE THRESHOLD AND IRRELATIVE TO VOLTAGE, TEMPERATURE, AND PROCESS 有权
    与电压、温度、制程不敏感的可调整翻转点之反相器、反及闸与反或闸 INVERTER, NAND GATE, AND NOR GATE WITH ADJUSTABLE THRESHOLD AND IRRELATIVE TO VOLTAGE, TEMPERATURE, AND PROCESS

    公开(公告)号:TWI331848B

    公开(公告)日:2010-10-11

    申请号:TW096111675

    申请日:2007-04-02

    Inventor: 黃賢生

    IPC: H03F

    CPC classification number: H03K19/20 H03K17/145 H03K17/6872 H03K19/00384

    Abstract: 本發明提供一種與電壓、溫度、製程不敏感的可調整翻轉點之反相器。該反相器包含一輸入端,用以接收一輸入訊號;一輸出端,用以輸出該輸入訊號之反相訊號;一第一P型金氧半導體電晶體,其閘極耦接於該輸入端,汲極耦接於該輸出端,源極耦接於一偏壓電源;一第一N型金氧半導體電晶體,其閘極耦接於該輸入端,汲極耦接於該輸出端,源極耦接於一地端;及一可調電流源,耦接於該輸出端,用以輸出一可調大小之電流以調整該反相器之翻轉點。 An inverter with adjustable threshold and irrelative to voltage, temperature, and process is disclosed. The inverter includes an input end for receiving an input signal; an output end for outputting an inverted signal of the input signal; a first PMOS whose gate is coupled to the input end, drain is coupled to the output end, and the source is coupled to a power supply; a first NMOS whose gate is coupled to the input end, drain is coupled to the output end, and source is coupled to a ground end, and an adjustable current source coupled to the output end for providing current with adjustable size to the output end for adjusting threshold of the inverter. 【創作特點】 本發明提供一種與電壓、溫度、製程不敏感的可調整翻轉點之反相器。該反相器包含一輸入端,用以接收一輸入訊號;一輸出端,用以輸出該輸入訊號之反相訊號;一第一P型金氧半導體電晶體,其閘極耦接於該輸入端,汲極耦接於該輸出端,源極耦接於一偏壓電源;一第一N型金氧半導體電晶體,其閘極耦接於該輸入端,汲極耦接於該輸出端,源極耦接於一地端;及一可調電流源,耦接於該輸出端,用以輸出一可調大小之電流以調整該反相器之翻轉點。
    本發明另提供一種與電壓、溫度、製程不敏感的可調整翻轉點之反及閘。該反及閘包含一第一輸入端,用以接收一第一輸入訊號;一第二輸入端,用以接收一第二輸入訊號;一輸出端,用以輸出該第一輸入訊號與該第二輸入訊號經反及運算後之訊號;一第一N型金氧半導體電晶體,其閘極耦接於該第一輸入端,源極耦接於一地端;一第二N型金氧半導體電晶體,其閘極耦接於該第二輸入端,源極耦接於該第一N型金氧半導體電晶體之汲極,汲極耦接於該輸出端;一第一P型金氧半導體電晶體,其閘極耦接於該第一輸入端,源極耦接於一偏壓電源,汲極耦接於該輸出端;一第二P型金氧半導體電晶體,其閘極耦接於該第二輸入端,源極耦接於該偏壓電源,汲極耦接於該輸出端;及一可調電流源,耦接於該輸出端,用以輸出一可調大小之電流以調整翻轉點。
    本發明另提供一種與電壓、溫度、製程不敏感的可調整翻轉點之反或閘。該反或閘包含一第一輸入端,用以接收一第一輸入訊號;一第二輸入端,用以接收一第二輸入訊號;一輸出端,用以輸出該第一輸入訊號與該第二輸入訊號經反或運算後之訊號;一第一N型金氧半導體電晶體,其閘極耦接於該第一輸入端,其源極耦接於一地端,其汲極耦接於該輸出端;一第二N型金氧半導體電晶體,其閘極耦接於該第二輸入端,其源極耦接於該地端,其汲極耦接於該輸出端;一第一P型金氧半導體電晶體,其閘極耦接於該第一輸入端,其源極耦接於一偏壓電源;一第二P型金氧半導體電晶體,其閘極耦接於該第二輸入端,其源極耦接於該第一P型金氧半導體電晶體之汲極,其汲極耦接於該輸出端;及一可調電流源,耦接於該輸出端,用以輸出一可調大小之電流以調整翻轉點。

    Abstract in simplified Chinese: 本发明提供一种与电压、温度、制程不敏感的可调整翻转点之反相器。该反相器包含一输入端,用以接收一输入信号;一输出端,用以输出该输入信号之反相信号;一第一P型金属氧化物半导体晶体管,其闸极耦接于该输入端,汲极耦接于该输出端,源极耦接于一偏压电源;一第一N型金属氧化物半导体晶体管,其闸极耦接于该输入端,汲极耦接于该输出端,源极耦接于一地端;及一可调电流源,耦接于该输出端,用以输出一可调大小之电流以调整该反相器之翻转点。 An inverter with adjustable threshold and irrelative to voltage, temperature, and process is disclosed. The inverter includes an input end for receiving an input signal; an output end for outputting an inverted signal of the input signal; a first PMOS whose gate is coupled to the input end, drain is coupled to the output end, and the source is coupled to a power supply; a first NMOS whose gate is coupled to the input end, drain is coupled to the output end, and source is coupled to a ground end, and an adjustable current source coupled to the output end for providing current with adjustable size to the output end for adjusting threshold of the inverter. 【创作特点】 本发明提供一种与电压、温度、制程不敏感的可调整翻转点之反相器。该反相器包含一输入端,用以接收一输入信号;一输出端,用以输出该输入信号之反相信号;一第一P型金属氧化物半导体晶体管,其闸极耦接于该输入端,汲极耦接于该输出端,源极耦接于一偏压电源;一第一N型金属氧化物半导体晶体管,其闸极耦接于该输入端,汲极耦接于该输出端,源极耦接于一地端;及一可调电流源,耦接于该输出端,用以输出一可调大小之电流以调整该反相器之翻转点。 本发明另提供一种与电压、温度、制程不敏感的可调整翻转点之反及闸。该反及闸包含一第一输入端,用以接收一第一输入信号;一第二输入端,用以接收一第二输入信号;一输出端,用以输出该第一输入信号与该第二输入信号经反及运算后之信号;一第一N型金属氧化物半导体晶体管,其闸极耦接于该第一输入端,源极耦接于一地端;一第二N型金属氧化物半导体晶体管,其闸极耦接于该第二输入端,源极耦接于该第一N型金属氧化物半导体晶体管之汲极,汲极耦接于该输出端;一第一P型金属氧化物半导体晶体管,其闸极耦接于该第一输入端,源极耦接于一偏压电源,汲极耦接于该输出端;一第二P型金属氧化物半导体晶体管,其闸极耦接于该第二输入端,源极耦接于该偏压电源,汲极耦接于该输出端;及一可调电流源,耦接于该输出端,用以输出一可调大小之电流以调整翻转点。 本发明另提供一种与电压、温度、制程不敏感的可调整翻转点之反或闸。该反或闸包含一第一输入端,用以接收一第一输入信号;一第二输入端,用以接收一第二输入信号;一输出端,用以输出该第一输入信号与该第二输入信号经反或运算后之信号;一第一N型金属氧化物半导体晶体管,其闸极耦接于该第一输入端,其源极耦接于一地端,其汲极耦接于该输出端;一第二N型金属氧化物半导体晶体管,其闸极耦接于该第二输入端,其源极耦接于该地端,其汲极耦接于该输出端;一第一P型金属氧化物半导体晶体管,其闸极耦接于该第一输入端,其源极耦接于一偏压电源;一第二P型金属氧化物半导体晶体管,其闸极耦接于该第二输入端,其源极耦接于该第一P型金属氧化物半导体晶体管之汲极,其汲极耦接于该输出端;及一可调电流源,耦接于该输出端,用以输出一可调大小之电流以调整翻转点。

    脈寬調變驅動裝置 PULSE WIDTH MODULATION DRIVING DEVICE
    6.
    发明专利
    脈寬調變驅動裝置 PULSE WIDTH MODULATION DRIVING DEVICE 审中-公开
    脉宽调制驱动设备 PULSE WIDTH MODULATION DRIVING DEVICE

    公开(公告)号:TW200922374A

    公开(公告)日:2009-05-16

    申请号:TW096142215

    申请日:2007-11-08

    IPC: H05B

    CPC classification number: H03K7/08 H03K19/00315 H03K19/00384

    Abstract: 一種脈寬調變驅動裝置,用以產生驅動信號至負載。驅動單元係根據脈寬調變信號以及控制信號而提供驅動信號。脈波產生單元係根據來自負載的回授信號而產生脈寬調變信號。控制單元係根據致能信號以及回授信號而產生控制信號。當在第一時間期間內致能信號為第一邏輯位準且回授信號小於第一既定電壓時,控制單元產生控制信號以控制驅動單元停止輸出驅動信號,以及當在第二時間期間內致能信號為第二邏輯位準時,控制單元產生重置信號以重置驅動單元以及脈波產生單元。

    Abstract in simplified Chinese: 一种脉宽调制驱动设备,用以产生驱动信号至负载。驱动单元系根据脉宽调制信号以及控制信号而提供驱动信号。脉波产生单元系根据来自负载的回授信号而产生脉宽调制信号。控制单元系根据致能信号以及回授信号而产生控制信号。当在第一时间期间内致能信号为第一逻辑位准且回授信号小于第一既定电压时,控制单元产生控制信号以控制驱动单元停止输出驱动信号,以及当在第二时间期间内致能信号为第二逻辑位准时,控制单元产生重置信号以重置驱动单元以及脉波产生单元。

    輸出資料之擺動速率控制方法與系統 SLEW RATE CONTROLLING METHOD AND SYSTEM FOR OUTPUT DATA
    7.
    发明专利
    輸出資料之擺動速率控制方法與系統 SLEW RATE CONTROLLING METHOD AND SYSTEM FOR OUTPUT DATA 失效
    输出数据之摆动速率控制方法与系统 SLEW RATE CONTROLLING METHOD AND SYSTEM FOR OUTPUT DATA

    公开(公告)号:TW200406990A

    公开(公告)日:2004-05-01

    申请号:TW092127761

    申请日:2003-10-07

    IPC: H03K

    CPC classification number: H03K19/00384

    Abstract: 一種輸出資料的擺動速率控制系統,就算當用作輸出的第一電源(VDD)與用在內部電路的第二電源之間電為差發生改變時,都可用來改善輸出窗的功用。擺動速率控制系統是利用VDD–VDDQ電位差偵測電路,用來偵測第一電源(VDD)與第二電源(VDDQ)之間電位差的減少,在特定時間產生第一訊號,以及偵測第一電源(VDD)與第二電源(VDDQ)之間電位差的增加,在特定時間產生第二訊號;以及擺動速率控制電路,當第一訊號顯著時,加入控制使輸出資料下降的變遷速度增大,並當第二訊號顯著時,加入控制使輸出資料上升的變遷速度增大,以及產生輸出資料。

    Abstract in simplified Chinese: 一种输出数据的摆动速率控制系统,就算当用作输出的第一电源(VDD)与用在内部电路的第二电源之间电为差发生改变时,都可用来改善输出窗的功用。摆动速率控制系统是利用VDD–VDDQ电位差侦测电路,用来侦测第一电源(VDD)与第二电源(VDDQ)之间电位差的减少,在特定时间产生第一信号,以及侦测第一电源(VDD)与第二电源(VDDQ)之间电位差的增加,在特定时间产生第二信号;以及摆动速率控制电路,当第一信号显着时,加入控制使输出数据下降的变迁速度增大,并当第二信号显着时,加入控制使输出数据上升的变迁速度增大,以及产生输出数据。

    位準移變器
    8.
    发明专利
    位準移變器 有权
    位准移变器

    公开(公告)号:TW571514B

    公开(公告)日:2004-01-11

    申请号:TW091124129

    申请日:2002-10-18

    IPC: H03K

    CPC classification number: G11C8/08 H03K19/00384 H03K19/01742 H03K19/01855

    Abstract: 一第一開關依照一控制信號CNT操作並接收一輸入信號。一電壓變換電路將具有電壓且經由該第一開關被傳輸之該輸入信號變換為具有不同電壓之輸出信號,並輸出該信號。一第二開關連接其輸出節點至被具有該電壓變換電路應依照該輸入信號輸出之電壓的一電壓線路。所以,就算該輸入信號之電壓落在該電壓變換電路會正常操作之範圍內,該電壓變換電路本質上應輸出之電壓經由該第二開關被供應至該輸出節點。因而輸入信號電壓之可靠的變換被達成,形成就算在低電源電壓之際也有位準移變器的安全操作之結果。此亦防止納有此類位準移變器之半導體積體電路的故障。

    Abstract in simplified Chinese: 一第一开关依照一控制信号CNT操作并接收一输入信号。一电压变换电路将具有电压且经由该第一开关被传输之该输入信号变换为具有不同电压之输出信号,并输出该信号。一第二开关连接其输出节点至被具有该电压变换电路应依照该输入信号输出之电压的一电压线路。所以,就算该输入信号之电压落在该电压变换电路会正常操作之范围内,该电压变换电路本质上应输出之电压经由该第二开关被供应至该输出节点。因而输入信号电压之可靠的变换被达成,形成就算在低电源电压之际也有位准移变器的安全操作之结果。此亦防止纳有此类位准移变器之半导体集成电路的故障。

    半導體積體電路裝置 SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE
    9.
    发明专利
    半導體積體電路裝置 SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE 失效
    半导体集成电路设备 SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE

    公开(公告)号:TW200300294A

    公开(公告)日:2003-05-16

    申请号:TW091132081

    申请日:2002-10-29

    IPC: H01L

    CPC classification number: H03K19/00384 H03K2217/0018

    Abstract: 本發明之課題在於提供具有不單補償電路動作速度,而且也補償洩漏電流之偏差的機構之半導體積體電路裝置。其解決手段為具備:以CMOS構成之主電路、及模擬相同以CMOS構成之主電路的關鍵路徑,監視該空徑之延遲之延遲監視電路11、及檢測PMOS電晶體與NMOS電晶體之臨界值電壓差分之PN平衡補償電路13、及接受延遲監視電路11與PN平衡補償電路15之輸出,將延遲監視電路11之動作速度補償為所期望之速度,對延遲監視電路11與主電路供應使PMOS電晶體與NMOS電晶體之臨界值電壓差減少之井偏壓的井偏壓產生電路25。

    Abstract in simplified Chinese: 本发明之课题在于提供具有不单补偿电路动作速度,而且也补偿泄漏电流之偏差的机构之半导体集成电路设备。其解决手段为具备:以CMOS构成之主电路、及仿真相同以CMOS构成之主电路的关键路径,监视该空径之延迟之延迟监视电路11、及检测PMOS晶体管与NMOS晶体管之临界值电压差分之PN平衡补偿电路13、及接受延迟监视电路11与PN平衡补偿电路15之输出,将延迟监视电路11之动作速度补偿为所期望之速度,对延迟监视电路11与主电路供应使PMOS晶体管与NMOS晶体管之临界值电压差减少之井偏压的井偏压产生电路25。

    低電壓差動擺幅連接緩衝電路
    10.
    发明专利
    低電壓差動擺幅連接緩衝電路 失效
    低电压差动摆幅连接缓冲电路

    公开(公告)号:TW406235B

    公开(公告)日:2000-09-21

    申请号:TW087107138

    申请日:1998-05-08

    IPC: G06F H03K

    Abstract: 一種低電壓差動擺幅互接I/O緩衝器,其具有一輸出緩衝器部分,該輸出緩衡器部分包含一電壓控制之電流源、電壓控制之電流吸收器、及一電流開關,並具有一輸入緩衝器部分,該輸入緩衝器部分包含一電壓控制之電阻。I/O緩衝器之輸出電流及輸入電阻由偏壓來決定,偏壓由晶片上參考電路產生,並施加於I/O緩衝器之電壓控制之組成件上。使用二輸入參考電壓及一單參考電阻器,該參考電路機動調整偏壓,俾I/O緩衝器在所有製程、供應電壓、及晶片溫度變化中維持所需之輸出電流及輸入電阻。

    Abstract in simplified Chinese: 一种低电压差动摆幅互接I/O缓冲器,其具有一输出缓冲器部分,该输出缓衡器部分包含一电压控制之电流源、电压控制之电流吸收器、及一电流开关,并具有一输入缓冲器部分,该输入缓冲器部分包含一电压控制之电阻。I/O缓冲器之输出电流及输入电阻由偏压来决定,偏压由芯片上参考电路产生,并施加于I/O缓冲器之电压控制之组成件上。使用二输入参考电压及一单参考电阻器,该参考电路机动调整偏压,俾I/O缓冲器在所有制程、供应电压、及芯片温度变化中维持所需之输出电流及输入电阻。

Patent Agency Ranking