METHOD OF MODELLING NOISE INJECTED INTO AN ELECTRONIC SYSTEM
    1.
    发明申请
    METHOD OF MODELLING NOISE INJECTED INTO AN ELECTRONIC SYSTEM 审中-公开
    噪声注入电子系统的建模方法

    公开(公告)号:WO2008001010A3

    公开(公告)日:2008-03-27

    申请号:PCT/FR2007051536

    申请日:2007-06-26

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5009 G06F2217/82

    摘要: Method for modelling the noise injected into an electronic system. The invention relates to a method of modelling the noise injected into a mixed system (1) of digital and analogue, and/or radio-frequency type. In the invention, the injection of noise in the system (1) is modelled by macro-models of digital cells (8, 8.1-8.N) which model, in particular, noise related to the switching of the digital cells (C1-CN), and by models of lines (L1-LN) modelling, in particular, the noise resulting from a change of state of the signals transported over the lines.

    摘要翻译: 用于建模注入电子系统的噪声的方法。 本发明涉及一种对注入到数字和模拟和/或射频类型的混合系统(1)中的噪声建模的方法。 在本发明中,系统(1)中的噪声注入由数字单元(8,8.1-8.N)的宏模型建模,所述数字单元特别地模拟与数字单元(C1- CN)以及通过线路模型(L1-LN)建模,特别是由线路上传输的信号状态变化产生的噪声。

    METHOD OF MODELLING THE SWITCHING ACTIVITY OF A DIGITAL CIRCUIT
    2.
    发明申请
    METHOD OF MODELLING THE SWITCHING ACTIVITY OF A DIGITAL CIRCUIT 审中-公开
    建立数字电路切换动作的方法

    公开(公告)号:WO2008007026A3

    公开(公告)日:2008-03-06

    申请号:PCT/FR2007051646

    申请日:2007-07-12

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5036

    摘要: The invention relates to a programme or electronic circuit for carrying out a method of modelling the switching activity of a digital circuit (3.3). This digital circuit (3.3) comprises cells (4.1-4.L) linked together by interconnections (6), said cells (4.1-4.L), switching at the instance at which at least one of their inputs changes state. Successive switchings of the cells of the circuit (3.3) occur during a clock period (Tclk) of this circuit, said clock period (Tclk) being the time for during which a signal applied to the circuit input is processed by the cells of the digital circuit (3.3), characterised in that the clock period is divided into time intervals [tk, tk+1] and comprisign the following steps: calculation of the number of cells likely to switch for each time interval [tk, tk+1] in the clock period using a matched statistical model and allocation of switching times to different cells of the digital circuit (3.3) knowing the number of cells likely to switch in the time intervals [tk, tk+1].

    摘要翻译: 本发明涉及一种用于执行对数字电路的开关活动进行建模的方法(3.3)的程序或电子电路。 该数字电路(3.3)包括通过互连(6),所述单元(4.1-4.L)链接在一起的单元(4.1-4.L),在其至少一个输入改变状态的情况下进行切换。 电路(3.3)的单元的连续切换在该电路的时钟周期(Tclk)期间发生,所述时钟周期(Tclk)是施加到电路输入的信号由数字的单元处理的时间 电路(3.3),其特征在于,时钟周期被划分为时间间隔[tk,tk + 1],并且包括以下步骤:计算每个时间间隔[tk,tk + 1]可能切换的单元数目 使用匹配的统计模型的时钟周期和向数字电路的不同小区(3.3)分配切换时间,知道可能在时间间隔[tk,tk + 1]中切换的小区的数量。

    DÉGORGEUSE AUTOMATIQUE EN CONTINU EN LIGNE
    3.
    发明申请

    公开(公告)号:WO2021005313A1

    公开(公告)日:2021-01-14

    申请号:PCT/FR2020/051237

    申请日:2020-07-09

    IPC分类号: C12G1/08 B67B7/06

    摘要: Installation pour dégorger des bouteilles de vin effervescent, comprenant un chemin de passage (3) s'étendant selon un axe général (X), pour guider des bouteilles (9) à dégorger, entre une zone d'entrée (31) et une zone de sortie (32) de l'installation, un système de mise en mouvement (1) des bouteilles le long du chemin de passage, un poste de dégorgement (5), avec un organe décapsuleur configuré pour ôter la capsule présente sur le goulot de la bouteille, le chemin de passage étant tel que chaque bouteille est orientée de manière prédéterminée au niveau du poste de dégorgement, l'axe de la bouteille A à cet endroit faisant un angle prédéterminé (θd) avec un plan horizontal, l'axe de la bouteille A étant défini de manière orientée comme allant du centre du culot vers le centre du goulot et dans la zone d'entrée de l'installation, chaque bouteille est introduite avec une orientation telle que son axe (A) fait au moins 90° avec l'axe ascendant de la verticale locale (Z), et de préférence tête en bas.

    PROCÉDÉ D'ESTIMATION D'UN BRUIT GÉNÉRÉ DANS UN SYSTÈME ÉLECTRONIQUE ET PROCÉDÉ DE TEST D'IMMUNITÉ AU BRUIT ASSOCIÉ
    4.
    发明申请
    PROCÉDÉ D'ESTIMATION D'UN BRUIT GÉNÉRÉ DANS UN SYSTÈME ÉLECTRONIQUE ET PROCÉDÉ DE TEST D'IMMUNITÉ AU BRUIT ASSOCIÉ 审中-公开
    用于估计电子系统中产生的噪声的方法和用于测试噪声免疫的相关方法

    公开(公告)号:WO2007090980A2

    公开(公告)日:2007-08-16

    申请号:PCT/FR2007/050740

    申请日:2007-02-02

    CPC分类号: G06F17/5036

    摘要: L'invention concerne un procédé de test d'immunité au bruit issu des interférences entre composants dans un système électronique mixte de type analogique et numérique. Dans ce procédé, on détermine par simulation le bruit de niveau le plus haut pouvant être observé dans le système, soit le pire bruit généré par interférences. Si un test de sensibilité au bruit réussit avec ce pire bruit injecté, alors on accepte le système. Dans le cas où le test avec le pire bruit échoue, on calcule par simulation le bruit de niveau le plus bas pouvant être observé dans ce système, soit le meilleur bruit injecté. Et si un test de sensibilité échoue avec ce meilleur bruit injecté, alors on écarte le système. L'invention concerne également l'extraction de sources de courant de macro-modèles des cellules permettant d'injecter ce pire et ce meilleur bruit. Cette extraction est faite à partir d'un modèle détaillé de chaque cellule, en comparant des spectres fréquentiels obtenus pour différents motifs de commutation appliqués en entrée des cellules du circuit.

    摘要翻译: 本发明涉及一种用于测试来自混合模拟和数字电子系统中的组件之间的干扰的噪声的抗扰度的方法。 所述方法包括:通过模拟系统中观察到的最高级噪声或由干扰产生的最差噪声来确定。 如果使用这种注入的最差噪声对噪声敏感度进行了测试,那么系统就被接受。 在最差噪声测试失败的情况下,该方法包括通过模拟在所述系统中观察到的最低级噪声或注入的最佳噪声来计算。 如果用这种注入的最佳信号对噪声敏感度进行测试失败,则系统被拒绝。 本发明还涉及提取用于注入所述最差和所述最佳噪声的细胞的宏模型电流源。 通过比较在电路单元的输入中应用的不同切换模式获得的频谱,基于每个单元的详细模型来执行所述提取。

    METHOD FOR ESTIMATING A NOISE GENERATED IN AN ELECTRONIC SYSTEM AND RELATED METHOD FOR TESTING NOISE IMMUNITY
    5.
    发明申请
    METHOD FOR ESTIMATING A NOISE GENERATED IN AN ELECTRONIC SYSTEM AND RELATED METHOD FOR TESTING NOISE IMMUNITY 审中-公开
    用于估计电子系统中产生的噪声的方法和用于测试噪声免疫的相关方法

    公开(公告)号:WO2007090980A3

    公开(公告)日:2008-03-27

    申请号:PCT/FR2007050740

    申请日:2007-02-02

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5036

    摘要: The invention concerns a method for testing immunity to noise derived from interferences between components in a mixed analogic and digital electronic system. Said method consists in: determining by simulating the highest-level noise observed in the system, or the worst noise generated by interferences. If a test for noise sensitivity is successful with this injected worst noise, then the system is accepted. In the case where the worst noise test fails, the method consists in calculating by simulating the lowest-level noise observed in said system, or the injected best noise. And if a test for noise sensitivity fails with this injected best signal, then the system is rejected. The invention also concerns extraction of macromodel current sources of the cells for injecting said worst and said best noises. Said extraction is performed based on a detailed model of each cell, by comparing the frequency spectra obtained for different switching patterns applied in input of the circuit cells.

    摘要翻译: 本发明涉及一种用于测试来自混合模拟和数字电子系统中的组件之间的干扰的噪声的抗扰度的方法。 所述方法包括:通过模拟系统中观察到的最高级噪声或由干扰产生的最差噪声来确定。 如果使用这种注入的最差噪声对噪声敏感度进行了测试,那么系统就被接受。 在最差噪声测试失败的情况下,该方法包括通过模拟在所述系统中观察到的最低级噪声或注入的最佳噪声来计算。 如果用这种注入的最佳信号对噪声敏感度进行测试失败,则系统被拒绝。 本发明还涉及提取用于注入所述最差和所述最佳噪声的细胞的宏模型电流源。 通过比较在电路单元的输入中应用的不同切换模式获得的频谱,基于每个单元的详细模型来执行所述提取。

    ENSEMBLE POUR SYSTEME DE PROPULSION D'UN ENGIN SPATIAL ET SYSTEME DE PROPULSION COMPORTANT AU MOINS UN TEL ENSEMBLE
    6.
    发明申请
    ENSEMBLE POUR SYSTEME DE PROPULSION D'UN ENGIN SPATIAL ET SYSTEME DE PROPULSION COMPORTANT AU MOINS UN TEL ENSEMBLE 审中-公开
    用于最小一个这样的组装的空间推进系统和推进系统的组装

    公开(公告)号:WO2006056716A1

    公开(公告)日:2006-06-01

    申请号:PCT/FR2005/050977

    申请日:2005-11-22

    IPC分类号: B64G1/40 F02K9/58

    摘要: L'invention se rapporte à un ensemble (118a, 118b, 118c) pour système de propulsion (100) d'un engin spatial tel qu'un satellite, l'ensemble comprenant un réseau de canaux (20) apte à être raccordé à deux éléments distincts du système de propulsion, ainsi qu'au moins une vanne d'isolation (122) agencée sur le réseau de canaux de manière à pouvoir autoriser/interdire le passage d'un fluide (4, 10, 12) entre les deux éléments, l'ensemble comportant en outre au moins une vanne de remplissage/vidange (24) raccordée au réseau de canaux. Selon l'invention, chaque vanne d'isolation (122) est une vanne à actionneur thermodéformable autorisant une pluralité d'ouvertures et de fermetures de cette vanne d'isolation (122).

    摘要翻译: 本发明涉及一种用于诸如卫星的航天器的推进系统(100)的组件(118a,118b,118c)。 本发明的组件包括:可连接到推进系统的两个不同元件的通道网络(20),以及布置在通道网络上的至少一个隔离阀(122),使得其可以授权/防止 流体(4,10,12)在两个元件之间通过。 组件还包括连接到通道网络的至少一个填充和排出阀(24)。 根据本发明,每个隔离阀(122)包括阀,该阀包括允许隔离阀(122)打开和关闭多次的热变形致动器。

    PROCÉDÉ DE MODÉLISATION DU BRUIT INJECTÉ DANS UN SYSTÈME ÉLECTRONIQUE
    7.
    发明申请
    PROCÉDÉ DE MODÉLISATION DU BRUIT INJECTÉ DANS UN SYSTÈME ÉLECTRONIQUE 审中-公开
    将噪声注入电子系统的建模方法

    公开(公告)号:WO2008001010A2

    公开(公告)日:2008-01-03

    申请号:PCT/FR2007/051536

    申请日:2007-06-26

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5009 G06F2217/82

    摘要: Procédé pour modéliser le bruit injecté dans un système électronique L'invention concerne un procédé de modélisation du bruit injecté dans un système (1) mixte de type numérique et analogique, et/ou radio- fréquentiel. Dans l'invention, on modélise l'injection de bruit dans le système (1) par des macro-modèles de cellules numériques (8, 8.1-8.N) qui modélisent notamment un bruit lié à la commutation des cellules numériques (C1-CN), et par des modèle de lignes (L1-LN) modélisant notamment le bruit résultant du changement d'état des signaux transportés sur les lignes.

    摘要翻译: 对注入电子系统的噪声进行建模的方法。 本发明涉及一种将注入到数字和模拟和/或射频类型的混合系统(1)中的噪声建模的方法。 在本发明中,系统(1)中的噪声注入由数字单元(8,81-8.N)的宏模型建模,该数字单元(8,8.1-8.8N)特别模拟与数字单元(C1- CN),以及线路模型(L1-LN)建模,特别是由在线路上传输的信号的状态改变而产生的噪声。

    PROCÉDÉ DE MODÉLISATION DE L'ACTIVITÉ DE COMMUTATION D'UN CIRCUIT NUMÉRIQUE
    8.
    发明申请
    PROCÉDÉ DE MODÉLISATION DE L'ACTIVITÉ DE COMMUTATION D'UN CIRCUIT NUMÉRIQUE 审中-公开
    建立数字电路切换动作的方法

    公开(公告)号:WO2008007026A2

    公开(公告)日:2008-01-17

    申请号:PCT/FR2007/051646

    申请日:2007-07-12

    IPC分类号: G06F17/50

    CPC分类号: G06F17/5036

    摘要: L'invention concerne un procédé de modélisation de l'activité de commutation d'un circuit numérique (3.3). Ce circuit numérique (3.3) comporte des cellules (4.1-4.L) reliées entre elles par des interconnexions (6) et commutant aux instants où au moins une de leurs entrées change d'état. Des commutations successives des cellules du circuit (3.3) se produisent pendant une période d'horloge (TcIk) de ce circuit. Conformément à l'invention, on calcule un modèle d'activité de commutation donnant le nombre de cellules susceptibles de commuter sur chaque sous-intervalle de temps [tk;tk+1[ compris dans la période d'horloge à partir d'un modèle de distribution statistique de Poisson, et on attribue des instants de commutations issus du modèle de commutation aux cellules du circuit.

    摘要翻译: 本发明涉及一种对数字电路的开关活动进行建模的方法(3.3)。 该数字电路(3.3)包括通过互连(6)连接在一起的单元(4.1-4.L),并且在其输入中的至少一个改变状态的情况下进行切换。 电路(3.3)的单元的连续切换在该电路的时钟周期(Tclk)期间发生。 根据本发明,计算切换活动模型,基于泊松统计分布模型给出易于切换包括在时钟周期中的时间[tk; tk + 1]的每个子时间间隔的单元数,并且切换 由切换模式产生的瞬间被分配给电路的单元。