Abstract:
The invention relates to a demodulator and a demodulation method. The aim of the invention is to enable a reliable demodulation in the event of an overlap of the intermediate frequency range and the signal data frequency range. To this end, a rapidly oscillating output signal (14) is generated from the in-phase signal (11) and the quadrature signal (12), the sign of said output signal varying according to the product of the sign of the in-phase signal and of the quadrature signal. Either an XOR gate (13) or a multiplier stage can be used in order to produce one such output signal.
Abstract:
Eine PLL-Schaltung (1) wird mit einem ersten digitalen Modulationssignal (6) auf eine erste Frequenz (F 1 ) und anschließend mit einem zweiten digitalen Modulationssignal (6') auf eine zweite Frequenz (F 2 ) eingeregelt. Ein Differenzsignal (9'), welches für die durch die Modulationssignale bewirkte Spannungsänderung eines Steuersignals (SS) des VCO (14) charakteristisch ist, wird mit einem für den analogen Modulationshub charakteristischen Vergleichssignal (8') verglichen und der analoge Modulationshub derart geändert, dass eine beim Vergleich ermittelte Abweichung beseitigt wird.
Abstract:
Die Erfindung betrifft einen Demodulator sowie ein Demodulationsverfahren und ermöglicht eine zuverlässige Demodulation auch dann, wenn der Zwischenfrequenzbereich mit dem Bereich der Datenfrequenzen des Signals überlappt. Hierzu wird aus dem Inphasesignal (11) sowie dem Quadratursignal (12) ein schnell oszillierendes Ausgabesignal (14) erzeugt, dessen Vorzeichen in Abhängigkeit von dem Produkt der Vorzeichen des Inphase- und des Quadratursignals variiert. Zur Erzeugung eines derartigen Ausgabesignals kann entweder ein XOR-Gatter (13) oder eine Multiplikatorstufe verwendet werden.
Abstract:
The present invention relates to a device for compensating temperature drift of a voltage controlled oscillator (VCO) in a phased locked loop (PLL), said voltage controlled oscillator (VCO) having at least one varactor arranged for controlling an output frequency f out of said voltage controlled oscillator (VCO) by applying a tuning voltage V Tune and simultaneously applying a bias voltage V Bias on a cathode and an anode of said at least one varactor, respectively; said device comprising a monitoring circuit and a tuning circuit; said monitoring circuit having an input arranged to receive said tuning voltage V Tune and being arranged to monitor said tuning voltage V Tune and further being arranged to activate said tuning circuit based on a value of said tuning voltage VTune; and said tuning circuit having an output connected to said anode and being arranged to output said bias voltage V Bias , wherein said tuning circuit further is arranged to tune said voltage controlled oscillator (VCO) by changing said bias voltage VBias so as to compensate for a temperature drift of said voltage controlled oscillator (VCO). Furthermore, the invention also relates to a method thereof.
Abstract:
The invention relates to a circuit configuration for providing a complex value local oscillator signal. Said configuration comprises two dual mixers (M1, M1', M2, M2') that are controlled on their input pairs by a signal processing circuit (1) by means of a reference signal supplied to an input (E, E') in such a manner that on the dual mixers adapted for frequency conversion, on the output side (A, A') thereof, an inphase and a quadrature component are provided and have an exact phase shift of 90 DEG relative each other and jointly form a complex value local oscillator signal. The circuit configuration is preferably used in a receiver for controlling a downlink frequency converter (12). The aforementioned principle allows reduction of the dependence of the frequency shift of 90 DEG on work tolerances, a reduced frequency dependence of the phase shift and a substantially reduced current consumption of a mobile radio receiver.
Abstract:
Die Erfindung bezieht sich auf einen Zwei-Punkt-Modulator (1) mit einer PLL-Schaltung (2). Der Zwei-Punkt-Modulator (1) umfaßt einen ersten Schaltungszweig für das Einprägen eines analogen Modulationssignals (17) in einen ersten Punkt der PLL-Schaltung (2) und einen zweiten Schaltungszweig für das Einprägen eines digitalen Modulationssignals (16) in einen zweiten Punkt der PLL-Schaltung (2). Der zweite Schaltungszweig steuert einen Frequenzteiler (9) im Rückkoppelzweig der PLL-Schaltung (2) an und enthält ein digitales Filter (10), welches eine rechteckförmige Impulsantwort aufweist.
Abstract:
Es ist eine Schaltungsanordnung zur Frequenzumsetzung (14) angegeben, welche an ihrem Ausgang (2) ein komplexwertiges Ausgangssignal bereitstellt. Die Schaltung umfaßt zwei Frequenzmischer (3, 4), welche zum einen von einem Eingangssignal und zum anderen von einem rückgekoppelten Signal angesteuert werden. Das rückgekoppelte Signal ist dabei das frequenzgeteilte Ausgangssignal und ist zerlegt in Inphase- und Quadraturkomponente. Die beschriebene Frequenzumsetzungsschaltung (14) ermöglicht die produktionstoleranz-unabhängige und frequenzgenaue Bereitstellung eines Signals mit einer Ausgangsfrequenz, welches als IQ-Signal vorliegt und zudem frequenzmäßig vom Eingangssignal entkoppelt ist. Deshalb ist die Frequenzumsetzungsschaltung (14) besonders gut zum Einsatz in Mobilfunk-Transceivern geeignet.
Abstract:
Disclosed is a frequency converting circuit arrangement (14) supplying a complex-valued output signal at the output (2) thereof. Said circuit comprises two frequency mixers (3, 4) which are respectively triggered by an input signal and a feedback signal which represents the frequency-divided output signal and is divided into an in-phase component and a quadrature component. The inventive frequency converting circuit (14) makes it possible to supply in a frequency-precise manner that is independent of production tolerance a signal with one output frequency, said signal being supplied as an IQ signal and being decoupled frequency-wise from the input signal, wherefore said frequency converting circuit (14) is particularly suitable for mobile radio transceivers.
Abstract:
Es ist eine Sendeanordnung angegeben, bei der ein Aufwärts-Frequenzmischer (7), der ein Modulationssignal in eine Sende-Frequenzlage konvertiert, innerhalb einer Phasenregelschleife, PLL (10) angeordnet ist. Die Phasenregelschleife (10) umfaßt einen Frequenzteiler (13), dem zu Kompensationszwecken die Modulationsdaten ebenfalls, verknüpft mit Kanalvorwahl-Daten, zugeführt werden. Hierdurch wird verhindert, daß niederfrequente Anteile des Modulationssignals durch die PLL (10) weggeregelt werden. Zusätzlich werden Rausch- und unerwünschte Störfrequenzanteile, die im Mischer (7) entstehen, durch die PLL (10) unterdrückt.