-
公开(公告)号:WO2007083744A1
公开(公告)日:2007-07-26
申请号:PCT/JP2007/050792
申请日:2007-01-19
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0294 , G09G2310/0297 , G09G2330/021
Abstract: 狭ピッチ化が可能で、狭額縁化を実現でき、また、より低消費電力化が可能な型表示装置およびそれ用いた電子機器であって、2つの水平駆動回路13U、13Dにおいては、3つのデジタルデータを、サンプリングラッチ回路にそれぞれ格納し、一水平期間(H)中に共用のデジタルアナログ変換回路で3回アナログデータへの変換処理を行い、3つのアナログデータを水平期間内で時分割的に選択してデータライン(信号線)に出力することによりRGBセレクタ方式を採用している。
Abstract translation: 显示装置和电子设备具有这样的特征,其中可以实现具有窄间距的窄帧并且能够实现更低的功率消耗。 在两个水平驱动电路(13U)和(13D)中,采样锁存电路存储三个数字数据,公共数模转换电路在水平扫描周期(H)期间三次进行数模转换, 并且在水平扫描周期中以时间共享为基础选择三个模拟数据,以将信号输出到信号线,从而采用RGB选择器系统
-
公开(公告)号:WO2005001804A1
公开(公告)日:2005-01-06
申请号:PCT/JP2004/009235
申请日:2004-06-23
IPC: G09G3/36
CPC classification number: G09G3/3685 , G09G2300/0408 , G09G2310/027 , G09G2310/0281 , G09G2310/0289 , G09G2310/0294 , G09G2310/08 , G09G2352/00
Abstract: 本発明は、例えば絶縁基板上に駆動回路を一体に形成した液晶表示装置に適用して、階調データD11を複数系統に振り分ける際のサンプリングに対応するタイミングで、各系統の階調データDod、Devを対応する水平駆動回路23O、23Eでサンプリングする。
Abstract translation: 将平面显示单元应用于例如具有整体形成在绝缘基板上的驱动电路的液晶显示单元,以对应于相应的水平驱动电路(23O,23E)的相应系统中的音调数据Dod,Dev在相应的时刻对应 将色调数据(D11)分配到多个系统时进行采样。
-
公开(公告)号:WO2004105221A1
公开(公告)日:2004-12-02
申请号:PCT/JP2004/006906
申请日:2004-05-14
IPC: H02M3/07
CPC classification number: H02M3/073 , H02M2003/076
Abstract: 大電流能力のチャージポンプ回路を小面積で作成できる電源電圧変換回路である。電源電圧VDD1を電源電圧VDD2に変換するチャージポンプ型DC−DCコンバータ(10)において、VSS−VDD1振幅のコントロールパルスをレベルシフタ(12)によってVSS−VDD2振幅のコントロールパルスに振幅変換し、この振幅変換後のコントロールパルスをポンピングパルスとして用いてチャージポンプ回路(11)のMOSトランジスタ(Qp11),(Qn11)によってフライングキャパシタ(C11)を充放電駆動するとともに、フライングキャパシタ(C11)の出力側のMOSトランジスタ(Qn12),(Qp12)をスイッチング制御するようにする。
Abstract translation: 一种具有大电流容量的小型电荷泵电路的电源电压转换电路。 在用于将电源电压(VDD1)转换为电源电压(VDD2)的电荷泵DC-DC转换器(10)中,电平转换器(12)将VSS-VDD的一个幅度的控制脉冲转换成一个幅度 VSS-VDD的控制脉冲两个振幅,用作泵浦脉冲,通过电荷泵电路(11)的MOS晶体管(Qp11,Qn11)对飞溅电容器(C11)进行充电和放电,并控制MOS晶体管 Qn12,Qp12)。
-
公开(公告)号:WO2003102910A1
公开(公告)日:2003-12-11
申请号:PCT/JP2003/006857
申请日:2003-05-30
IPC: G09G3/36
CPC classification number: G09G3/3648 , G09G3/3655 , G09G3/3688 , G09G2300/0876 , G09G2310/0245 , G09G2310/027 , G09G2310/06 , G09G2310/063 , G09G2320/0204 , G09G2320/0219 , G09G2320/0257 , G09G2330/026 , G09G2330/027
Abstract: システム全体の小型化および低コスト化を可能とした上で、電源ON時に画像の乱れなく表示開始できるとともに、電源OFF時に残像なしで表示を消すことが可能な液晶表示装置およびその制御方法、ならびに当該液晶表示装置を画面表示部として搭載した携帯端末である。表示部(12)と同一のガラス基板(11)上に、水平ドライバ(16)および垂直ドライバ(17)に加えて、インターフェース回路(13)、タイミングジェネレータ(14)、基準電圧ドライバ(15)、CSドライバ(18)、VCOMドライバ(19)および電位設定回路(20)などの周辺の駆動回路を搭載し、外部から表示リセットコントロールパルスPCIが与えられたときは、画素に所定の電位を書き込むと同時に、CS電位およびVCOM電位を画素電位と同電位に設定し、当該同電位を対向電極側に与えることで、ノーマリホワイト型では白表示、ノーマリブラック型では黒表示を行い、電源ON/OFF時の画像の乱れを防止する。
Abstract translation: 一种能够降低整个系统尺寸和成本的液晶显示装置及其控制方法,当电源接通时开始显示图像而无障碍,并且当断电时擦除残留图像的显示。 还公开了使用液晶显示装置作为屏幕显示单元的移动终端。 在显示单元(12)的玻璃基板(11)上,设置有水平驱动器(16)和垂直驱动器(17)以及外围驱动电路,例如接口电路(13),定时发生器 14),参考电压驱动器(15),CS驱动器(18),VCOM驱动器(19)和电位设置电路(20)。 当从外部提供显示复位控制脉冲PCI时,将预定电位写入像素,并且与此同时,CS电位和VCOM电位被设置为与像素电位相同的电位。 相同的电位被提供给相对电极,使得白色显示以常白型进行,并且黑色显示以常黑型进行,从而防止当电源接通和断开时图像无序。
-
公开(公告)号:WO2003102909A1
公开(公告)日:2003-12-11
申请号:PCT/JP2003/006813
申请日:2003-05-30
IPC: G09G3/36
CPC classification number: G09G3/20 , G09G3/3648 , G09G5/18 , G09G2300/0408 , G09G2310/0289 , G09G2310/08
Abstract: バッファを素子特性のばらつきが大きいトランジスタで形成すると、入力クロックパルスとリセットパルスとのタイミングのずれが生じやすくなり、そのタイミングのずれが大きくなると誤動作を引き起こし、素子特性のばらつきに対して動作マージンが少なくなる。絶縁基板上に形成され、基板外部から入力されるマスタークロックMCKに同期して周波数が異なるドットクロックDCKおよび水平クロックHCKを生成する2つのTFF(12,13)を有するタイミング発生回路において、2つのTFF(12,13)に対してパルス生成回路15で別々のリセットパルスdrst,hrstを生成し、別々のタイミングでリセット動作を行うことで、素子特性のばらつきが大きく、プロセスルールが粗いTFTを用いて各回路を形成した場合であっても、動作マージンを大きくとれるようにする。
Abstract translation: 通常,如果缓冲器由元件特性变化大的晶体管组成,则输入时钟脉冲的定时容易地从复位脉冲的定时偏移,当定时偏移大时可能发生故障,因此, 相对于元件特性变化变小。 根据本发明的定时发生器电路制造在绝缘衬底上,并且具有两个用于产生点时钟DCK的TFF(12,13)和具有不同频率的水平时钟HCK,与从衬底外部输入的主时钟MCK同步 。 单独的复位脉冲drst,hrst由脉冲发生器电路(15)产生,以在不同的定时复位两个TFF(12,13)。 结果,即使元件特性的变化大,即使电路由具有粗略处理规则的TFF构成,操作余量也可以大。
-
公开(公告)号:WO2005006303A1
公开(公告)日:2005-01-20
申请号:PCT/JP2004/009906
申请日:2004-07-06
IPC: G09G3/36
CPC classification number: G09G3/3688 , G09G3/3614 , G09G2300/0408 , G09G2300/0876 , G09G2310/0248 , G09G2310/027 , G09G2310/0272 , G09G2310/0291 , G09G2310/08 , G09G2330/021 , G09G2330/023
Abstract: 本発明は、例えば絶縁基板上に駆動回路を一体に形成した液晶表示装置に適用して、基準電流I1によりサンプリング用コンデンサC3を充電してこの基準電流I1によるトランジスタQ14のゲート−ソース間電圧Vgsをサンプリング用コンデンサC3に設定した後、このサンプリング用コンデンサC3の電圧VgsによりトランジスタQ14を駆動して定電流回路として機能させる。
Abstract translation: 本发明应用于例如在绝缘基板上一体形成驱动电路的液晶显示装置。 参考电流(I1)用于对采样电容器(C3)充电。 由该参考电流(I1)产生的晶体管(Q14)的栅极至源极电压(Vgs)被设置为采样电容器(C3)。 此后,使用采样电容器(C3)的电压(Vgs)来驱动并使晶体管(Q14)用作恒流电路。
-
公开(公告)号:WO2005006302A1
公开(公告)日:2005-01-20
申请号:PCT/JP2004/009905
申请日:2004-07-06
IPC: G09G3/36
CPC classification number: G09G3/3696 , G09G3/3614 , G09G3/3648 , G09G3/3688 , G09G2300/0408 , G09G2300/0876 , G09G2310/027 , G09G2330/02 , G09G2330/021 , G09G2330/022
Abstract: 本発明は、例えば絶縁基板上に駆動回路を一体に形成した液晶表示装置に適用して、電源電圧が高い側の回路ブロック41A、41Bからの処理結果を相補的にオンオフ動作するアクティブ素子により電源電圧の低い側に入力し、この高い側の電源電圧の立ち下がりによりこのアクティブ素子の出力を所定レベルに設定する。
Abstract translation: 本发明应用于例如在绝缘基板上一体形成驱动电路的液晶显示装置。 使用互补执行开关控制动作的有源元件将来自较高电源电压的电路块(41A,41B)的处理结果输入到较低电源电压的处理结果。 该较高电源电压的下降沿用于将该有源元件的输出设置为预定电平。
-
公开(公告)号:WO2004109648A1
公开(公告)日:2004-12-16
申请号:PCT/JP2004/008168
申请日:2004-06-04
IPC: G09G3/36
CPC classification number: G09G3/3655 , G09G3/3614 , G09G2300/0408 , G09G2300/0876 , G09G2310/06 , G09G2320/0204 , G09G2320/06
Abstract: 装置の小型化、低コスト化、装置の薄型化、コンパクト化及び信頼性を向上できる液晶表示装置である。VCOM電位のDC電位を設定するのに可変抵抗器を用いると、可変抵抗器の大きさが大きいため液晶表示装置の小型化の妨げとなる。VCOM電位(対向電極電圧)のDC電位を設定(調整)する手段として、従来の可変抵抗器に代えてDAコンバータ(20)を用い、これを表示エリア部(12)と同一のガラス基板(11)上に同一プロセスを用いて形成することにより、液晶表示装置の小型化を図る。
Abstract translation: 提供了能够降低器件尺寸,降低成本,降低器件厚度,减小器件尺寸以及提高可靠性的液晶显示器件。 当使用可变电阻器来设置VCOM电位的DC电位时,由于可变电阻器大,所以不可能减小液晶显示装置的尺寸。 作为用于设定(调整)VCOM电位(对置电极电压)的DC电位的装置,使用DA转换器(20)代替常规的可变电阻器。 DA转换器(20)通过使用相同的工艺形成在与显示区域部分(12)相同的玻璃基板(11)上,从而减小了液晶显示装置的尺寸。
-
公开(公告)号:WO2003102906A1
公开(公告)日:2003-12-11
申请号:PCT/JP2003/006522
申请日:2003-05-26
IPC: G09G3/20
CPC classification number: G06F1/3203 , G06F1/324 , G09G3/3648 , G09G3/3677 , G09G3/3688 , G09G2300/0408 , G09G2300/08 , G09G2310/0267 , G09G2310/027 , G09G2330/021 , Y02D10/126
Abstract: A timing generation circuit capable of realizing a low power consumption and a small layout area; a display device using the timing generation circuit as one of the peripheral drive circuits; and a mobile terminal having the display device as a display output unit. The timing generation circuit is formed on an insulation substrate and generates output pulses (SRFF1out to SRFFnout) having different frequencies according to a master clock MCK. Firstly, a clock generation unit (11) generates an operation clock having frequency slower than the master clock MCK. Next, according to this operation clock, a counter unit (12) operates, so that shift pulses (S/R1out to S/Rmout) are successively output from shift registers (121-1 to 121-m). And an output pulse generation unit (13) generates output pulses (SF1out to SFnout) according to combinations of the shift pulses (S/R1out to S/Rmout).
Abstract translation: 一种能够实现低功耗和小布局区域的定时发生电路; 使用定时生成电路作为外围驱动电路之一的显示装置; 以及具有显示装置作为显示输出单元的移动终端。 定时生成电路形成在绝缘基板上,根据主时钟MCK生成具有不同频率的输出脉冲(SRFF1out〜SRFFnout)。 首先,时钟生成单元(11)产生频率比主时钟MCK慢的运算时钟。 接下来,根据该操作时钟,计数器单元(12)工作,从而从移位寄存器(121-1至121-m)连续地输出移位脉冲(S / R1out至S / Rmout)。 并且输出脉冲产生单元(13)根据移位脉冲(S / R1out至S / Rmout)的组合产生输出脉冲(SF1out至SFnout)。
-
公开(公告)号:WO2007060842A1
公开(公告)日:2007-05-31
申请号:PCT/JP2006/322423
申请日:2006-11-02
CPC classification number: G09G3/3688 , G09G3/2022 , G09G3/2074 , G09G3/3659 , G09G3/3677 , G09G2300/0456 , G09G2300/0809 , G09G2300/0814 , G09G2300/0857 , G09G2310/027 , G09G2310/0297 , G09G2340/0428
Abstract: 本発明は、例えば多ビットメモリ方式による液晶表示装置に適用して、各画素のメモリ部62に入力画像データ(SIG)を記録し、このメモリ部62に記録した入力画像データ(SIG)に応じた時分割の駆動により階調を表現する。
Abstract translation: 将多位存储器系统应用于将输入图像数据(SIG)存储在每个像素的存储器(62)中的液晶显示装置上,并且在分时基础上驱动以响应于所述半色调图像显示半色调图像 存储在存储器(62)中的输入图像数据。
-
-
-
-
-
-
-
-
-