-
公开(公告)号:WO2022197159A2
公开(公告)日:2022-09-22
申请号:PCT/KR2022/003848
申请日:2022-03-18
Applicant: 엘지이노텍(주)
Abstract: 본 발명은 트랜스포머 및 이를 포함하는 회로기판에 관한 것이다. 본 발명에 의한 트랜스포머의 하나의 실시 예는, 코어 하부 및 상기 코어 하부 상에 배치된 코어 상부를 포함하는 코어부; 및 제1 코일 및 제2 코일을 포함하며, 적어도 일부가 상기 코어부 내에 배치된 코일부를 포함하고, 상기 코어 하부는, 상기 코어 하부로부터 상기 코어 상부를 향하는 제1 방향으로 상기 코어 상부와 중첩된 폐쇄 영역과 상기 폐쇄 영역으로부터 상기 제1 방향에 수직한 제2 방향으로 연장되며, 상기 폐쇄 영역 밖으로 노출된 오픈 영역을 갖는다.
-
公开(公告)号:WO2022086220A1
公开(公告)日:2022-04-28
申请号:PCT/KR2021/014814
申请日:2021-10-21
Applicant: 엘지이노텍(주)
Abstract: 본 발명의 일 실시예에 따른 트랜스포머는, 코어부 및 상기 코어부 내에 적어도 일부가 수용되는 제1 코일부와 제2 코일부를 포함하고, 상기 제1 코일부 및 상기 제2 코일부 중 적어도 하나는, 복수의 도전선이 특정 영역에서 서로 교차하도록 하여 도전선 간의 인덕턴스 편차를 감소시킬 수 있다.
-
公开(公告)号:WO2022158869A1
公开(公告)日:2022-07-28
申请号:PCT/KR2022/001022
申请日:2022-01-20
Applicant: 엘지이노텍(주)
IPC: H01F27/32 , H01F27/24 , H01F27/30 , H01F27/34 , G09F9/00 , H01F27/26 , H01F27/28 , H01F27/29 , H01F27/06
Abstract: 본 일 실시예에 따른 트랜스포머는, 코어부 및 상기 코어부 내에 적어도 일부가 수용되는 제1 코일부와 제2 코일부를 포함하고, 제2 코일부는 복수의 도전선이 특정 영역에서 서로 교차하도록 하여 도전선 간의 인덕턴스 편차를 감소시킬 수 있으며, 제1 코일부의 제1 코일은 터미널 보빈을 통해 터미널 단자를 제공받을 수 있다.
-
公开(公告)号:WO2018048281A1
公开(公告)日:2018-03-15
申请号:PCT/KR2017/009967
申请日:2017-09-12
Applicant: 엘지이노텍(주)
Abstract: 실시 예에 의한 자성시트는 제 1 면을 포함하는 제 1 자성시트부; 제 1 면과 대면하는 제 2 면을 포함하는 제 2 자성시트부; 및 제 1 면과 제 2 면 사이에 배치되는 접착부를 포함하고, 접착부는 복수의 자성 입자; 및 복수의 자성 입자에 코팅되며 유기물을 포함하는 코팅층을 포함할 수 있다.
Abstract translation: 根据一个实施例的磁片包括:第一磁片部分,其包括第一表面; 第二磁性片部分,其包括面对第一表面的第二表面; 以及设置在第一表面和第二表面之间的粘合剂部分,其中粘合剂部分包括多个磁性颗粒; 以及涂覆在多个磁性颗粒上并包含有机材料的涂层。
-
-
-