- 专利标题: 基于参考电路动态匹配的高可靠性存内计算电路、芯片
-
申请号: CN202410659565.4申请日: 2024-05-27
-
公开(公告)号: CN118248193A公开(公告)日: 2024-06-25
- 发明人: 彭春雨 , 王瑞璇 , 关立军 , 强斌 , 戴成虎 , 赵强 , 蔺智挺 , 吴秀龙 , 陈军宁
- 申请人: 安徽大学
- 申请人地址: 安徽省合肥市经开区九龙路111号
- 专利权人: 安徽大学
- 当前专利权人: 安徽大学
- 当前专利权人地址: 安徽省合肥市经开区九龙路111号
- 代理机构: 合肥市泽信专利代理事务所
- 代理商 潘飞
- 主分类号: G11C11/419
- IPC分类号: G11C11/419 ; G11C7/10 ; G11C7/24
摘要:
本发明属于集成电路领域,具体涉及一种基于参考电路动态匹配的高可靠性存内计算电路、芯片。该电路包括基于SRAM单元构成的存算阵列以及各种外围电路。存算阵列中的各个SRAM单元采用具有双字线的SRAM单元;按奇数行和偶数行将存算阵列中的SRAM单元分为两类,一类全作为计算单元,另一类全作为量化单元。存算阵列中每列的两条位线连接在一个SA上。按列运算过程中,各计算单元的计算电压输出到一侧位线,量化阶段选择与计算行临界的量化行,参考电压输出到另一侧位线。该方案可以克服位线寄生因素的影响,进而提高电路的可靠性。此外,本发明还特别选择7T‑SRAM单元构成存算阵列,以克服电路读破坏的问题。
公开/授权文献
- CN118248193B 基于参考电路动态匹配的高可靠性存内计算电路、芯片 公开/授权日:2024-07-30
IPC分类: