一种用于以太网供电的欠压保护电路

    公开(公告)号:CN104113041A

    公开(公告)日:2014-10-22

    申请号:CN201410239862.X

    申请日:2014-05-30

    IPC分类号: H02H3/24

    摘要: 本发明提供一种用于以太网供电的欠压保护电路,所述用于以太网供电的欠压保护电路包括:调节翻转门限电压的电阻分压电路,并产生第一输出电压和第二输出电压;电压选择电路,与电阻分压电路连接,从第一输出电压和第二输出电压选择出一个电压值;带隙比较电路,与电压选择电路连接,将电压选择电路选择的电压值或将防止电源电压的脉冲引起操作的保护电路的电压值作为输入电压,产生欠压保护电路UVLO信号;设置于电阻分压电路与带隙比较电路之间的反馈控制回路,在UVLO信号输出为高电平时,UVLO信号经过电压选择电路,输出较高的第一输出电压,UVLO信号输出为低电平,输出较低的第二输出电压。这样带隙比较器结构缩小了电路面积和加快了电路的响应速度。

    驱动电路
    92.
    发明授权

    公开(公告)号:CN102109869B

    公开(公告)日:2014-06-11

    申请号:CN201010592723.7

    申请日:2010-12-08

    IPC分类号: G05F1/56

    摘要: 本发明提供一种驱动电路,包括:第一电路,用于输出电压可控的偏置信号;偏置晶体管,用于接收偏置信号,并产生偏置电流;第一开关晶体管组,用于接收来自偏置晶体管的偏置电流,并与第二电路相连接,利用偏置电流控制第二电路的输出电压。本发明通过外部电路控制LVDS的偏置电流,从而精确控制LVDS输出摆幅,使得驱动电路能够输出满足要求的信号。

    PWM/PDM双模调制选择电路及双模调制方法

    公开(公告)号:CN101436821B

    公开(公告)日:2012-07-04

    申请号:CN200810236458.1

    申请日:2008-12-25

    IPC分类号: H02M1/08 H02M3/00

    摘要: 本发明公开了一种PWM/PDM双模调制选择电路及双模调制方法,主要解决现有DC/DC转换器在大负载范围内平均转换效率不高的问题。整个电路包括偏置电路、带隙基准电压源、误差放大器、隔离共源跟随器、振荡器、积分器、模式判决比较器、控制比较器、锁存器和驱动缓冲器,其中模式判决比较器和一个锁存器连接在误差放大器的输出端与振荡器的控制端之间,将负载电流大小的比较通过占空比与三角波的关系转换成电压的比较,负载电流较大时,电路选择PWM调制模式,反之,负载电流较小时电路选择PDM调制模式。本发明在保证DC/DC转换器性能的条件下提高了负载变化区间内的平均转换效率,适用于负载电流变化较大,电路体积要求较小和对转换效率要求较高的DC/DC开关转换器中。

    时钟调整电路和时钟电路的调整方法

    公开(公告)号:CN102075167A

    公开(公告)日:2011-05-25

    申请号:CN201010557376.4

    申请日:2010-11-22

    IPC分类号: H03K5/19

    摘要: 本发明提供一种时钟调整电路和时钟电路的调整方法,包括:时钟缓冲放大器,用于接收外部差分时钟信号,将差分时钟信号整形为单端方波时钟信号,并将单端方波时钟信号输出;鉴相器,用于接收来自时钟缓冲放大器的单端方波时钟信号和来自占空比调整电路的反馈信号,将单端方波时钟信号的相位和反馈信号的相位进行比较,得到相位差值,并将相位差值输出;占空比调整电路,用于利用相位差值调整反馈信号的占空比,得到调整后的反馈信号。本发明将差分信号整形为单端方波时钟信号后与反馈信号进行比较得到相位差,根据相位差来调整占空比,能够有效减少占空比调整处理和硬件实现的复杂度,能够减小相位误差和控制电压的纹波的产生,提高调整的精确度。

    基于高位码预赋值的低功耗低时延高精度模数转换器

    公开(公告)号:CN118783957A

    公开(公告)日:2024-10-15

    申请号:CN202411261698.2

    申请日:2024-09-10

    IPC分类号: H03M1/00 H03M1/46

    摘要: 本发明提供了基于高位码预赋值的低功耗低时延高精度模数转换器,涉及混合信号集成电路技术领域,包括采样网络、差分DAC电容阵列、比较器、预赋值判别模块和SAR逻辑模块,预赋值判别模块用于根据N‑M位预设码值,输出逻辑电平;SAR逻辑模块用于存储预设码值并在逻辑电平为高逻辑电平时,将M位预设高位码值作为当前周期的M位高位码值,将第一目标码值作为除当前周期的M位高位码值外的码值,输出第一N位码值。将上一周期的N‑M位预设码值输出的逻辑电平,作为进行预赋值的依据,SAR逻辑模块在逻辑电平为高逻辑电平时,用上一周期的M位预设高位码值作为当前周期的M位高位码值,缩减转换时钟周期数,实现转换的低时延和高能效。

    基于直方图学习的高动态图像增强模型的训练方法和图像增强方法

    公开(公告)号:CN118587102A

    公开(公告)日:2024-09-03

    申请号:CN202410747638.5

    申请日:2024-06-11

    IPC分类号: G06T5/40 G06T5/90 G06T5/60

    摘要: 本发明提供了一种基于直方图学习的高动态图像增强模型的训练方法和图像增强方法,通过预设的平台直方图均衡化阈值裁剪比例确定数据集中的各高动态范围原始图像的目标直方图阈值;根据相应的目标直方图阈值,对各高动态范围原始图像进行平台直方图均衡化处理,得到增强后的高动态范围图像;根据预设的色阶拓展函数,拓展各高动态范围原始图像和各增强后的高动态范围图像的色阶,得到相应的无穷色阶图像;分别提取各无穷色阶图像的一维直方图数据以构造基于一维直方图数据的训练样本;采用数据集对应的多个训练样本,训练初始网络模型以得到训练好的基于直方图学习的高动态图像增强模型,该模型能够自适应增强图像、结构简单、计算复杂度低。

    快速眼图张开度监测方法、电路及自适应均衡器

    公开(公告)号:CN118519014A

    公开(公告)日:2024-08-20

    申请号:CN202410540247.6

    申请日:2024-04-30

    IPC分类号: G01R31/316

    摘要: 本发明公开了一种快速眼图张开度监测方法、电路及自适应均衡器,该电路包括数模转换器、相位插值器、两个差分动态比较器、PDF电路以及逻辑电路;数模转换器用于产生两组差分参考电压,相位插值器用于产生差分时钟,两个差分动态比较器用于基于差分时钟对待测数据进行采样并分别与两组差分参考电压进行比较,输出两个比较结果;PDF电路用于根据两个比较结果生成PDF信号;逻辑电路用于根据PDF信号,采用非均匀采样量化技术生成数模转换器和相位插值器的控制码,并在完成检测后,输出待测数据的眼宽和眼高。与传统均匀量化的EOM相比,该电路大大缩短了总的采样量化周期,加快了EOM的检测速度,更适用于高速自适应均衡。

    一种嵌入式混合架构的DAC电路
    98.
    发明公开

    公开(公告)号:CN118508969A

    公开(公告)日:2024-08-16

    申请号:CN202410385985.8

    申请日:2024-04-01

    IPC分类号: H03M1/66 H03M1/70

    摘要: 本发明公开了一种嵌入式混合架构的DAC电路,包括:电阻串阵列模块、V‑I转换模块、电流镜模块、电流缩放模块、混合处理模块;电阻串阵列模块将输入的N位数字信号中高M位的数字信号DATA_MSB转换为电压信号V_MSB;还根据N位数字信号以二进制换算得到第M‑N+1位电流权值对应的电流并输出;V‑I转换模块根据参考电压VREF和电阻串阵列模块输出的电流,输出基准电流IREF;电流镜模块将基准电流IREF镜像复制并输出镜像电流;利用电流缩放模块将基准电流IREF等比缩放得到低位对应的参考电流,将低位对应的参考电流通过混合处理模块补偿到高位数字输入信号对应的电压信号中进行混合转换,并最终输出混合后的电压。本发明具有面积小、精度高、功耗低的特点。

    一种基于噪声随机码复用的高精度多级分段数模转换器

    公开(公告)号:CN117353746A

    公开(公告)日:2024-01-05

    申请号:CN202311191059.9

    申请日:2023-09-14

    IPC分类号: H03M1/38 H03M1/46 H03M1/08

    摘要: 本发明公开了一种基于噪声随机码复用的高精度多级分段数模转换器,包括:多级分段电容阵列、切换开关、DEM模块和逐次逼近寄存器;其中,预先将高h位电容拆分为m个温度计码电容,同时将上一周期受噪声影响而产生的k位等权重LSB位数字码作为DEM模块的控制信号,DEM模块根据控制信号,对生成的m个温度计码进行随机化排列,降低了失配的影响,提高了线性度,复用了噪声随机码。本设计在实现了低位重复位以降低噪声、DEM随机化解决失配问题的同时,节省了伪随机码产生器,降低了面积开销,提高了高精度多级分段数模转换器的整体性能。

    基于分段电容阵列的模数转换器性能的重构电路及方法

    公开(公告)号:CN116781082A

    公开(公告)日:2023-09-19

    申请号:CN202310553832.5

    申请日:2023-05-16

    IPC分类号: H03M1/34

    摘要: 本发明提供了一种基于分段电容阵列的模数转换器性能的重构电路及方法,重构电路包括高精度比较器、中精度比较器以及三段式电容阵列,通过连接不同的比较器以及切换开关来改变电容阵列结构和输入信号的输入方式,使得模数转换器在高精度工作模式与中精度工作模式之间切换,从而实现对输入信号的采样以及量化输出。本发明高精度工作模式使用较大的高位电容阵列采样并且使用高精度的比较器,具有更高的功耗更低的速度;中精度工作模式通过高位电容接地方式进行中精度重构,同时使用中精度高速比较器以及部分模数转换器逻辑,整体上提高速度降低功耗。本发明简化了重构操作,节省了重构开关,避免开关的非理想效应对模数转换器量化过程的影响。