基于改进CORDIC算法的直接数字频率合成器

    公开(公告)号:CN106027045A

    公开(公告)日:2016-10-12

    申请号:CN201610347394.7

    申请日:2016-05-23

    IPC分类号: H03L7/24

    CPC分类号: H03L7/24

    摘要: 本发明公开了一种基于改进CORDIC算法的直接数字频率合成器,包括:相位累加器和相位幅度转换器,其中,相位累加器位宽是32位,输出截断之后是19位;相位幅度转换器由查找表ROM、乘法器、超四旋转模块和区块选择模块组成,查找表ROM利用相位字第15‑9位寻址对查找表ROM查表得到旋转的粗值,粗值经过乘法器运算后输入到超四旋转模块中,同时输入到超四旋转模块的还有9位的相位字,超四旋转模块采用超四CORDIC算法对粗值进行旋转计算,最后区块选择模块根据第18‑16位对超四旋转模块输出的数据进行相应的镜像操作或者是翻转操作,从而得到最后的输出结果。本发明的有益之处在于:噪声小、转换时间短、SFDR高、硬件电路的资源消耗少。

    一种N位低功耗逐次逼近型模数转换器

    公开(公告)号:CN106059589A

    公开(公告)日:2016-10-26

    申请号:CN201610355305.3

    申请日:2016-05-25

    IPC分类号: H03M1/38 H03M1/00

    CPC分类号: H03M1/38 H03M1/002

    摘要: 本发明公开了一种N位低功耗逐次逼近型模数转换器,包括N‑1对二进制电容,其中,在采样阶段,两个电容阵列的上极板通过采样电路对输入信号进行采样;在第一次比较阶段,电容阵列的上极板断开与差分输入信号的连接,比较器对两个差分输入信号进行第一次比较,并且对应改变电容下极板电位的接法;在后续比较阶段,两个差分输入信号再次进行比较,并改变电容阵列的接法,直到最后一次比较完成。本发明的有益之处在于:电容阵列所消耗的面积得到极大的减小,同时,转换过程中的功耗也得到了优化。

    基于改进CORDIC算法的直接数字频率合成器

    公开(公告)号:CN106027045B

    公开(公告)日:2019-02-22

    申请号:CN201610347394.7

    申请日:2016-05-23

    IPC分类号: H03L7/24

    摘要: 本发明公开了一种基于改进CORDIC算法的直接数字频率合成器,包括:相位累加器和相位幅度转换器,其中,相位累加器位宽是32位,输出截断之后是19位;相位幅度转换器由查找表ROM、乘法器、超四旋转模块和区块选择模块组成,查找表ROM利用相位字第15‑9位寻址对查找表ROM查表得到旋转的粗值,粗值经过乘法器运算后输入到超四旋转模块中,同时输入到超四旋转模块的还有9位的相位字,超四旋转模块采用超四CORDIC算法对粗值进行旋转计算,最后区块选择模块根据第18‑16位对超四旋转模块输出的数据进行相应的镜像操作或者是翻转操作,从而得到最后的输出结果。本发明的有益之处在于:噪声小、转换时间短、SFDR高、硬件电路的资源消耗少。

    存内计算超分辨率加速器的距离敏感采样及重参数化方法

    公开(公告)号:CN118333855A

    公开(公告)日:2024-07-12

    申请号:CN202410368443.X

    申请日:2024-03-28

    摘要: 本发明公开了一种存内计算超分辨率加速器的距离敏感采样及重参数化方法,包括:构建一个由多个并行网络块组成的图像超分辨率网络模型并进行训练;生成索引序列并输入经训练的图像超分辨率网络模型中,获得每个网络块对应的超分辨率结果及查找表;将相同索引序列输入每个网络块中获得的超分辨率结果进行合并,获得重参数化后的查找表;对重参数化后的查找表进行距离敏感非均匀采样;根据非均匀采样后的查找表获得待处理低分辨图像对应的超分辨率输出。本发明对原始查找表进行距离敏感非均匀采样以缩减查找表的大小,同时将由于旋转自集成产生的公共感受野对应的查找表合并为同一查找表,从而实现查找表的重参数化以降低存储和访存消耗。

    查找表超分辨率加速器的自适应非均匀采样和存内布局重排方法

    公开(公告)号:CN118279149A

    公开(公告)日:2024-07-02

    申请号:CN202410228012.3

    申请日:2024-02-29

    IPC分类号: G06T3/4053 G06F16/901

    摘要: 本发明提供了一种查找表超分辨率加速器的自适应非均匀采样和存内布局重排方法,按照基准对所有输入像素点的像素值作采样得到所有输入像素点的采样数据,采用非均匀采样代替传统的均匀采样一定程度上提升了模型性能,充分利用了硬件存储器的存储空间;确定排列不同但具有相同数据的两类数据索引输入超分网络模型中,从而实现了索引地址的复用,减少了一定的资源消耗和功耗。最后利用插值预处理方法确定任意两个输入像素点的任一组合方式,并生成该组合方式对应的目标地址,利用目标地址分别对两类数据索引对应的查找表作检索,得到两个输入像素点的所有组合方式的超分结果,有效降低了存储消耗和访存功耗。

    一种具有频率周跳消除的快速锁定采样锁相环电路

    公开(公告)号:CN118971870A

    公开(公告)日:2024-11-15

    申请号:CN202411130391.9

    申请日:2024-08-16

    摘要: 本发明涉及具有频率周跳消除的快速锁定采样锁相环电路,包括:周跳消除单元、时钟信号生成单元、采样鉴相器单元、自适应信号输出单元;时钟信号生成单元利用输出的频率信号,生成相位无交叠的第一时钟信号和第二时钟信号;周跳消除单元根据第一时钟信号和参考时钟信号生成控制信号,控制信号用于控制自适应跨导放大器输出的电流信号的大小;采样鉴相器单元利用第一时钟信号、第二时钟信号和参考时钟信号之间的相位误差,转换获得第一电压信号;自适应信号输出单元响应于控制信号,将第一电压信号转换为电流信号,并利用电流信号转换获得频率信号。该方法可有效消除输出的频率信号中频率周跳,提高锁相环稳定性,显著提高锁相环的锁相精度和速度。

    基于扰动注入的高速流水线SAR ADC及其校准方法

    公开(公告)号:CN118473413A

    公开(公告)日:2024-08-09

    申请号:CN202410633533.7

    申请日:2024-05-21

    IPC分类号: H03M1/38 H03M1/12 H03M1/10

    摘要: 本发明公开了一种基于扰动注入的高速流水线SAR ADC及其校准方法,本发明通过设计通道A和通道B将传统的ADC分为成了两路,利用两路第二级输出结果进行校准,降低了输入信号的幅值,从而在减小了校准所需点数的同时,大大减小了噪声,使得本发明实施例仅需要传统结构十分之一的采样点数就能够完成校准,极大地提高了校准的速度;本发明实施例采用分裂ADC的方式,将一路ADC分裂为了两路,每路ADC的电容的电容值只有原来的一半,因此分裂后的ADC的大小和功耗相比原有ADC变化不大;通过对位权重信息的不断更新,实现对位权重信息的持续校准,从而使得高速流水线SAR ADC的输出结果更加精确。

    通道间信息解耦的超轻量化图像超分辨率查找表重建方法及装置

    公开(公告)号:CN117557453A

    公开(公告)日:2024-02-13

    申请号:CN202311621602.4

    申请日:2023-11-29

    摘要: 本发明提供了一种通道间信息解耦的超轻量化图像超分辨率查找表重建方法及装置,构建神经网络模型,利用多张训练图像对神经网络模型进行训练得到权重参数,并向训练后的神经网络模型输入多个像素值,以使神经网络依据权重参数进行前传以生成查找表中,按照超分需求的目标感受野从待超分图像中获取目标像素值;将目标像素值的高位作为索引查询查找表得到该待超分图像的超分结果。本发明可以将单个查找表LUT的存储降到最低,以最小存储的线性增长为代价提高图像的精度;以共享参数的方法能大大地减少训练的参数量和LUT的大小,满足要求的同时能达到轻量化的目的,为硬件的实现创造了必要条件,同时可以大大提高查表和微调网络训练的速度。

    基于自归零校准和快速回踢恢复的高精度仪表放大器

    公开(公告)号:CN117498811A

    公开(公告)日:2024-02-02

    申请号:CN202311576133.9

    申请日:2023-11-23

    摘要: 本发明公开了一种基于自归零校准和快速回踢恢复的高精度仪表放大器,包括:共模采样输入斩波电路、自归零斩波放大电路和低通滤波输出电路;其中,共模采样输入斩波电路被配置为在共模采样和自归零阶段传输共模信号,在差分信号放大阶段传输差分信号;第一开关组断开,自归零斩波放大电路被配置为在共模采样和自归零阶段实现共模采样和自归零,第一开关组导通,自归零斩波放大电路被配置为在差分信号放大阶段实现信号放大;低通滤波输出电路被配置为在差分信号放大阶段输出放大后的差分信号。本发明实现了一个高输入阻抗、低噪声、低失调的低功耗的高驱动能力仪表放大器。

    一种基于Cascode结构的混合式高速淬灭电路及方法

    公开(公告)号:CN117490839A

    公开(公告)日:2024-02-02

    申请号:CN202311444918.0

    申请日:2023-11-01

    IPC分类号: G01J1/44

    摘要: 本发明公开了一种基于Cascode结构的混合式高速淬灭电路及方法,电路包括:单光子雪崩光电二极管SPAD、Cascode结构单元、延迟保持电路和单稳态电路,单光子雪崩光电二极管SPAD触发载流子的雪崩倍增效应实现单个光子的检测,Cascode结构单元让单光子雪崩光电二极管SPAD承受高的过偏压,延迟保持电路产生时间可控的延时时间,单稳态电路产生脉冲宽度可调的单脉冲复位信号,向Cascode结构单元发送复位信号,Cascode结构单元根据触发复位信号使得单光子雪崩光电二极管SPAD两端的反向偏压大于雪崩击穿电压,单光子雪崩光电二极管SPAD恢复到工作状态。方法基于上述电路。本发明采用被动淬灭和可变负载淬灭相结合的方法,通过引入Cascode结构实现了缩短淬灭时间、提高单光子探测响应速度目的。