-
公开(公告)号:CN101243481A
公开(公告)日:2008-08-13
申请号:CN200680029801.4
申请日:2006-05-19
Applicant: 夏普株式会社
Inventor: 津幡俊英
IPC: G09F9/00 , G09F9/30 , G02F1/1368
CPC classification number: G02F1/134336 , G02F1/136213 , G02F2001/136263 , G09G3/3648 , G09G2300/0426 , G09G2300/0465 , G09G2300/0809
Abstract: 包括设置成矩阵状,构成各个像素的多个像素电极(12);分别设置在各像素电极(12)之间,相互平行延伸的多条栅极线(1);分别设置在各像素电极(12)之间,沿与各栅极线(1)交叉的方向延伸的多条第一源极线(3a);分别设置在每个各像素电极(12)上,连接在该各像素电极(12)、各栅极线(1)、以及各第一源极线(3a)上的多个薄膜晶体管(5);分别设置在各栅极线(1)之间,相互平行延伸的多条电容线(2);分别设置在各像素电极(12)之间,与各第一源极线(3a)平行延伸的多条第二源极线(3b)。
-
公开(公告)号:CN101241288A
公开(公告)日:2008-08-13
申请号:CN200810083461.4
申请日:2005-01-18
Applicant: 夏普株式会社
IPC: G02F1/1362 , H01L27/12 , H01L21/60
Abstract: 本发明提供一种有源矩阵基板及显示装置,所述有源矩阵基板是连接了有源元件的漏极引出配线和保持电容上电极的有源矩阵基板,所述漏极引出配线具有2个以上的路径。本发明的有源矩阵基板不设置多个TFT(薄膜晶体管)元件、MIM(金属-绝缘层-金属)元件、MOS晶体管元件、二极管、电阻器等有源元件,而可以防止漏极引出配线的断线,适用于大型液晶电视等具有大型的液晶显示画面的液晶显示装置。
-
公开(公告)号:CN1828372A
公开(公告)日:2006-09-06
申请号:CN200610007753.0
申请日:2003-12-26
Applicant: 夏普株式会社
Abstract: 本发明涉及显示器件基板和具有该基板的液晶显示器件,该显示器基板设置成:源极线设置在其上不设置像素电极的区域上,并在源极线和像素电极之间提供间隙,覆盖源极线的表面的黑体(光屏蔽膜)与像素电极叠加。因此,可以防止像素电极和源极线之间的寄生电容(Csd)在显示区内变得不均匀,以便可以减少使用这种显示器件基板的液晶显示器件的显示不均匀性。
-
公开(公告)号:CN1267779C
公开(公告)日:2006-08-02
申请号:CN200410003393.8
申请日:2004-01-30
Applicant: 夏普株式会社
IPC: G02F1/1335 , G02B5/20
CPC classification number: G02F1/133514 , G02F2201/40
Abstract: 一种用于显示器件的滤色器基板,包括在列方向和行方向设置的像素。该基板包括滤色器,每个滤色器与一个像素相关并包括至少两个第一颜色的A-滤色器和至少两个第二颜色的B-滤色器。每行与包括至少一个A-滤色器和至少一个B-滤色器的一组滤色器相关。每个A-和B-滤色器具有在行方向限定其宽度的第一和第二侧。每个A-滤色器的面积SA大于每个B-滤色器的面积SB。每个B-滤色器的第一侧具有至少一个凹槽,每个所述B-滤色器的第一侧具有通过在行方向在每个所述A-滤色器的第一侧上朝向其第二侧形成凹槽来限定的形状。
-
公开(公告)号:CN1252528C
公开(公告)日:2006-04-19
申请号:CN200310123466.2
申请日:2003-12-26
Applicant: 夏普株式会社
IPC: G02F1/136 , G02B5/00 , G02F1/1333 , G02F1/1335
CPC classification number: G02F1/136209 , G02F1/136227 , G02F1/136286
Abstract: 本发明涉及显示器件基板和具有该基板的液晶显示器件,该显示器基板设置成:源极线设置在其上不设置像素电极的区域上,并在源极线和像素电极之间提供间隙,覆盖源极线的表面的黑体(光屏蔽膜)与像素电极叠加。因此,可以防止像素电极和源极线之间的寄生电容(Csd)在显示区内变得不均匀,以便可以减少使用这种显示器件基板的液晶显示器件的显示不均匀性。
-
公开(公告)号:CN1648756A
公开(公告)日:2005-08-03
申请号:CN200510002828.1
申请日:2005-01-25
Applicant: 夏普株式会社
IPC: G02F1/1362 , H01L29/786 , G02F1/133
CPC classification number: G02F1/136259 , G02F2001/136263 , H01L27/124 , H01L27/1255
Abstract: 本发明的有源矩阵基板可以很容易修复由于导电性异物或绝缘膜的销钉孔引起的保持电容电极间的短路或数据信号线与保持电容上电极的短路而发生的保持电容元件的不良。本发明的有源矩阵基板,是具有:设置在基板上的扫描信号线与数据信号线的交点的、栅极与扫描信号线连接、源极与数据信号线连接、漏极与接续电极连接的薄膜晶体管;和至少通过绝缘膜与保持电容配线相对而设置的、与接续电极和像素电极连接的保持电容上电极的有源矩阵基板,上述保持电容上电极在与保持电容配线相对的区域由3个以上的分割电极构成。
-
公开(公告)号:CN1519593A
公开(公告)日:2004-08-11
申请号:CN200410003393.8
申请日:2004-01-30
Applicant: 夏普株式会社
IPC: G02B5/20 , B41J2/01 , B41M3/00 , G02F1/1335
CPC classification number: G02F1/133514 , G02F2201/40
Abstract: 一种用于显示器件的滤色器基板,包括在列方向和行方向设置的像素。该基板包括滤色器,每个滤色器与一个像素相关并包括至少两个第一颜色的A-滤色器和至少两个第二颜色的B-滤色器。每行与包括至少一个A-滤色器和至少一个B-滤色器的一组滤色器相关。每个A-和B-滤色器具有在行方向限定其宽度的第一和第二侧。每个A-滤色器的面积SA大于每个B-滤色器的面积SB。每个B-滤色器的第一侧具有至少一个凹槽,每个所述B-滤色器的第一侧具有通过在行方向在每个所述A-滤色器的第一侧上朝向其第二侧形成凹槽来限定的形状。
-
公开(公告)号:CN102648437B
公开(公告)日:2014-12-17
申请号:CN201080045825.5
申请日:2010-08-11
Applicant: 夏普株式会社
Inventor: 津幡俊英
IPC: G02F1/1368 , G02F1/133 , G02F1/1343 , G09F9/30 , G09G3/20 , G09G3/36
CPC classification number: G02F1/136286 , G02F2001/134345 , G09G3/3659 , G09G2300/0814 , G09G2300/0876 , G09G2310/0205 , G09G2310/021 , G09G2310/0283 , G09G2310/06
Abstract: 本发明涉及电容耦合型的像素分割方式的液晶显示装置。在包含通过电容连接的2个像素电极的像素在行和列方向排列的液晶显示装置中,与1个像素列对应地设有2条数据信号线(Sx、Sy),并且与1个像素行对应地设有1条扫描信号线(Gn)和1条子信号线(gn),对于属于上述像素列和像素行的像素而言,该像素所包含的2个像素电极中的一方通过连接到扫描信号线(Gn)的晶体管连接到数据信号线(Sx),另一方通过连接到子信号线(gn)的晶体管连接到保持电容配线(Csn)。与连续的4个像素行中的扫描方向上游侧的2个像素行对应的2条扫描信号线(Gn、G(n+1))和与扫描方向下游侧的2个像素行对应的2条子信号线(g(n+2)、g(n+3))同时被选择。根据本发明,能实现像素的残影的抑制和扫描信号线的负载的降低。
-
公开(公告)号:CN102197337B
公开(公告)日:2013-12-25
申请号:CN200980142973.6
申请日:2009-07-09
Applicant: 夏普株式会社
Inventor: 津幡俊英
IPC: G02F1/1368 , G02F1/1343
CPC classification number: G02F1/136213 , G02F1/136259 , G02F2001/134345 , G02F2001/134354 , G09G3/3648 , G09G2300/0426 , G09G2300/0447 , G09G2300/0876 , G09G2330/08
Abstract: 一种液晶面板,在1个像素(101)中设有第1和第2像素电极(17a、17b),上述液晶面板具备:第1上层电容电极(37a),其连接到第1像素电极(17a);第2上层电容电极(37b),其连接到第2像素电极(17b);以及第1下层电容电极(47a)和第2下层电容电极(47b),其与扫描信号线(16x)形成于同一层,第1下层电容电极(47a)连接到第1像素电极(17a),第2下层电容电极(47b)连接到第2像素电极(17b),第1像素电极(17a)经过晶体管(12a)连接到数据信号线(15x),在第1上层电容电极(37a)与第2下层电容电极(47b)之间形成有电容,在第2上层电容电极(37b)与第1下层电容电极(47a)之间形成有电容。
-
公开(公告)号:CN101253611B
公开(公告)日:2013-06-19
申请号:CN200680032154.2
申请日:2006-05-29
Applicant: 夏普株式会社
IPC: H01L21/336 , G02F1/1337 , G02F1/1368 , H01L29/786
CPC classification number: G02F1/13458 , G02F1/133707 , G02F1/1368 , G02F2001/13712 , H01L27/124 , H01L27/1288 , H01L29/41733 , H01L29/42384 , H01L29/4908
Abstract: 第一工序中,形成栅电极(4a)后,第二工序中,层叠包含栅极绝缘膜(5)、半导体膜(8)、透明导电膜(9)的导电膜(12),形成包括向这个层叠体(18)露出导电膜(12)的第一开口部(14a)和栅电极(4a)的上方位置的具有底部(B)的第二开口部(14b)的抗蚀图案(13a)。并且,蚀刻从第一开口部(14a)露出的导电膜(12)及半导体膜(8),除去第二开口部(14b)的底部(B)使导电膜(12)露出,蚀刻这个导电膜(12),形成薄膜晶体管(20)。在第三工序中,形成像素电极(5a)、保护遮光层(17a)及突起部(17b)。
-
-
-
-
-
-
-
-
-