-
公开(公告)号:CN105025004B
公开(公告)日:2018-01-02
申请号:CN201510307310.2
申请日:2015-07-16
Applicant: 东南大学
Abstract: 本发明公开了一种双栈IPSec VPN装置,属于网络通信安全技术领域。本发明双栈IPSec VPN装置包括双栈VPN处理部分、安全数据库构建和查找部分、安全协议处理部分、数据流传输机制部分和CPU部分。相比现有技术,本发明能够很好的提供IPv4向IPv6迁移过程中实现VPN技术需要提供的网络安全服务,数据流的处理部分全部采用硬件电路处理,CPU用来维护数据库和数据表,能适应高速网络信息安全应用。
-
公开(公告)号:CN104917596B
公开(公告)日:2018-01-02
申请号:CN201510340592.6
申请日:2015-06-18
Applicant: 东南大学
IPC: H04L1/24 , H04L12/823 , H04L12/865
Abstract: 本发明公开了一种硬件实现的IP/TCP校验装置。该校验装置包括:数据转换模块、乒乓校验单元、数据存储FIFO缓存模块、校验结果FIFO缓存模块、包重组模块、优先级判别模块、数据输出模块;其中,乒乓校验单元包括乒乓控制器以及两个相同的校验模块,乒乓控制器用于控制两个校验模块对输入数据包进行乒乓校验操作;数据输出模块用于根据后端的反馈对通过校验的数据进行相应处理,具体如下:如后端反馈表示能够正常接收数据,则直接将通过校验的数据传输至后端;如后端反馈表示无法正常接收数据,则根据数据暂存空间余量,按照优先级对数据进行暂存处理。相比现有技术,本发明可大幅提高网络协议校验的处理效率。
-
公开(公告)号:CN107426111A
公开(公告)日:2017-12-01
申请号:CN201710395540.8
申请日:2017-05-27
Applicant: 东南大学
IPC: H04L12/813 , H04L12/823 , H04L12/851 , H04L12/863
CPC classification number: H04L47/20 , H04L47/2433 , H04L47/326 , H04L47/6215
Abstract: 本发明提供一种硬件可实现的基于WRED算法的拥塞控制方法和装置,所述装置包括解析分类模块,用于对网络数据包进行解析与分类;WRED模块,用于对输入的网络数据包进行随机丢包处理;队列模块,用于对网络数据包进行缓存处理;出队调度模块,用于对队列中的网络数据包进行合理的调度外出。本发明相比于传统的拥塞控制方法,在保证网络数据包传输的公平性的同时,又保证了对优先级较高网络数据包的优先传输。
-
公开(公告)号:CN107256370A
公开(公告)日:2017-10-17
申请号:CN201710395655.7
申请日:2017-05-27
Applicant: 东南大学
Abstract: 本发明公开一种基于SRAM‑PUF的模糊保险箱密钥存储方法,在注册阶段提取SRAM‑PUF的震荡点和待存储密钥生成模糊保险箱,将密钥存储于模糊保险箱中。在密钥重构阶段,使用SRAM‑PUF作为身份识别信息,可以筛选出模糊保险箱中的真实点以重构密钥。SRAM‑PUF的震荡点的分布会有一定的误差,因此本发明引入纠错编码来消除误差的影响,提高获取密钥的可靠性和稳定性。本发明利用PUF的不可克隆、不可复制的特性构造出一种安全的模糊保险箱来存储密钥。同时,该方法可以抵抗目前主流的各种攻击方法。
-
公开(公告)号:CN104297722B
公开(公告)日:2017-04-05
申请号:CN201410597234.9
申请日:2014-10-30
Applicant: 东南大学
Abstract: 本发明公开了一种基于RRC的射频测距系统,包括:相互通讯的总机110和子机,总机进一步包括:编码模块、总机第一RRC生成模块、控制器、射频发送模块、发送时间记录模块、射频接收模块、地址对比模块、总机RRC序列检测模块、总机第二RRC生成模块以及距离计算模块,子机进一步包括:射频接收模块、相位调整模块、地址检测模块、纠错模块、子机RRC生成模块、子机RRC序列检测模块、处理时间计数模块、地址模块、编码模块以及子机射频发送模块。本发明提供的基于RRC的射频测距系统可利用一定波段的射频来实现穿墙测量,通过多地址帧的编码方式实现多个子机距离的测量,使用数字信号的编码实现较好的纠错性和同相位性,通过多地址实现多个节点同时测距。
-
公开(公告)号:CN103888266B
公开(公告)日:2017-04-05
申请号:CN201410151433.7
申请日:2014-04-15
Applicant: 东南大学
Abstract: 本发明公开了一种基于RRC的PUF可靠性保障系统及方法,该系统包括:控制模块,用于流程控制,数据库的读写,安全数据的配置和认证结果的判断;激励生成模块,用于数据库建立时生成激励组;RRC模块,用于将PUF电路的强特征序列转换为RRC码;强特征检测模块,用于检测RRC模块生成的RRC码的闭合性,计算吻合度,与安全数据进行对比;数据库接口模块,用于数据库的检索和更新;安全性配置接口,用于与用户界面进行安全数据交互。本发明提供了一种基于RRC的PUF可靠性保障系统及实现方法,该系统和方法可应用于PUF电路身份认证,通过RRC码独特的双环型结构对PUF电路的强特征进行动态检测和维护,提高了PUF身份认证对于电路老化等问题的可靠性。
-
公开(公告)号:CN103297063B
公开(公告)日:2016-12-28
申请号:CN201310028256.9
申请日:2013-01-24
Applicant: 东南大学
IPC: H03M13/15
Abstract: 本发明公开了一种格雷码转李氏制约竞争计数编码的码制转换电路,包括4位输入寄存器,译码组合逻辑电路和4位输出寄存器,其中:4位输入寄存器在时钟上升沿将4位格雷码编码数据采集并保存,译码组合逻辑将4位输入寄存器保存的4位格雷码编码数据转成4位李氏竞争计数码编码数据,4位输出寄存器在下一个时钟上升沿采集译码组合逻辑生成的4位李氏竞争计数码编码数据,并放置到输出端口。本发明所设计的格雷码转李氏制约竞争计数编码的码制转换电路具有结构简单、工作频率高的两个特点,在实际应用中能增强编码的纠错能力。
-
公开(公告)号:CN106055491A
公开(公告)日:2016-10-26
申请号:CN201610373362.4
申请日:2016-05-31
Applicant: 东南大学
CPC classification number: G06F12/16 , H04L9/0643 , H04L9/3278
Abstract: 本发明提供一种基于SRAM PUF的熵提取方法及电路,本申请通过设置预定读取次数、门槛值等提取条件以控制掉电时间和掉电次数,首先筛选出SRAM中的有效震荡节点,然后再根据最小熵的要求对震荡节点进行第二轮筛选,确保振荡节点能够满足提取要求。本发明通过从SRAM中筛除掉掉电后震荡不能达到要求的节点,提取有效震荡节点的熵信息以用作产生真随机数或者身份认证信息,可以在保证生成随机序列的随机性的同时,简化计算步骤,加快产生随机数的速度。而且,本方法通过电路设计可以实现实时的改变提取条件重新对SRAM中的节点进行筛选,重新筛选的过程中仍会根据之前筛选出的信息进行输出,保证输出不会停止。
-
-
公开(公告)号:CN105183557A
公开(公告)日:2015-12-23
申请号:CN201510528562.8
申请日:2015-08-26
Applicant: 东南大学
Abstract: 本发明公开了一种基于硬件的可配置的数据压缩系统,包括字典维护模块、数据请求模块、数据压缩模块以及数据输出模块,本发明公开的可配置的硬件数据压缩系统,使用可编程逻辑器件(FPGA)来实现数据压缩功能,附加相关与PC机通信的模块来实现该数据压缩系统,通过采用LZ77无损压缩算法,并根据该算法设计合理的硬件电路结构,从而有效地提高数据压缩处理的效率。能根据不同的压缩级别调整LZ77压缩过程中对于压缩率和压缩速率的偏好程度,进一步可将数据压缩的结果进行不同编码以形成不同格式的压缩文件,达到硬件与软件的兼容。
-
-
-
-
-
-
-
-
-