-
公开(公告)号:CN114119339B
公开(公告)日:2024-11-08
申请号:CN202111164641.7
申请日:2021-09-30
Applicant: 北京控制工程研究所
IPC: G06T1/20 , G06T1/60 , G06F8/54 , G06F11/07 , G06T17/05 , G06T7/593 , G06T7/33 , G06T5/80 , G06F9/38
Abstract: 本发明涉及一种火星车受限环境下轻量化的混合异构图像处理系统,该系统包括:主处理器,向图像采集设备发出采集命令,之后,向协处理器和FPGA同时发送图像处理任务启动命令;FPGA,收到图像处理任务启动命令之后,对二维图像数据帧进行预处理,对预处理之后的同一场景下多个二维图像数据帧进行三维恢复,得到三维图像数据,将三维图像数据存储至缓冲区中,并置位图像处理标志;协处理器,在收到主处理器启动图像处理启动命令后,周期性查询FPGA的图像处理标志,当查询到图像处理标志置位后,读取FPGA缓存区的三维图像数据,对三维图像数据依次进行DEM坐标转换、DEM滤波处理,生成火星表面地形地图。本发明使图像处理耗时缩短一个数量级。
-
公开(公告)号:CN114785932B
公开(公告)日:2023-08-11
申请号:CN202210473725.7
申请日:2022-04-29
Applicant: 北京控制工程研究所
Abstract: 一种基于光纤的虚拟高速相机阵列数据缓冲逻辑设计方法,按照预设通讯协议对虚拟多路相机的图像数据进行分拆预处理,生成模拟多通道相机阵列的数据流;数据流经双通道的光纤传输,保证了数据传输速率和数据的安全性;数据流的高传输速率和数据通讯协议保证了输入FPGA并行图像算法模块的多路相机数据的同步性;在图像接收端采用按行循环缓冲方式降低了FPGA硬件资源消耗;可对航天器外的相机阵列进行模拟,无须实际的相机阵列,大大降低了硬件和算法迭代及测试成本,提高了开发、测试的效率和准确性。
-
公开(公告)号:CN114785932A
公开(公告)日:2022-07-22
申请号:CN202210473725.7
申请日:2022-04-29
Applicant: 北京控制工程研究所
Abstract: 一种基于光纤的虚拟高速相机阵列数据缓冲逻辑设计方法,按照预设通讯协议对虚拟多路相机的图像数据进行分拆预处理,生成模拟多通道相机阵列的数据流;数据流经双通道的光纤传输,保证了数据传输速率和数据的安全性;数据流的高传输速率和数据通讯协议保证了输入FPGA并行图像算法模块的多路相机数据的同步性;在图像接收端采用按行循环缓冲方式降低了FPGA硬件资源消耗;可对航天器外的相机阵列进行模拟,无须实际的相机阵列,大大降低了硬件和算法迭代及测试成本,提高了开发、测试的效率和准确性。
-
公开(公告)号:CN114119339A
公开(公告)日:2022-03-01
申请号:CN202111164641.7
申请日:2021-09-30
Applicant: 北京控制工程研究所
IPC: G06T1/20 , G06T1/60 , G06F8/54 , G06F11/07 , G06T17/05 , G06T7/593 , G06T7/30 , G06T5/00 , G06F9/38
Abstract: 本发明涉及一种火星车受限环境下轻量化的混合异构图像处理系统,该系统包括:主处理器,向图像采集设备发出采集命令,之后,向协处理器和FPGA同时发送图像处理任务启动命令;FPGA,收到图像处理任务启动命令之后,对二维图像数据帧进行预处理,对预处理之后的同一场景下多个二维图像数据帧进行三维恢复,得到三维图像数据,将三维图像数据存储至缓冲区中,并置位图像处理标志;协处理器,在收到主处理器启动图像处理启动命令后,周期性查询FPGA的图像处理标志,当查询到图像处理标志置位后,读取FPGA缓存区的三维图像数据,对三维图像数据依次进行DEM坐标转换、DEM滤波处理,生成火星表面地形地图。本发明使图像处理耗时缩短一个数量级。
-
公开(公告)号:CN106528466B
公开(公告)日:2019-05-24
申请号:CN201610907762.9
申请日:2016-10-18
Applicant: 北京控制工程研究所
Abstract: 一种星载计算机内部处理器单元和IO单元之间的数据交换系统及方法,设计了一个具有自主执行IO访问指令能力的控制器,CPU可以直接访问IO控制器也可以通过一个高速存储器和IO控制器实现数据交互。处理器可将需要IO控制器执行的指令预存至高速存储器中,然后由IO控制器自动读取存储器指令并执行相应操作,操作完毕后等待处理器的下一步指令,本发明效果显著,规避了慢速IO对处理器运行速度的影响,充分发挥处理器性能;取消了产品内部单板之间的自定义三总线设计,有利于单板的标准化设计;避免应用软件频繁的IO访问操作,有利于软件编程实现。
-
公开(公告)号:CN104572213B
公开(公告)日:2017-11-07
申请号:CN201510036911.4
申请日:2015-01-23
Applicant: 北京控制工程研究所
IPC: G06F9/445
Abstract: 本发明涉及一种星载控制计算机的重构方法,该方法的步骤包括:(1)、对计算机单元的FPGA进行系统划分;(2)、地面控制中心计算机单元的FPGA配置文件;(3)、地面控制中心发送所述FPGA配置文件到数管分系统;(4)、数管分系统将所述FPGA配置文件发送到整星总线上;(5)、计算机单元在当班工作状态下进行重构操作;该方法采用SRAM型FPGA替换原有星载计算机的中央处理器,并在原有星载计算机上设计重构控制电路和重构配置数据存储器与该SRAM型FPGA的配置接口连接,该SRAM型FPGA划分为可重构区和固定区,可以实现星载控制计算机完成在轨重构,使得星载计算机在轨期间能够在地面的控制下,使用上行注入的配置文件实时改变功能。
-
公开(公告)号:CN103869720B
公开(公告)日:2016-08-24
申请号:CN201410119759.1
申请日:2014-03-27
Applicant: 北京控制工程研究所
IPC: G05B19/04
Abstract: 一种卫星推进驱动线路电源管理系统,包括推进分系统控制器、第一控制信号驱动线路、第二控制信号驱动线路、整星一次电源、第一磁保持继电器、第二磁保持继电器、星务分系统、星箭分离开关和推进驱动线路。通过推进分系统控制器和星务分系统共同对推进驱动线路电源进行管理;两个磁保持继电器并联,星务分系统发出4个独立控制指令对磁保持继电器进行控制;星箭分离开关仅通过控制信号;推进分系统控制器输出的控制信号需在星箭分离开关信号有效时才能输出。实现卫星推进驱动线路电源管理的需求,提高了系统的安全性、可靠性以及使用时的自主性。
-
公开(公告)号:CN103675470B
公开(公告)日:2016-02-10
申请号:CN201310557056.2
申请日:2013-11-11
Applicant: 北京控制工程研究所
IPC: G01R27/28
Abstract: 本发明公开了一种N×M维电阻网络测量装置,包括恒流源、仪表放大电路、电压采集电路和四个多路模拟开关;每N个电阻形成一个电阻网络,共形成M个电阻网络;每个电阻网络中的每个电阻的一端通过导线互连并形成连接点;所述连接点通过一根电缆与第三多路模拟开关的一路相连;所述连接点通过另一根电缆与第四多路模拟开关的一路相连;每个电阻网络中的每一个电阻的另一端通过两根电缆分别与第一多路模拟开关的一路、第二多路模拟开关的一路相连;恒流源、第二多路模拟开关和第三多路模拟开关形成电流源通路;第一多路模拟开关、第四多路模拟开关和仪表放大电路形成电压测试通路;通过控制四个多路模拟开关来实现N×M维电阻中的每个电阻的测试。
-
-
公开(公告)号:CN103684734A
公开(公告)日:2014-03-26
申请号:CN201310557197.4
申请日:2013-11-11
Applicant: 北京控制工程研究所
IPC: H04L7/00
Abstract: 本发明公开了一种热备份冗余计算机时间同步系统及方法,包括时间监测模块,主时间戳通信计算模块和从时间戳通信计算模块;主计算机向从计算机发送同步报文,同步报文中包括发送时间T1;通过时间监测模块监测所述发送时间T1是否正确;当发送时间正确时,从计算机接收到所述同步报文,记录下收到该同步报文的时间Ti后,同时向主计算机发送应答报文;主计算机记录接收到所述应答报文的时间Ti’,并将该时间Ti’发送至从计算机;从计算机根据T1、Ti和Ti’计算时间偏差;从计算机根据所述时间偏差对本地时间进行校正;当发送时间不正确时,将当前的主计算机切换为从计算机,其它计算机切换为主计算机切换。本发明实现简单,减少了外部独立冗余校时硬件开销。
-
-
-
-
-
-
-
-
-