-
公开(公告)号:CN118678757A
公开(公告)日:2024-09-20
申请号:CN202410358988.2
申请日:2024-03-26
申请人: 合肥维信诺科技有限公司 , 维信诺科技股份有限公司
IPC分类号: H10K59/12 , H10K59/122 , H10K59/124 , H10K59/131 , H10K59/80 , H10K71/00 , G09F9/33 , H10K59/123
摘要: 本申请公开了一种显示面板、显示装置和显示面板的制备方法。显示面板包括基板、第一绝缘层、第一电极层、第二绝缘层和隔离结构。隔离结构设置于基板上并围合形成多个隔离开口,以将发光层进行隔断形成相互断开的发光单元。第一电极在基板的正投影和像素开口在基板的正投影至少部分交叠。第一电极和绝缘部沉积在第一过孔内,绝缘部朝向过孔凹陷形成凹陷部。隔离结构包括朝向基板的底面和背离基板的顶面,凹陷部在基板的正投影位于底面和顶面中面积较小的一者在基板的正投影之内,即凹陷部被隔离结构的底面覆盖,避免当后续制备第二电极时,隔离结构边缘位于凹陷部内,导致第二电极在凹陷部内难以与隔离结构搭接,提高显示面板的使用性能。
-
公开(公告)号:CN116669477A
公开(公告)日:2023-08-29
申请号:CN202310938917.5
申请日:2023-07-26
申请人: 合肥维信诺科技有限公司
IPC分类号: H10K59/121 , H10K59/122 , H10K59/12
摘要: 本发明涉及显示技术领域,尤其涉及一种显示面板及其制作方法和显示装置。显示面板包括基底、阵列电路层、像素定义层、第一电容和多个子像素单元;阵列电路层包括多个驱动晶体管;子像素单元包括第一电极;第一电容包括第一极板和第二极板,像素定义层覆盖第一极板,第二极板位于像素定义层背离基底的一侧,第一极板在基底上的正投影与第二极板在基底上的正投影至少部分交叠,第一极板连接驱动晶体管的栅极。本发明的技术方案,将第一电容作为存储电容,有利于增大存储电容的电容值,避免高PPI设计制约存储电容的电容值,通过增大存储电容的电容值,来提升驱动晶体管栅极电压的稳定性,从而改善显示面板的显示效果。
-
公开(公告)号:CN118678742A
公开(公告)日:2024-09-20
申请号:CN202310813224.3
申请日:2023-06-30
申请人: 合肥维信诺科技有限公司 , 维信诺科技股份有限公司
摘要: 本申请公开了一种显示面板和显示装置,显示面板包括阵列基板和依次形成于阵列基板上的隔离结构、发光层和滤光层。隔离结构形成于阵列基板一侧,围合形成多个隔离开口;发光层包括多个发光单元,发光单元设置在隔离开口内,发光单元包括第一电极、发光功能层和第二电极,第一电极形成于阵列基板一侧,发光功能层形成于第一电极背离阵列基板的一侧,第二电极形成于发光功能层背离阵列基板的一侧,且相邻发光单元相互独立;滤光层包括滤光功能部,滤光功能部延伸至隔离结构背离所述基板的一侧。本申请提供的显示面板可降低显示面板的反射率。
-
公开(公告)号:CN118658860A
公开(公告)日:2024-09-17
申请号:CN202310808419.9
申请日:2023-06-30
申请人: 合肥维信诺科技有限公司
IPC分类号: H01L27/12
摘要: 本申请涉及一种阵列基板、显示面板。阵列基板包括:衬底;至少两层驱动结构层,于衬底上层叠设置,每一驱动结构层包括器件层;其中,至少两层驱动结构层内设置有像素电路,像素电路包括多个器件,多个器件分别设置在至少两层驱动结构层内部的器件层上;屏蔽层,在厚度方向上,设置在任意相邻的两个器件层之间。采用本申请的阵列基板,能够在像素间距尺寸不变的情况下,为像素电路提供更大的布线空间,由于纵向上增加了布线空间,因此就意味着在横向上像素单元的尺寸可以设计的更小,因此可以将像素间距尺寸设计的更小,有利于提高显示屏的像素密度。
-
-
-