移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

    公开(公告)号:CN108573667B

    公开(公告)日:2019-11-15

    申请号:CN201710137323.9

    申请日:2017-03-09

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,移位寄存器单元包括第一输入端、第二输入端、第一上拉节点、第二上拉节点、复位端、信号输出端、时钟信号端及第一输入模块,与第一输入端、第一上拉节点相连;第二输入模块,与第二输入端、第二上拉节点相连;上拉晶体管,为双栅薄膜晶体管,其第一栅极与第一上拉节点相连,第二栅极与第二上拉节点相连,源极和漏极中的一者与时钟信号端连、另一者与信号输出端连;第一电容,连接在第一上拉节点与信号输出端之间;第二电容,连接在第二上拉节点与信号输出端之间;复位模块,与第一上拉节点、第二上拉节点、复位端和无效信号端相连。本发明能减少上拉晶体管的阈值特性漂移。

    移位寄存器、栅极驱动电路及其驱动方法、显示装置

    公开(公告)号:CN106683632A

    公开(公告)日:2017-05-17

    申请号:CN201710136096.8

    申请日:2017-03-08

    IPC分类号: G09G3/36 G11C19/28

    摘要: 本发明提供一种移位寄存器、栅极驱动电路及其驱动方法、显示装置,其可解决现有的GOA驱动电路中,因上拉节点电位过高导致的液晶面板产生AD等显示不良的问题。本发明的移位寄存器,包括输入模块、输出模块、降压模块;输入模块,用于在输入阶段,根据信号输入端所输入的信号,对上拉节点充电至第一电位;输出模块,用于在输出阶段,将上拉节点的电位上拉至第二电位;降压模块,用于在输出阶段,上拉节点的电位被上拉至第二电位后,将上拉节点的电位从第二电位拉低至第三电位,其中,第三电位大于第一电位;输出模块,还用于在输出阶段,在上拉节点的控制下,将第一时钟信号输入端所输入的第一时钟信号,通过信号输出端进行输出。

    显示面板、显示装置
    14.
    发明公开

    公开(公告)号:CN116056515A

    公开(公告)日:2023-05-02

    申请号:CN202310015066.7

    申请日:2023-01-05

    发明人: 张淼 孙静

    摘要: 本公开提供了一种显示面板、显示装置,属于显示技术领域。该显示面板包括衬底基板,包括显示区、位于显示区外围的第一外围区、第二外围区和第三外围区;驱动电路层设于衬底基板的一侧,包括像素电路、外围电路、至少一个阻隔坝和多条信号线,阻隔坝位于第二外围区;第一导电层设于驱动电路层远离衬底基板的一侧,包括转接线,转接线至少部分位于第二外围区和第三外围区,转接线与信号线连接;其中,转接线在衬底基板上的正投影与阻隔坝在衬底基板上的正投影至少部分重叠;转接线位于第三外围区的部分与衬底基板之间的距离小于转接线位于第二外围区的至少部分与衬底基板之间的距离。本公开有助于阻挡外界水汽等进入显示面板。

    阵列基板、显示面板及其制造方法

    公开(公告)号:CN106647059B

    公开(公告)日:2021-01-22

    申请号:CN201710003667.0

    申请日:2017-01-04

    发明人: 蒋学兵 王慧 孙静

    摘要: 本发明涉及一种阵列基板、显示面板及其制造方法。所述阵列基板包括:衬底基板,设置在所述衬底基板上的第一电极,设置在所述第一电极上的第一绝缘层,设置在所述第一绝缘层上的第二电极,所述第二电极沿平行于所述衬底基板的表面的方向而彼此间隔设置,所述第一电极具有在垂直于所述衬底基板的表面的方向上与所述第二电极相重叠的重叠部,其中,所述第一电极为公共电极和像素电极中的一者,所述第二电极为公共电极和像素电极中的另一者,其中,所述第一电极的所述重叠部和所述第二电极的至少一者具有朝向所述衬底基板的凹陷,且所述凹陷的开口的面积大于所述凹陷的底部的面积。

    移位寄存单元及其驱动方法、栅极驱动电路、显示装置

    公开(公告)号:CN107134249B

    公开(公告)日:2020-03-13

    申请号:CN201710537800.0

    申请日:2017-07-04

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供一种移位寄存单元,包括:输入模块,与移位寄存单元的输入端、上拉节点相连,用于在输入端接收到有效信号时为上拉节点充电;上拉模块,与第一时钟信号端、输出端和上拉节点相连,用于在上拉节点达到有效电位时,将输出端与第一时钟信号端导通;自举模块,两端分别与上拉节点和输出端连;上拉控制模块,与上拉节点相连,用于在上拉节点的电位高于有效电位时,对上拉节点放电;复位模块,与复位端、上拉节点、输出端和无效信号端相连,用于在复位端接收到有效信号时,将上拉节点和输出端均与无效信号端导通。本发明还提供一种移位寄存单元的驱动方法、栅极驱动电路和显示装置。本发明能防止因上拉节点电位过高而导致的晶体管特性漂移。

    像素电路、其驱动方法、电致发光显示面板及显示装置

    公开(公告)号:CN108335668A

    公开(公告)日:2018-07-27

    申请号:CN201710046234.3

    申请日:2017-01-20

    IPC分类号: G09G3/3225

    摘要: 本发明公开了一种像素电路、其驱动方法、电致发光显示面板及显示装置,该像素电路包括第一开关模块、第二开关模块、发光模块、以及双驱动模块,通过对像素电路的改进,使得双驱动模块的第一驱动端与第一节点连接,第二驱动端与第二节点连接,在第一栅线信号端和第二栅线信号端交替输入栅线扫描信号时,第一开关模块与第二开关模块交替工作,进而使得双驱动模块的第一驱动端与第二驱动端交替工作,从而驱动至发光模块发光;如此,通过两个驱动端的交替工作,避免了双驱动模块的一个驱动端因长期处于工作状态而导致的电压不稳定,保证了像素灰阶亮度的稳定性,消除了显示不良。

    一种OLED像素电路及其驱动方法、显示装置

    公开(公告)号:CN107123396A

    公开(公告)日:2017-09-01

    申请号:CN201710571096.0

    申请日:2017-07-13

    IPC分类号: G09G3/3233

    CPC分类号: G09G3/3233

    摘要: 本发明的实施例提供一种OLED像素电路及其驱动方法、显示装置,涉及显示技术领域,可解决因驱动晶体管产生阈值电压漂移,而导致显示不良的问题。所述OLED像素电路,包括第一驱动模块、第二驱动模块、以及发光模块;第一驱动模块,分别连接第一扫描信号输入端、第一数据信号输入端、第一电压端和发光模块的第一极,用于在第一扫描信号输入端、第一数据信号输入端、和第一电压端的控制下,驱动发光模块发光;第二驱动模块,分别连接第二扫描信号输入端、第二数据信号输入端、第二电压端和发光模块的第一极,用于在第二扫描信号输入端、第二数据信号输入端、和第二电压端的控制下,驱动发光模块发光;发光模块的第二极还连接第三电压端。