测试电路、显示基板、显示面板及测试方法

    公开(公告)号:CN110875001A

    公开(公告)日:2020-03-10

    申请号:CN201911207671.4

    申请日:2019-11-29

    IPC分类号: G09G3/00

    摘要: 本发明提供了一种测试电路、显示基板、显示面板及测试方法,涉及显示技术领域,该显示面板可以在无需去除芯片的情况下,完成VT曲线测试,极大降低了生产成本。一种测试电路包括:第一测试端、控制单元、第一开关、第二开关;第一开关连接芯片,用于控制芯片的显示信号;第一测试端连接第二开关,用于传输第一测试信号;第一开关和第二开关分别连接数据线;控制单元分别连接第一开关和第二开关,用于在测试阶段,关闭第一开关、打开第二开关,使得第一测试信号传输至数据线;还用于在显示阶段,打开第一开关、关闭第二开关,使得显示信号传输至数据线。本发明适用于测试电路的制作。

    移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

    公开(公告)号:CN108573667A

    公开(公告)日:2018-09-25

    申请号:CN201710137323.9

    申请日:2017-03-09

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,移位寄存器单元包括第一输入端、第二输入端、第一上拉节点、第二上拉节点、复位端、信号输出端、时钟信号端及第一输入模块,与第一输入端、第一上拉节点相连;第二输入模块,与第二输入端、第二上拉节点相连;上拉晶体管,为双栅薄膜晶体管,其第一栅极与第一上拉节点相连,第二栅极与第二上拉节点相连,源极和漏极中的一者与时钟信号端连、另一者与信号输出端连;第一电容,连接在第一上拉节点与信号输出端之间;第二电容,连接在第二上拉节点与信号输出端之间;复位模块,与第一上拉节点、第二上拉节点、复位端和无效信号端相连。本发明能减少上拉晶体管的阈值特性漂移。

    栅极驱动电路及其检测方法、阵列基板、显示装置

    公开(公告)号:CN105590607B

    公开(公告)日:2018-09-14

    申请号:CN201610136463.X

    申请日:2016-03-10

    IPC分类号: G09G3/36

    摘要: 本发明公开了一种栅极驱动电路及其检测方法、阵列基板、显示装置,属于显示技术领域。所述栅极驱动电路包括多个级联的栅极驱动单元、接入单元、第一信号线和第二信号线,每个接入单元分别与对应的栅极驱动单元、对应的栅极驱动单元的下一级的栅极驱动单元连接,奇数级的栅极驱动单元对应的接入单元与第一信号线连接,第一信号线通过接入单元检测奇数级的栅极驱动单元的输出信号,偶数级的栅极驱动单元对应的接入单元与第二信号线连接,第二信号线通过接入单元检测偶数级的栅极驱动单元的输出信号。本发明检测时只需将第一信号线和第二信号线分别与示波器连接即可确定各级的栅极驱动单元是否存在缺陷,操作简单方便,检测效率大大提高。

    像素电路、其驱动方法、电致发光显示面板及显示装置

    公开(公告)号:CN108335668B

    公开(公告)日:2019-09-27

    申请号:CN201710046234.3

    申请日:2017-01-20

    IPC分类号: G09G3/3225

    摘要: 本发明公开了一种像素电路、其驱动方法、电致发光显示面板及显示装置,该像素电路包括第一开关模块、第二开关模块、发光模块、以及双驱动模块,通过对像素电路的改进,使得双驱动模块的第一驱动端与第一节点连接,第二驱动端与第二节点连接,在第一栅线信号端和第二栅线信号端交替输入栅线扫描信号时,第一开关模块与第二开关模块交替工作,进而使得双驱动模块的第一驱动端与第二驱动端交替工作,从而驱动至发光模块发光;如此,通过两个驱动端的交替工作,避免了双驱动模块的一个驱动端因长期处于工作状态而导致的电压不稳定,保证了像素灰阶亮度的稳定性,消除了显示不良。

    移位寄存器、栅极驱动电路及其驱动方法、显示装置

    公开(公告)号:CN106683632B

    公开(公告)日:2019-04-12

    申请号:CN201710136096.8

    申请日:2017-03-08

    IPC分类号: G09G3/36 G11C19/28

    摘要: 本发明提供一种移位寄存器、栅极驱动电路及其驱动方法、显示装置,其可解决现有的GOA驱动电路中,因上拉节点电位过高导致的液晶面板产生AD等显示不良的问题。本发明的移位寄存器,包括输入模块、输出模块、降压模块;输入模块,用于在输入阶段,根据信号输入端所输入的信号,对上拉节点充电至第一电位;输出模块,用于在输出阶段,将上拉节点的电位上拉至第二电位;降压模块,用于在输出阶段,上拉节点的电位被上拉至第二电位后,将上拉节点的电位从第二电位拉低至第三电位,其中,第三电位大于第一电位;输出模块,还用于在输出阶段,在上拉节点的控制下,将第一时钟信号输入端所输入的第一时钟信号,通过信号输出端进行输出。