-
公开(公告)号:CN109727568B
公开(公告)日:2022-05-06
申请号:CN201910179651.4
申请日:2019-03-11
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/20
摘要: 本发明提供一种栅极驱动单元及方法、栅极驱动电路和显示装置。栅极驱动单元包括第一下拉节点控制电路、第二下拉节点控制电路和上拉节点复位电路;第一下拉节点控制电路用于在上拉节点的电位的控制下,控制导通或断开第一下拉节点与第二控制电压端之间的连接;第二下拉节点控制电路用于在上拉节点的电位的控制下,控制导通或断开第二下拉节点与第一控制电压端之间的连接;上拉节点复位电路用于在第一下拉节点的电位的控制下,控制上拉节点与第二控制电压端之间连通,在第二下拉节点的电位的控制下,控制上拉节点与第一控制电压端之间连通。本发明改善栅极驱动单元中的晶体管的阈值电压漂移,使栅极驱动单元不会输出异常。
-
公开(公告)号:CN106876386B
公开(公告)日:2019-12-20
申请号:CN201710086370.5
申请日:2017-02-17
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: H01L27/02 , H01L27/12 , H01L29/786 , H01L21/336
摘要: 一种薄膜晶体管及其制备方法、阵列基板、显示面板。该薄膜晶体管包括:衬底基板;以及设置于所述衬底基板上的栅电极、栅绝缘层、有源层、和源漏电极层,所述源漏电极层包括源电极和漏电极,其中所述薄膜晶体管还包括设置在所述有源层周围的挡光层。该挡光层设置在有源层的周围,可以防止有源层的侧表面受到光的照射,从而减小因光照射有源层产生的光生载流子导致的薄膜晶体管漏电流。
-
公开(公告)号:CN109147633A
公开(公告)日:2019-01-04
申请号:CN201811216974.8
申请日:2018-10-18
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/00
CPC分类号: G09G3/006
摘要: 本发明涉及显示器技术领域,提出一种显示面板检测电路,该检测电路包括多级第一开关晶体管、第一控制线、第二控制线、第三控制线、第四控制线、第一信号线、第二信号线。每一级第一开关晶体管的第一端与对应的栅线连接;第一控制线与第2Nx+2y+1级第一开关晶体管的控制端连接;第二控制线与第2Nx+2y+2级第一开关晶体管的控制端连接;第三控制线与第N(2x+1)+2y+1级第一开关晶体管的控制端连接;第四控制线与第N(2x+1)+2y+2级第一开关晶体管的控制端连接,其中,0<x,0<2y+1<2y+2≤N;第一信号线与第2Mx+y级第一开关晶体管第二端连接;第二信号线与第M(2x+1)+y级第一开关晶体管第二端连接,其中,0≤x,0<y≤M。本公开提供的检测电路可以快速定位故障栅线。
-
公开(公告)号:CN105590607A
公开(公告)日:2016-05-18
申请号:CN201610136463.X
申请日:2016-03-10
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G09G3/36
CPC分类号: G01R31/2601 , G01R31/00 , G09G3/36 , G11C19/28 , G11C29/00 , G11C29/021 , G11C29/22 , G11C29/32 , G11C29/50012 , G11C29/56012 , G11C2029/3202 , G11C2029/5602 , G09G3/3648 , G09G3/3677
摘要: 本发明公开了一种栅极驱动电路及其检测方法、阵列基板、显示装置,属于显示技术领域。所述栅极驱动电路包括多个级联的栅极驱动单元、接入单元、第一信号线和第二信号线,每个接入单元分别与对应的栅极驱动单元、对应的栅极驱动单元的下一级的栅极驱动单元连接,奇数级的栅极驱动单元对应的接入单元与第一信号线连接,第一信号线通过接入单元检测奇数级的栅极驱动单元的输出信号,偶数级的栅极驱动单元对应的接入单元与第二信号线连接,第二信号线通过接入单元检测偶数级的栅极驱动单元的输出信号。本发明检测时只需将第一信号线和第二信号线分别与示波器连接即可确定各级的栅极驱动单元是否存在缺陷,操作简单方便,检测效率大大提高。
-
公开(公告)号:CN109147633B
公开(公告)日:2022-05-20
申请号:CN201811216974.8
申请日:2018-10-18
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/00
摘要: 本发明涉及显示器技术领域,提出一种显示面板检测电路,该检测电路包括多级第一开关晶体管、第一控制线、第二控制线、第三控制线、第四控制线、第一信号线、第二信号线。每一级第一开关晶体管的第一端与对应的栅线连接;第一控制线与第2Nx+2y+1级第一开关晶体管的控制端连接;第二控制线与第2Nx+2y+2级第一开关晶体管的控制端连接;第三控制线与第N(2x+1)+2y+1级第一开关晶体管的控制端连接;第四控制线与第N(2x+1)+2y+2级第一开关晶体管的控制端连接,其中,0<x,0<2y+1<2y+2≤N;第一信号线与第2Mx+y级第一开关晶体管第二端连接;第二信号线与第M(2x+1)+y级第一开关晶体管第二端连接,其中,0≤x,0<y≤M。本公开提供的检测电路可以快速定位故障栅线。
-
公开(公告)号:CN106876416B
公开(公告)日:2020-02-11
申请号:CN201710204003.0
申请日:2017-03-30
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: H01L27/12 , H01L27/02 , G02F1/1362 , H01L23/60
摘要: 本公开提供了一种静电放电单元、阵列基板和显示面板。该静电放电单元包括:有源层、第一栅极和第二栅极以及第一电极和第二电极,所述第一栅极和所述第二栅极彼此间隔开并与所述有源层相绝缘,所述第一电极和所述第二电极彼此间隔开并分别与所述有源层连接,并且所述第一栅极与所述第一电极电连接,所述第二栅极与所述第二电极电连接。上述静电放电单元在实现双向静电释放的同时降低了静电放电单元的占用空间。
-
公开(公告)号:CN106683607B
公开(公告)日:2019-11-05
申请号:CN201710008154.9
申请日:2017-01-05
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
摘要: 本发明公开了一种移位寄存器、栅极驱动电路及显示面板,该种移位寄存器中,上拉模块用于拉高第一节点的电位;下拉模块用于拉低第一节点的电位;第一控制模块用于控制第二节点的电位;第二控制模块维持或降低第一节点的电位;输出模块用于输出扫描信号。这样通过上拉模块、下拉模块、第一控制模块、第二控制模块和输出模块可以实现扫描信号的正常输出,同时通过第二控制模块控制第一节点的电位,在保证输出模块可以在第一节点的控制下正常输出扫描信号的同时,降低第一节点的电位,从而避免第一节点的电位过高造成的移位寄存器输出扫描信号的稳定性较差的问题。
-
公开(公告)号:CN106683607A
公开(公告)日:2017-05-17
申请号:CN201710008154.9
申请日:2017-01-05
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
摘要: 本发明公开了一种移位寄存器、栅极驱动电路及显示面板,该种移位寄存器中,上拉模块用于拉高第一节点的电位;下拉模块用于拉低第一节点的电位;第一控制模块用于控制第二节点的电位;第二控制模块维持或降低第一节点的电位;输出模块用于输出扫描信号。这样通过上拉模块、下拉模块、第一控制模块、第二控制模块和输出模块可以实现扫描信号的正常输出,同时通过第二控制模块控制第一节点的电位,在保证输出模块可以在第一节点的控制下正常输出扫描信号的同时,降低第一节点的电位,从而避免第一节点的电位过高造成的移位寄存器输出扫描信号的稳定性较差的问题。
-
公开(公告)号:CN106531117A
公开(公告)日:2017-03-22
申请号:CN201710008449.6
申请日:2017-01-05
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
摘要: 本发明公开了一种移位寄存器、其驱动方法、栅极集成驱动电路及显示装置,通过对输入控制模块的改进,将第一节点的电位调整为第一电位,使第一电位大于或等于维持输出控制模块正常工作时的电位,且小于有效脉冲信号的电位,即降低第一节点在工作时间段的电位,不仅避免了在移位寄存器输出栅极扫描信号的阶段因第一节点的电位过高,而导致与第一节点相连的薄膜晶体管的特性发生变化,同时抑制了薄膜晶体管阈值电压的漂移,提高了移位寄存器输出栅极扫描信号的稳定性,进而提高了液晶显示面板的良率。
-
公开(公告)号:CN109061713B
公开(公告)日:2020-06-30
申请号:CN201810896670.4
申请日:2018-08-08
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G01T1/24 , H01L27/146
摘要: 本发明提供了一种像素电路、阵列基板、X射线强度检测装置和方法。像素电路包括第一晶体管、第二晶体管、存储电容、感光元件、第一控制线、第二控制线、第一数据线和第二数据线;第一晶体管和第二晶体管均为双栅晶体管;第一晶体管的底栅极连接第一控制线,顶栅极连接第二控制线,第一极连接存储电容,第二极连接第一数据线;第二晶体管的底栅极连接第二控制线,顶栅极连接第一控制线,第一极连接存储电容,第二极连接第二数据线;存储电容连接感光元件。本发明实施例可以降低阵列基板承受的电压,从而延长阵列基板的使用寿命。
-
-
-
-
-
-
-
-
-