包括累加增量调制器的设备和生成累加增量调制器中的量化信号的方法

    公开(公告)号:CN100539435C

    公开(公告)日:2009-09-09

    申请号:CN200580029451.7

    申请日:2005-06-23

    IPC分类号: H03M3/02 H03L7/197

    摘要: 一种生成累加增量调制器(25)中的量化信号的方法包括步骤:将调制器输入信号经由至少一个积分器(12,13)馈送到量化器(15);在所述量化器(15)中生成量化信号;将所述量化信号馈送回来,以将其从所述调制器输入信号中减掉;和生成要施加到累加增量调制器中的点上的抖动信号。抖动信号是根据控制信号施加到累加增量调制器(25)中的多个不同点(11,14)中的一个选定点上的。按照这种方式,给出了一种生成累加增量调制器中的量化信号的方法,该方法为应用的不同模式给出最佳结果,比如蓝牙接收机中的相位调制模式和频率调制模式。

    带通德尔塔西格马舍位器和多位数字信号的舍位方法

    公开(公告)号:CN1695308A

    公开(公告)日:2005-11-09

    申请号:CN02829864.0

    申请日:2002-12-23

    IPC分类号: H04B1/10 H03B21/00 H03H7/30

    摘要: 一种带通德尔塔西格马舍位器,该舍位器将多位数字输入信号舍位为具有选择的数量的数字输入信号的最高有效数据位的数字输出信号(24),以及一种多位数字信号的舍位方法。输入信号的剩余的最低有效数据位(3),(a)时间延迟(26)等于在连续的输入信号间的时间的一段时间,并且乘以关于选择的频率与输入信号的频率的比的数(30),并且相乘结果加(32)到输入信号的符号扩展(11),以及(b)时间延迟等于在连续的输入信号间的时间的两倍的一段时间,并且在反相(28)后加(32)到输入信号的符号扩展。

    信号处理电路
    13.
    发明公开

    公开(公告)号:CN1291003A

    公开(公告)日:2001-04-11

    申请号:CN00128673.0

    申请日:2000-09-20

    发明人: 迈克尔·R·梅

    IPC分类号: H03M1/66 H03M3/02

    摘要: 一种模拟/数字或数字/模拟系统,包含一个转换器。为转换器提供时钟信号,其频率为fs。频率fs是从频率为fs/N的晶体频率导出的,导出中使用了一种边沿触发的时钟倍频器,时钟倍频器将晶体频率乘以因子N。其结果是一种低成本时钟的解决方案,将时钟抖动集中在局部频率fs/N处。然后,使用Σ-Δ处理电路在时钟抖动噪声高的相同频率处设置量化噪声的零点,从而抵消了这两种类型噪声的不利的积累效果。

    D/A转换器电路和数字输入D类放大器

    公开(公告)号:CN101662287A

    公开(公告)日:2010-03-03

    申请号:CN200910170607.3

    申请日:2009-08-28

    IPC分类号: H03M1/66 H03F3/217

    摘要: 本发明提供了D/A转换器电路和数字输入D类放大器,实现高精度D/A转换并能在输入信号低的情况中防止极限循环分量出现,还能够防止抖动信号的影响出现在D/A转换结果的模拟信号中。抖动信号生成部分(505)输出作为交流信号的抖动信号(DITHER)和与该抖动信号反相的反转抖动信号(DITHER_N)。DEM解码器(502)处理包括抖动信号(DITHER)分量的输入数字信号并输出具有与待处理的输入数字信号相符合的“1”或“0”密度的多系列时间序列数字信号。模拟加法部分(503)将多系列时间序列数字信号和反转抖动信号(DITHER_N)分别转换为模拟信号并将其相加,并输出作为数/模转换结果的模拟信号。

    多级噪声整型调制器及频率合成器

    公开(公告)号:CN101399551A

    公开(公告)日:2009-04-01

    申请号:CN200810212159.4

    申请日:2008-09-09

    发明人: 张湘辉

    IPC分类号: H03M3/02 H03L7/18

    摘要: 本发明揭露一种多级噪声整型调制器及频率合成器。多级噪声整型调制器接收分数式输入值,产生整数式输出值,及包括三个串联一阶∑Δ调制器,多个第一乘法器,第一加法器,第二乘法器及第二加法器,并且每一串联一阶∑Δ调制器包括一个累加器。每一第一乘法器分别耦接对应的累加器。第一加法器接收分数式输入值。第二乘法器耦接于第一加法器及串联一阶∑Δ调制器之间。第二加法器耦接于串联一阶∑Δ调制器,用以产生整数式输出值。本发明的多级噪声整型调制器需较少的逻辑电路来减低带内的分数杂散。使用本发明的多级噪声整型调制器,不需如现有技术般严格的频率合成器中的电流匹配要求。

    用于控制噪声整形设备的输出中的瞬态响应的系统和方法

    公开(公告)号:CN101371446A

    公开(公告)日:2009-02-18

    申请号:CN200780002413.1

    申请日:2007-01-16

    IPC分类号: H03M3/00

    CPC分类号: H03M7/3011 H03M7/3026

    摘要: 在多位数字噪声整形设备中实现的、用于当噪声整形设备退出限幅状态时减少或消除不期望的瞬态响应的系统和方法。在一个实施方式中,噪声整形设备包括量化器、滤波器和滤波器控制单元,所述滤波器控制单元检测量化器中的限幅并动态调整滤波器的内部状态值的允许范围。在一个实施方式中,为滤波器中的每个状态值提供限幅机构以便如果状态值超过相应的限幅水平则对该状态值限幅。当量化器限幅时,每个状态值的限幅水平较低,而当量化器没有限幅时,每个状态值的限幅水平较高。每个状态值的限幅水平可从当前水平直接转变或逐渐地转变到目标水平(目标水平在量化器限幅时较低,且在量化器没有限幅时较高)。

    包括信号转换器的用户设备

    公开(公告)号:CN101023584A

    公开(公告)日:2007-08-22

    申请号:CN200580031844.1

    申请日:2005-07-12

    摘要: 一种用户设备(1,11),包括信号转换器(2,12),用于将输入信号转换为输出信号。信号转换器(2,12)包括无序高频振动发生器(3,13,23,33),以减小或衰减由作为慢变信号、或具有较小的振幅或包括DC分量的输入信号产生的图案噪声或空闲音。无序高频振动发生器(3,13,23,33)产生无序高频振动信号,无序高频振动信号对图案噪声和空闲音进行充分地去相关。信号转换器(2,12)组成重复采样转换器或sigma-delta调制器或delta-sigma调制器。无序高频振动发生器(3,13,23,33)包括晶体管电路(34)和经由开关(36,37)彼此相连的放大器(35)。晶体管电路(34)包括三个晶体管(41-43)。

    信号处理电路
    20.
    发明授权

    公开(公告)号:CN1196267C

    公开(公告)日:2005-04-06

    申请号:CN00128673.0

    申请日:2000-09-20

    发明人: 迈克尔·R·梅

    IPC分类号: H03M1/66 H03M3/02

    摘要: 一种模拟/数字或数字/模拟系统,包含一个转换器。为转换器提供时钟信号,其频率为fs。频率fs是从频率为fs/N的晶体频率导出的,导出中使用了一种边沿触发的时钟倍频器,时钟倍频器将晶体频率乘以因子N。其结果是一种低成本时钟的解决方案,将时钟抖动集中在局部频率fs/N处。然后,使用∑-Δ处理电路在时钟抖动噪声高的相同频率处设置量化噪声的零点,从而抵消了这两种类型噪声的不利的积累效果。