-
公开(公告)号:CN105264777B
公开(公告)日:2019-07-09
申请号:CN201480031974.4
申请日:2014-04-08
申请人: 美国思睿逻辑有限公司
CPC分类号: H04R3/02 , H03F1/26 , H03F3/16 , H03F2200/372 , H03M3/00 , H03M3/39 , H03M3/424 , H03M3/458 , H03M3/50 , H03M7/3026 , H03M7/3028 , H04R3/00 , H04R3/002 , H04R3/007 , H04R19/04 , H04R29/001
摘要: 根据本发明的实施例,一种数字麦克风系统可包括麦克风换能器和数字处理系统。麦克风换能器可被配置为生成表示入射到所述麦克风换能器上的音频声音的模拟输入信号。数字处理系统可被配置为将所述模拟输入信号转换为具有多个(例如,3个以上)量化电平的第一数字信号,并在数字域中,处理所述第一数字信号以将所述第一数字信号压缩为具有比所述第一数字信号的量化电平更少的量化电平(例如,+1,0,‑1)的第二数字信号。
-
公开(公告)号:CN108141203A
公开(公告)日:2018-06-08
申请号:CN201680056640.1
申请日:2016-09-15
申请人: 美高森美半导体无限责任公司
发明人: F·阿尔法埃马利克扎德 , M·阿利阿默德
CPC分类号: H03L7/0991 , G06F1/022 , H03M3/328 , H03M3/424 , H03M3/50
摘要: 一种用于减小由非线性处理元件引入到数字信号中的抖动的方法涉及向包括第一非线性处理元件的第一信号路径应用表示该数字信号的输入字,以及向包括第二非线性处理元件的第二信号路径应用该输入字的互补版本。共模颤动信号被注入在非线性处理元件上游的每条信号路径。非线性处理元件的输出被组合以产生共模颤动信号被移除的共同输出。
-
公开(公告)号:CN106357273A
公开(公告)日:2017-01-25
申请号:CN201610524237.9
申请日:2016-07-05
申请人: 恩智浦有限公司
发明人: 吕西安·约翰内斯·布伦默斯 , 穆罕默德·博拉特凯尔
IPC分类号: H03M3/00
摘要: 一种∑-Δ调制器,其包括:彼此串联的多个滤波器级,其中所述多个滤波器级中的至少一个被配置成提供滤波器输出信号;以及多个增益级,每个增益级被配置成提供增益输出信号。所述∑-Δ调制器还包括:滤波器输出切换元件,所述滤波器输出切换元件被配置成将所述滤波器输出信号选择性地耦合到所述多个增益级中的一个增益级的输入端;以及多个滤波器输入切换元件。所述多个滤波器输入切换元件中的每一个与所述多个滤波器级中的一个相关联,其中所述多个滤波器输入切换元件被配置成将所述增益级输出信号中的一个选择性地耦合到所述多个滤波器级中的其相关联的一个滤波器级的输入端。
-
公开(公告)号:CN106253907A
公开(公告)日:2016-12-21
申请号:CN201610388699.2
申请日:2016-06-02
申请人: 亚德诺半导体集团
IPC分类号: H03M3/00
摘要: 本发明涉及使用旋转电阻器环生成比较器阈值。数据转换器将模拟形式的信号转换成数字形式或者将信号从数字形式转换成模拟形式。由于本来应相同的器件(一元元件)之间的失配,一些数据转换器输出会具有不合需要的特性,诸如非线性。基于伪随机序列来混排一元元件的输入是一种能够随时间推移而平衡失配的技术。然而,混排通常需要复杂的开关矩阵,并且可能影响转换器的速度。为解决失配,用于旋转比较器阈值的高速技术被实现以有效地旋转一元数模转换器元件阵列。该技术尤其有益于解决在德尔塔-西格玛模数转换器内重构量化模拟信号的一元数模转换器中的失配。
-
公开(公告)号:CN102801424B
公开(公告)日:2015-06-24
申请号:CN201210322266.9
申请日:2012-09-03
申请人: 中国科学院微电子研究所
摘要: 本发明提供一种Sigma-Delta调制器及模数转换器;Sigma-Delta调制器包括量化器、修正模块和RC积分器;其中,所述修正模块包括预定电阻,通过所述预定电阻产生修正电平;所述修正模块,用于利用所述量化器中的比较器将所述修正电平与预定参考电压进行比较,从而产生数字修正信号,根据所述数字修正信号对所述RC积分器中的电阻修正阵列中的电阻进行修正;所述预定电阻与所述RC积分器中的电阻修正阵列中的电阻的类型相同;本发明能够修正RC积分器中的电阻偏差。
-
公开(公告)号:CN103795670A
公开(公告)日:2014-05-14
申请号:CN201310507849.3
申请日:2013-10-24
申请人: 晨星半导体股份有限公司
CPC分类号: H03M3/50 , H03M7/3042 , H04L5/06 , H04L27/20
摘要: 本发明提出一种信号处理装置及其信号处理方法。本发明所提出的信号处理装置包括:一调制器根据一信息承载数字信号产生一基频数字信号。该基频数字信号具有随时间变化且由一串复数数据字语定义的相位与振幅。各复数数据字语具有一同相成分及一正交成分。一噪声移频调制器根据该基频数字信号产生噪声移频后数字信号,使该噪声移频调制器中的量化噪声被一噪声转移函数的频谱零衰减。该频谱零是根据对应于一选定输出频率的一噪声移频参数所决定,该选定输出频率是自多个输出频率中选出。一信号转换器产生承载于一模拟载波信号的一模拟信号。该模拟载波信号具有该选定输出频率。
-
公开(公告)号:CN103081363A
公开(公告)日:2013-05-01
申请号:CN201180042958.1
申请日:2011-04-28
申请人: 松下电器产业株式会社
IPC分类号: H03M3/02
CPC分类号: H03M3/50 , H03F3/45076 , H03M3/438
摘要: 本发明的德尔塔西格玛调制器具备:积分器(1),具有运算放大器(10);量化器(2),对积分器的输出进行量化;第一D/A变换器(3),将量化器的数字输出变换为电流信号,向运算放大器的反相输入端进行负反馈;前馈路径(4),将积分器的输入信号前馈至量化器的输入端;和第二D/A变换器(5),将量化器的数字输出变换为电流信号,向量化器的输入端进行负反馈。积分器(1)具有:电阻元件(11),一端与该积分器的输入信号连接、且另一端与运算放大器的反相输入端连接;n个电容性电路(12),在运算放大器的反相输入端与输出端之间彼此串联连接;和n-1个电阻元件(13),各自的一端与电容性电路彼此的连接点连接、且另一端与公共节点连接。
-
公开(公告)号:CN102163975A
公开(公告)日:2011-08-24
申请号:CN201010224818.3
申请日:2010-07-05
申请人: 台湾积体电路制造股份有限公司
发明人: 马汀·肯亚
IPC分类号: H03M1/68
CPC分类号: H03M3/50 , H03M7/3022
摘要: 本发明提供一种三角积分数字至模拟转换器及其操作方法,该数字至模拟转换器包括第一级,包括三角积分噪声整形回路,其中该第一级用以接收一输入信号,该第一级包括一第一量化器,具有第一量化误差,而该第一级提供一第一级输出;第一DAC,用以接收该第一级输出并提供第一模拟输出;第二级,用以接收该第一量化误差;第二DAC,用以接收该数字微分器输出并提供一第二模拟输出;一加法器,用以将该第一模拟输出与该第二模拟输出相加,以提供一第三模拟输出;该第二级用以对该数字微分器提供一第二级输出,以消除该第一量化误差并抑制该第三模拟输出中的该带内噪声。本发明可在使用较少元件数量及消耗较少功率的情况下达到相对高的解析度。
-
公开(公告)号:CN1954493A
公开(公告)日:2007-04-25
申请号:CN200480043059.3
申请日:2004-05-26
申请人: 罗姆股份有限公司
发明人: 山口晴久
摘要: 本发明提供一种可以输入任意频率的时钟、并可以简化使用上的制约的用于DA转换器的系统时钟生成电路。在用于DA转换器的系统时钟生成电路中,所述DA转换器可以将由Δ∑调制方式得到的1比特数字输入数据解调成与内部系统时钟同步的模拟输出数据来进行输出,在系统时钟生成电路中,具备:输入具有规定的重复频率的外部系统时钟与LR时钟(LRCLK)、累计包含于LR时钟的1周期中的外部系统时钟的时钟数的计数器电路,根据由计数器电路累计的计数值生成以规定的抽除定时来抽除外部系统时钟的屏蔽信号的定时生成电路,由屏蔽信号屏蔽外部系统时钟并抽除被屏蔽的部分的时钟,生成内部系统时钟的屏蔽电路。
-
公开(公告)号:CN1197239C
公开(公告)日:2005-04-13
申请号:CN99808809.9
申请日:1999-05-27
申请人: 艾利森电话股份有限公司
CPC分类号: H03G3/3047 , H03M3/50 , H03M7/3015
摘要: 为了增加输入到功放中的信号的分辨率,本系统包括了一个功率控制电路,它采用了存储在存储装置中的∑-Δ调制值。在从可寻址存储器中检出后,这些值在送到功放的控制输入端之前仅加到低通滤波器上。使用∑-Δ调制值可使通信装置的功率控制电路中所用的硬件减少,并通过从信号中除去噪声元而使信号分辨率提高。
-
-
-
-
-
-
-
-
-