∑-Δ调制器
    3.
    发明公开

    公开(公告)号:CN106357273A

    公开(公告)日:2017-01-25

    申请号:CN201610524237.9

    申请日:2016-07-05

    IPC分类号: H03M3/00

    摘要: 一种∑-Δ调制器,其包括:彼此串联的多个滤波器级,其中所述多个滤波器级中的至少一个被配置成提供滤波器输出信号;以及多个增益级,每个增益级被配置成提供增益输出信号。所述∑-Δ调制器还包括:滤波器输出切换元件,所述滤波器输出切换元件被配置成将所述滤波器输出信号选择性地耦合到所述多个增益级中的一个增益级的输入端;以及多个滤波器输入切换元件。所述多个滤波器输入切换元件中的每一个与所述多个滤波器级中的一个相关联,其中所述多个滤波器输入切换元件被配置成将所述增益级输出信号中的一个选择性地耦合到所述多个滤波器级中的其相关联的一个滤波器级的输入端。

    使用旋转电阻器环生成比较器阈值

    公开(公告)号:CN106253907A

    公开(公告)日:2016-12-21

    申请号:CN201610388699.2

    申请日:2016-06-02

    IPC分类号: H03M3/00

    摘要: 本发明涉及使用旋转电阻器环生成比较器阈值。数据转换器将模拟形式的信号转换成数字形式或者将信号从数字形式转换成模拟形式。由于本来应相同的器件(一元元件)之间的失配,一些数据转换器输出会具有不合需要的特性,诸如非线性。基于伪随机序列来混排一元元件的输入是一种能够随时间推移而平衡失配的技术。然而,混排通常需要复杂的开关矩阵,并且可能影响转换器的速度。为解决失配,用于旋转比较器阈值的高速技术被实现以有效地旋转一元数模转换器元件阵列。该技术尤其有益于解决在德尔塔-西格玛模数转换器内重构量化模拟信号的一元数模转换器中的失配。

    一种Sigma-Delta调制器及模数转换器

    公开(公告)号:CN102801424B

    公开(公告)日:2015-06-24

    申请号:CN201210322266.9

    申请日:2012-09-03

    发明人: 赵喆 陈岚 吕志强

    IPC分类号: H03M3/00 H03M1/12

    摘要: 本发明提供一种Sigma-Delta调制器及模数转换器;Sigma-Delta调制器包括量化器、修正模块和RC积分器;其中,所述修正模块包括预定电阻,通过所述预定电阻产生修正电平;所述修正模块,用于利用所述量化器中的比较器将所述修正电平与预定参考电压进行比较,从而产生数字修正信号,根据所述数字修正信号对所述RC积分器中的电阻修正阵列中的电阻进行修正;所述预定电阻与所述RC积分器中的电阻修正阵列中的电阻的类型相同;本发明能够修正RC积分器中的电阻偏差。

    德尔塔西格玛调制器、积分器、及无线通信装置

    公开(公告)号:CN103081363A

    公开(公告)日:2013-05-01

    申请号:CN201180042958.1

    申请日:2011-04-28

    IPC分类号: H03M3/02

    摘要: 本发明的德尔塔西格玛调制器具备:积分器(1),具有运算放大器(10);量化器(2),对积分器的输出进行量化;第一D/A变换器(3),将量化器的数字输出变换为电流信号,向运算放大器的反相输入端进行负反馈;前馈路径(4),将积分器的输入信号前馈至量化器的输入端;和第二D/A变换器(5),将量化器的数字输出变换为电流信号,向量化器的输入端进行负反馈。积分器(1)具有:电阻元件(11),一端与该积分器的输入信号连接、且另一端与运算放大器的反相输入端连接;n个电容性电路(12),在运算放大器的反相输入端与输出端之间彼此串联连接;和n-1个电阻元件(13),各自的一端与电容性电路彼此的连接点连接、且另一端与公共节点连接。

    高解析度三角积分数字至模拟转换器及其操作方法

    公开(公告)号:CN102163975A

    公开(公告)日:2011-08-24

    申请号:CN201010224818.3

    申请日:2010-07-05

    发明人: 马汀·肯亚

    IPC分类号: H03M1/68

    CPC分类号: H03M3/50 H03M7/3022

    摘要: 本发明提供一种三角积分数字至模拟转换器及其操作方法,该数字至模拟转换器包括第一级,包括三角积分噪声整形回路,其中该第一级用以接收一输入信号,该第一级包括一第一量化器,具有第一量化误差,而该第一级提供一第一级输出;第一DAC,用以接收该第一级输出并提供第一模拟输出;第二级,用以接收该第一量化误差;第二DAC,用以接收该数字微分器输出并提供一第二模拟输出;一加法器,用以将该第一模拟输出与该第二模拟输出相加,以提供一第三模拟输出;该第二级用以对该数字微分器提供一第二级输出,以消除该第一量化误差并抑制该第三模拟输出中的该带内噪声。本发明可在使用较少元件数量及消耗较少功率的情况下达到相对高的解析度。

    系统时钟生成电路
    9.
    发明公开

    公开(公告)号:CN1954493A

    公开(公告)日:2007-04-25

    申请号:CN200480043059.3

    申请日:2004-05-26

    发明人: 山口晴久

    IPC分类号: H03K5/00 H03M3/02

    CPC分类号: H03K5/135 H03M3/50

    摘要: 本发明提供一种可以输入任意频率的时钟、并可以简化使用上的制约的用于DA转换器的系统时钟生成电路。在用于DA转换器的系统时钟生成电路中,所述DA转换器可以将由Δ∑调制方式得到的1比特数字输入数据解调成与内部系统时钟同步的模拟输出数据来进行输出,在系统时钟生成电路中,具备:输入具有规定的重复频率的外部系统时钟与LR时钟(LRCLK)、累计包含于LR时钟的1周期中的外部系统时钟的时钟数的计数器电路,根据由计数器电路累计的计数值生成以规定的抽除定时来抽除外部系统时钟的屏蔽信号的定时生成电路,由屏蔽信号屏蔽外部系统时钟并抽除被屏蔽的部分的时钟,生成内部系统时钟的屏蔽电路。