-
公开(公告)号:CN107071342B
公开(公告)日:2019-07-30
申请号:CN201611148500.5
申请日:2016-12-13
Applicant: 中国科学院计算技术研究所 , 北京中科睿芯科技有限公司
Abstract: 本发明提出一种异常事件自动推送及基于历史操作的监控方法及系统,涉及监控室内视频墙智能显示领域,该方法包括获取多路视频流,对所述多路视频流进行编解码操作,生成与每路所述视频流相对应的图像帧,通过识别算法对所述图像帧进行异常事件识别,获取与具有异常事件的图像帧相对应的某路视频流,显示所述某路视频流,并进行报警,其中按照设定的瞬时异常事件/长时间异常事件的区别时间阈值对异常事件进行异常类型的区分;以时间为坐标,记录用户对所述监控视频墙的历史操作,根据所述历史操作,播放所述历史操作中被操作频率大于等于一阈值的一路视频流。
-
公开(公告)号:CN109241342A
公开(公告)日:2019-01-18
申请号:CN201810811468.7
申请日:2018-07-23
Applicant: 中国科学院计算技术研究所
IPC: G06F16/73
Abstract: 本发明涉及一种基于深度线索的视频场景检索方法和系统,包括:获取样本视频,并将样本视频作为输入视频;将输入视频分割为场景片段,根据场景片段的视频场景信息,提取深度线索,对深度线索构成的空间数据降维,作为空间信息描述子;对输入视频进行帧采样得到关键帧,提取关键帧的特征,作为彩色信息描述子;建立空间信息描述子与彩色信息描述子的索引关系,得到场景描述子;对所有样本视频的场景描述子建立视频场景特征库;获取待检索视频,并作为输入视频,得到待检索视频的空间描述子与彩色信息描述子,并根据待检索视频的空间描述子,检索视频场景特征库,得到初步检索结果,对初步检索结果进行彩色特征筛选得到待检索视频的最终检索结果。
-
公开(公告)号:CN106445472B
公开(公告)日:2019-01-11
申请号:CN201610676302.X
申请日:2016-08-16
Applicant: 中国科学院计算技术研究所 , 北京中科睿芯科技有限公司
IPC: G06F9/38
Abstract: 本发明提出一种字符操作加速方法、装置、芯片、处理器,涉及计算机体系结构设计领域,该方法包括获取字符操作指令在流水线中的地址,根据所述地址译码获取双地址,并对所述双地址进行计算,将包括所述双地址的字符操作请求消息存储在字符操作访存请求队列中;根据所述字符操作请求消息对缓存进行命中检查,当所述双地址均命中时,获取所述双地址在所述缓存中相对应的两个数据,若未命中,则向所述缓存发送读请求;对所述两个数据进行并发处理,并将处理结果返回到通用寄存器。利用本发明,实现了对字符操作的加速,使得含有大量字符操作的算法和应用获得了高运行效率。
-
公开(公告)号:CN107071342A
公开(公告)日:2017-08-18
申请号:CN201611148500.5
申请日:2016-12-13
Applicant: 中国科学院计算技术研究所 , 北京中科睿芯科技有限公司
Abstract: 本发明提出一种异常事件自动推送及基于历史操作的监控方法及系统,涉及监控室内视频墙智能显示领域,该方法包括获取多路视频流,对所述多路视频流进行编解码操作,生成与每路所述视频流相对应的图像帧,通过识别算法对所述图像帧进行异常事件识别,获取与具有异常事件的图像帧相对应的某路视频流,显示所述某路视频流,并进行报警,其中按照设定的瞬时异常事件/长时间异常事件的区别时间阈值对异常事件进行异常类型的区分;以时间为坐标,记录用户对所述监控视频墙的历史操作,根据所述历史操作,播放所述历史操作中被操作频率大于等于一阈值的一路视频流。
-
公开(公告)号:CN104007956B
公开(公告)日:2017-08-04
申请号:CN201310062081.3
申请日:2013-02-27
Applicant: 华为技术有限公司 , 中国科学院计算技术研究所
IPC: G06F9/44
CPC classification number: G06F11/3466 , G06F2201/815 , G06F2201/865
Abstract: 本发明的实施例提供了一种操作系统进程识别跟踪及信息获取的方法和装置,涉及软件技术领域,能够在虚拟环境下有效地获取客户操作系统当前进程信息。该方法包括:识别客户操作系统当前进程,获取当前的寄存器现场信息;生成客户操作系统当前进程控制块字段偏移知识信息;通过当前的寄存器现场信息计算客户操作系统当前进程控制块基地址;根据客户操作系统当前进程控制块基地址和客户操作系统当前进程控制块字段偏移知识信息,利用进程信息获取函数读取客户操作系统当前进程信息。本发明应用于虚拟化环境下客户操作系统当前进程信息的获取。
-
公开(公告)号:CN106445472A
公开(公告)日:2017-02-22
申请号:CN201610676302.X
申请日:2016-08-16
Applicant: 中国科学院计算技术研究所 , 北京中科睿芯科技有限公司
IPC: G06F9/38
CPC classification number: G06F9/3818
Abstract: 本发明提出一种字符操作加速方法、装置、芯片、处理器,涉及计算机体系结构设计领域,该方法包括获取字符操作指令在流水线中的地址,根据所述地址译码获取双地址,并对所述双地址进行计算,将包括所述双地址的字符操作请求消息存储在字符操作访存请求队列中;根据所述字符操作请求消息对缓存进行命中检查,当所述双地址均命中时,获取所述双地址在所述缓存中相对应的两个数据,若未命中,则向所述缓存发送读请求;对所述两个数据进行并发处理,并将处理结果返回到通用寄存器。利用本发明,实现了对字符操作的加速,使得含有大量字符操作的算法和应用获得了高运行效率。
-
公开(公告)号:CN106339350A
公开(公告)日:2017-01-18
申请号:CN201610711933.0
申请日:2016-08-23
Applicant: 中国科学院计算技术研究所 , 北京中科睿芯科技有限公司
IPC: G06F15/173
CPC classification number: G06F15/17356 , G06F15/17306
Abstract: 本发明适用于计算机技术领域,提供了一种众核处理器片上访存距离优化的方法及其装置,所述方法包括如下步骤:步骤1,当存储控制器在所述众核处理器片上n*n拓扑结构的边上时,查找所述n*n拓扑结构中离所述存储控制器距离最近的顶点;步骤2,判断(n-1)能否被3整除,若能,则增加一条连线连接所述顶点及其所在对角线((0,0),(n-1,n-1))2/3的第一节点;若不能,则判断连接对应( , )的第一节点或( , )的第一节点的收益,并根据所述收益选择其中一个第一节点连接所述顶点;步骤3,将所述存储控制器与所述顶点连接。借此,本发明实现了有效减少节点和访存控制器之间的距离,从而减低众核处理器片片上网络的访存延迟。
-
公开(公告)号:CN102662868B
公开(公告)日:2015-08-19
申请号:CN201210134204.5
申请日:2012-05-02
Applicant: 中国科学院计算技术研究所 , 华为技术有限公司
IPC: G06F12/08
CPC classification number: G06F12/0864 , G06F1/3275 , G06F12/0833 , G06F12/0891 , G06F12/0895 , G06F2212/601 , G06F2212/6032 , G06F2212/621 , Y02B70/12 , Y02B70/123 , Y02D10/13 , Y02D10/14
Abstract: 本发明提供用于处理器的动态组相联高速缓存结构,该装置在读访问发生时首先判断待访问的缓存组中的各个缓存块的有效位,并根据每个缓存块的有效位来设置该缓存块所在的缓存路的使能位;然后,读出有效的缓存块并将访存地址中标记段与所读出的各缓存块的标记块进行比对,如果命中则根据访存地址中的偏移段从所命中的缓存块的数据块中读出数据。该装置在程序执行过程中,动态改变高速缓存装置的相联度,过滤掉对无效缓存块的读操作,在基本不增加设计复杂度和影响处理器性能的情况下,有效降低高速缓存的功耗,从而降低整个处理器的功耗。
-
公开(公告)号:CN101977313A
公开(公告)日:2011-02-16
申请号:CN201010288777.4
申请日:2010-09-20
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提供一种视频信号编码装置,该视频信号编码装置在多核处理器上实现,该装置包括多核感知计算单元、分配单元以及编码单元;其中,所述多核感知计算单元用于感知所在多核处理器中当前的可用处理器核的个数与这些可用处理器核的情况,将所述可用处理器核的全部或部分用作编码单元;所述可用处理器核为多核处理器中除了被其他工作占用以及被用作所述多核感知计算单元和分配单元以外的处理器核;所述分配单元用于将待编码的原始图像切分成多个图像单元后,将所述图像单元分配到所述的编码单元中;所述的编码单元各自对所接收到的图像单元进行编码操作。本发明能够很大程度地提高编码速度,能够充分提高编码器可支持的图像分辨率。
-
公开(公告)号:CN101894013A
公开(公告)日:2010-11-24
申请号:CN201010233616.5
申请日:2010-07-16
Applicant: 中国科学院计算技术研究所
IPC: G06F9/38
Abstract: 本发明涉及处理器内指令级流水线控制方法和系统,方法包括:步骤1,初始化发射序号寄存器和写回序号寄存器初始值相同;步骤2,发射指令时,以发射序号寄存器的值为基础值,按指令在本次发射中的顺序,生成指令的发射序号,并在指令中携带所述发射序号;步骤3,指令发射完成后,更新发射序号寄存器的值;步骤4,指令进入功能部件被执行时,指令的发射序号保持不变;步骤5,写回指令时,以写回序号寄存器的值为基础值,依据允许写回寄存器的指令的个数,依序生成写回序号,按写回序号由小到大顺序,将发射序号和写回序号相同的指令的结果写回寄存器;步骤6,指令写回完成后,更新写回序号寄存器的值。本发明能够减少对硬件资源的消耗。
-
-
-
-
-
-
-
-
-