-
公开(公告)号:CN1152377A
公开(公告)日:1997-06-18
申请号:CN96190340.6
申请日:1996-04-01
Applicant: 松下电器产业株式会社 , 株式会社东芝
IPC: H03M5/14
CPC classification number: G11B20/1426 , G11B2020/1469 , H03M5/145
Abstract: 将要记录的信息分成8位长的数据字。然后将每个数据字变换成14位长的码字。将码字顺序与插入码字之间的一位归并位相连以限定一个代码位序列。将代码位序列中的0的运行长度限制在2到11之间。一位归并位一般取0的位值,但是当进行Tmin控制或Tmax控制中的任何一个的时候,归并位变为1以实现运行长度限制。当归并位两侧的相邻位都是1的时候进行Tmin控制。当归并位前面的码字随后的P个位和归并位后面的码字居前的Q个位都是0的时候,进行Tmax控制,只要P+Q≥11,而且在这种情况下,P个位和Q个位至少其中之一具有一个(00000)位序列,并将位序列(00000)变为(00100)。
-
公开(公告)号:CN1311659C
公开(公告)日:2007-04-18
申请号:CN200410008232.8
申请日:1997-10-30
Applicant: 松下电器产业株式会社 , 株式会社东芝
IPC: H04L9/32
CPC classification number: H04L9/3271 , H04L9/0625 , H04L2209/043 , H04L2209/12 , H04L2209/60
Abstract: 认证装置50备有:生成2n位的随机数的随机数发生部51;将该随机数分成2个n位数据的分离部52;将分离后的一个数据作为密钥,对分离后的另一个数据进行变换的数据变换器53;及判断该变换结果与从被认证装置60送回来的证明数据是否一致的比较部54,被认证装置60也备有分别与分离部52及数据变换器53的功能相同的分离部61及数据变换器62,根据认证装置50发生的2n位的随机数,生成n位的证明数据,送回认证装置50。
-
公开(公告)号:CN1227631C
公开(公告)日:2005-11-16
申请号:CN97121539.1
申请日:1997-10-29
Applicant: 松下电器产业株式会社 , 株式会社东芝
CPC classification number: H04L9/3271
Abstract: 译码装置90发生认证光盘驱动装置70用的随机数R1,将其作为请求数据CHA1送给光盘驱动装置70。光盘驱动装置70利用从证明函数部722中存储的16个证明函数中选择的1个,算出函数值fi(CHA1),将其作为应答数据RES1送回给译码装置90。译码装置90利用验证函数部922中存储的16个验证函数,对从上述随机数R1得到的16个函数值f1(R1)~f16(R1)和上述应答数据RES1进行比较,如果两者一致,便认证了光盘驱动装置70的正当性。
-
公开(公告)号:CN1156087C
公开(公告)日:2004-06-30
申请号:CN96190340.6
申请日:1996-04-01
Applicant: 松下电器产业株式会社 , 株式会社东芝
IPC: H03M5/14
CPC classification number: G11B20/1426 , G11B2020/1469 , H03M5/145
Abstract: 将要记录的信息分成8位长的数据字。然后将每个数据字变换成14位长的码字。将码字顺序与插入码字之间的一位归并位相连以限定一个代码位序列。将代码位序列中的0的运行长度限制在2到11之间。一位归并位一般取0的位值,但是当进行Tmin控制或Tmax控制中的任何一个的时候,归并位变为1以实现运行长度限制。当归并位两侧的相邻位都是1的时候进行Tmin控制。当归并位前面的码字随后的P个位和归并位后面的码字居前的Q个位都是0的时候,进行Tmax控制,只要P+Q≥11,而且在这种情况下,P个位和Q个位至少其中之一具有一个(00000)位序列,并将位序列(00000)变为(00100)。
-
公开(公告)号:CN1145939C
公开(公告)日:2004-04-14
申请号:CN96194622.9
申请日:1996-04-01
Applicant: 松下电器产业株式会社 , 株式会社东芝
CPC classification number: G11B20/1217 , G11B7/0045 , G11B7/005 , G11B7/00745 , G11B7/013 , G11B20/10 , G11B20/22 , G11B27/3027
Abstract: 一种光学记录载体(RC和RC′)、以及在这种光学记录载体(RC和RC′)上记录和重现信息的方法和装置,用于降低来自相邻轨迹(TR)的串音的影响,并且可以实现稳定的寻迹控制。在光学记录载体(RC和RC′)的表面上按螺旋或是同心图形设置一个记录轨迹(TR),在轨迹上记录划分成扇区单位(S)的信息(Sm)。每个扇区进一步包括六十个帧(FRf)。每一帧(FR)包括一个再同步帧面(RS)场,一个帧地址(FA)场,数据(INF)场,以及一个帧尾(PA)场。指示信息(INF)扇区的位置的识别信息(SA)被记录在第一帧(FR1)的数据块中。根据这一识别信息(SA)值,采用一个十五级的最大长度序列发生器(603)所产生的值(SR)对记录在数据(INF)后面的用户数据(UDf)进行扰码。这样就能降低相邻轨迹(TR)的信号之间的相关性,并使串音的影响随机化,从而减少其对跟踪误差信号的影响,并且实现极为稳定的跟踪控制。
-
公开(公告)号:CN1120491C
公开(公告)日:2003-09-03
申请号:CN96190326.0
申请日:1996-04-08
Applicant: 株式会社东芝 , 松下电器产业株式会社
CPC classification number: H04L1/0057 , G11B20/18 , G11B20/1833 , H03M13/00 , H03M13/15 , H03M13/151 , H03M13/1515 , H03M13/29 , H03M13/2903 , H03M13/2906 , H03M13/2909 , H03M13/35 , H03M13/6516 , H04L1/0065
Abstract: 本发明为了适应半导体及记录和传输技术的进步,在保持冗余率恒定不变的条件下增大里德·所罗门纠错合计符号块整体大小,提高纠错能力。不采取现有那样的针对(M+N)字节的信息数据构成(M+PO)×(N+PI)字节的里德·所罗门纠错合计符号块,为了针对(K×M×N)字节的信息数据构成(K×(M+1)×(N+P))字节的里德·所罗门纠错合计符号块(A、B、C),在令K为可变的条件下使里德·所罗门纠错合计符号块整体可变,从而能够在不增大冗余率的条件下使纠错能力大致与K成比例地变化。
-
公开(公告)号:CN1184386A
公开(公告)日:1998-06-10
申请号:CN97121562.6
申请日:1997-10-30
Applicant: 松下电器产业株式会社 , 株式会社东芝
IPC: H04L9/20
CPC classification number: H04L9/0833 , H04L9/0822
Abstract: 在由1台发送装置10和分为7个组A~G的共28台接收装置Al~G4构成的加密通信系统中,各组中预先配置了从14种不同的密钥中不重复地选择的2个密钥。发送装置10使用对各组配置的2个密钥的某1个把同一信息M加密,然后发送给对应组的接收装置。接收装置的每一个使用配置在自身所属组中的2个密钥的每一个,对所接收的密码电文进行解密,并通过对所得到的2个解密电文的每1个判断是否存在一定的规则性来特定正确的解密电文。
-
公开(公告)号:CN1154755A
公开(公告)日:1997-07-16
申请号:CN96190540.9
申请日:1996-04-01
Applicant: 松下电器产业株式会社 , 株式会社东芝
CPC classification number: H04L1/0057 , G11B20/1217 , G11B20/1426 , G11B27/19 , G11B27/3027 , G11B2220/20 , H03M5/145 , H03M13/23 , H04L7/041 , H04L25/4908
Abstract: 一种用来传输原始数据的数据传输设备具有用来把原始数据变换成顺序数据码的变换器。数据码由“高”电平的二进制码与“低”电平的二进制码的组合形成。把数据码中一种电平(例如,“高”电平)的连续二进制码的最长长度限定为Tmax(例如,14T),其中,T为表示一个二进制码的单位长度;把数据码中一种电平(例如,“高”电平的连续二进制码的最短长度限定为Tmin(例如,3T)。发生器产生同步码。同步码由“高”与“低”电平的二进制码的组合形成。同步码包括具有一种电平(例如,“高”电平)的连续二进制码的标识符,该一种电平的连续二进制码具有比Tmax长2T的预定长度16T。把同步码间断地插入到顺序数据码中的插入器。
-
公开(公告)号:CN1134110C
公开(公告)日:2004-01-07
申请号:CN96198997.1
申请日:1996-12-12
Applicant: 松下电器产业株式会社 , 东芝株式会社 , 先锋电子株式会社 , 株式会社日立制作所
CPC classification number: H03M5/145 , G11B20/1426
Abstract: 一种数字调制装置(DMA),包括:存储多组具有与有限游程长度码字(C)相对应的数据字(D)的转换表(Tp(m)和Ts(m))的ROM表(201a、201b、201c和201d);在提供被转换数据字(D(i))时确定两个连续码字之间是否满足有限游程长度约束条件的末尾游程长度存储器(203a和203b)和估算器(204a和204b);在满足有限游程长度约束条件时把能够从两个转换表(Tp(1)和Ts(4))中选出的每个码字(C(i))存储到缓冲存储器(105a和105b),并且在对码字(C(i))进行NRZI转换时选择抑制所获信号中低频分量效果最好的码字(C(i))的DSV控制器108。
-
公开(公告)号:CN1204424A
公开(公告)日:1999-01-06
申请号:CN96198997.1
申请日:1996-12-12
Applicant: 松下电器产业株式会社 , 东芝株式会社 , 先锋电子株式会社 , 株式会社日立制作所
CPC classification number: H03M5/145 , G11B20/1426
Abstract: 一种数字调制装置(DMA),包括:存储多组具有与有限游程长度码字(C)相对应的数据字(D)的转换表(Tp(m)和Ts(m))的ROM表(201a、201b、201c和201d);在提供被转换数据字(D(i))时确定两个连续码字之间是否满足有限游程长度约束条件的末尾游程长度存储器(203a和203b)和估算器(204a和204b);在满足有限游程长度约束条件时把能够从两个转换表(Tp(1)和Ts(4))中选出的每个码字(C(i))存储到缓冲存储器(105a和105b),并且在对码字(C(i))进行NRZI转换时选择抑制所获信号中低频分量效果最好的码字(C(i))的DSV控制器108。
-
-
-
-
-
-
-
-
-