用来控制一记忆装置的方法以及记忆装置与控制器

    公开(公告)号:CN105280238B

    公开(公告)日:2018-05-08

    申请号:CN201410580094.4

    申请日:2014-10-23

    发明人: 刘振宇

    IPC分类号: G11C29/42

    摘要: 本发明公开了一种用来控制一记忆装置的方法及其相关的记忆装置与控制器,包括:从一系统区块读取一第二组错误更正组态参数的编码数据,并利用一低密度奇偶校验引擎译码所述编码数据以取得所述第二组错误更正组态参数,而所述低密度奇偶校验引擎储存一第一组错误更正组态参数,且于译码所述编码数据时,所述低密度奇偶校验引擎基于所述第一组错误更正组态参数进行对应于一第一低密度奇偶校验特征矩阵的译码;以及控制所述低密度奇偶校验引擎基于所述第二组错误更正组态参数进行对应于一第二低密度奇偶校验特征矩阵的运作。本发明的方法、记忆装置、与控制器可于不同的产品共享相同的控制器芯片,故可省下设计多个版本的控制器芯片所需的成本。

    用于并行turbo解码器的工作器和迭代控制

    公开(公告)号:CN103684682B

    公开(公告)日:2017-11-07

    申请号:CN201310387207.4

    申请日:2013-08-30

    IPC分类号: H04L1/00

    摘要: 本发明涉及用于并行turbo解码器的工作器和迭代控制。提出了诸如工作器、窗口尺寸和迭代控制单元(WWICU)之类的装置。该WWICU基于指示将由解码过程所处理的一个或多个格式的格式信息来确定处理、迭代、和窗口信息。该处理信息可以包括并行工作器的数目,该迭代信息可以包括半迭代的数目,并且该窗口信息可以包括将被用于该解码过程中的窗口尺寸。然后,该WWICU基于该处理信息、该迭代信息、和该窗口信息来确定包括总循环计数的时间信息。响应于确定总循环计数没有超过阈值,该WWICU可以将包括处理、迭代、和窗口信息的配置信息传输到装置,该装置诸如是turbo解码装置,其可配置为基于该配置信息执行该解码过程。

    对可变大小分组进行LDPC编码和译码

    公开(公告)号:CN102904583B

    公开(公告)日:2017-06-23

    申请号:CN201210394025.5

    申请日:2008-01-24

    IPC分类号: H03M13/11

    摘要: 本文描述了用于支持低密度奇偶校验(LDPC)编码和译码的技术。根据一个方面,可采用具有不同维度的一组基本奇偶校验矩阵和由2的不同次幂组成的一组提升值来支持对具有可变大小的分组进行LDPC编码和译码。维度为mB×nB的基本奇偶校验矩阵G可用于对具有kB=nB‑mB个信息比特的分组进行编码,以获取具有nB个编码比特的码字。可采用提升值L来“提升”该基本奇偶校验矩阵,以获取经过提升的维度为L·mB×L·nB的奇偶校验矩阵H。经过提升的奇偶校验矩阵可用于对具有多至L·kB个信息比特的分组进行编码,以获取具有L·nB个编码比特的码字。采用这样一组基本奇偶校验矩阵和一组提升值可以支持各种分组大小。

    数据处理的方法和装置
    7.
    发明公开

    公开(公告)号:CN103825669A

    公开(公告)日:2014-05-28

    申请号:CN201210462429.3

    申请日:2012-11-16

    发明人: 李斌 沈晖

    IPC分类号: H04L1/00

    摘要: 本发明实施例提供一种数据处理的方法和装置,该方法包括:对数据块进行码块分段处理以获取多个第一处理块,该多个第一处理块中的任意两个的比特个数之差不大于1比特;根据填充比特和该多个第一处理块确定多个第二处理块,该填充比特的值为预定的值;对该多个第二处理块的每一个添加连续的N-K个固定比特以获取多个第三处理块,其中,该固定比特的值为预定的值,N-K≥0。根据该多个第三处理块进行polar编码。本发明实施例中,通过对数据块尽可能均匀地分段并做填充比特处理和固定比特处从而能够进行polar编码,减小了码块之间的性能差异。