-
公开(公告)号:CN104205698B
公开(公告)日:2018-07-17
申请号:CN201380016464.5
申请日:2013-02-27
申请人: 三星电子株式会社
IPC分类号: H04L1/00
CPC分类号: H03M13/05 , G06F11/10 , H03M13/098 , H03M13/1102 , H03M13/1515 , H03M13/2707 , H03M13/2906 , H03M13/2957 , H03M13/356 , H03M13/373 , H03M13/3761 , H03M13/6356 , H03M13/6508 , H03M13/6516 , H04L1/0041 , H04L1/0045 , H04L1/0083 , H04L1/0084
摘要: 提供一种分组发送/接收装置和方法。本发明的分组发送方法包括:从源块中获取包含部分源符号的源有效载荷,生成包含源有效载荷和所述源有效载荷的标识符(ID)的源分组,生成包含对应于所述源有效载荷的修复有效载荷和所述修复有效载荷的ID的修复分组,生成包含所述源分组和修复分组的前向纠错(FEC)分组块,并且发送所述FEC分组块。所述源有效载荷ID包含按照每个源分组递增1的源有效载荷序列号。本发明的分组发送/接收方法有利于提高纠错能力和网络资源使用效率。
-
公开(公告)号:CN105280238B
公开(公告)日:2018-05-08
申请号:CN201410580094.4
申请日:2014-10-23
申请人: 慧荣科技股份有限公司
发明人: 刘振宇
IPC分类号: G11C29/42
CPC分类号: G06F11/1068 , G06F11/1072 , H03M13/116 , H03M13/35 , H03M13/6516
摘要: 本发明公开了一种用来控制一记忆装置的方法及其相关的记忆装置与控制器,包括:从一系统区块读取一第二组错误更正组态参数的编码数据,并利用一低密度奇偶校验引擎译码所述编码数据以取得所述第二组错误更正组态参数,而所述低密度奇偶校验引擎储存一第一组错误更正组态参数,且于译码所述编码数据时,所述低密度奇偶校验引擎基于所述第一组错误更正组态参数进行对应于一第一低密度奇偶校验特征矩阵的译码;以及控制所述低密度奇偶校验引擎基于所述第二组错误更正组态参数进行对应于一第二低密度奇偶校验特征矩阵的运作。本发明的方法、记忆装置、与控制器可于不同的产品共享相同的控制器芯片,故可省下设计多个版本的控制器芯片所需的成本。
-
公开(公告)号:CN103684682B
公开(公告)日:2017-11-07
申请号:CN201310387207.4
申请日:2013-08-30
申请人: 英特尔德国有限责任公司
IPC分类号: H04L1/00
CPC分类号: H03M13/1111 , H03M13/2957 , H03M13/3715 , H03M13/3972 , H03M13/6508 , H03M13/6516
摘要: 本发明涉及用于并行turbo解码器的工作器和迭代控制。提出了诸如工作器、窗口尺寸和迭代控制单元(WWICU)之类的装置。该WWICU基于指示将由解码过程所处理的一个或多个格式的格式信息来确定处理、迭代、和窗口信息。该处理信息可以包括并行工作器的数目,该迭代信息可以包括半迭代的数目,并且该窗口信息可以包括将被用于该解码过程中的窗口尺寸。然后,该WWICU基于该处理信息、该迭代信息、和该窗口信息来确定包括总循环计数的时间信息。响应于确定总循环计数没有超过阈值,该WWICU可以将包括处理、迭代、和窗口信息的配置信息传输到装置,该装置诸如是turbo解码装置,其可配置为基于该配置信息执行该解码过程。
-
公开(公告)号:CN102904583B
公开(公告)日:2017-06-23
申请号:CN201210394025.5
申请日:2008-01-24
申请人: 高通股份有限公司
IPC分类号: H03M13/11
CPC分类号: H03M13/116 , H03M13/1137 , H03M13/1185 , H03M13/1188 , H03M13/616 , H03M13/6393 , H03M13/6516 , H04L1/0007 , H04L1/0009 , H04L1/1812
摘要: 本文描述了用于支持低密度奇偶校验(LDPC)编码和译码的技术。根据一个方面,可采用具有不同维度的一组基本奇偶校验矩阵和由2的不同次幂组成的一组提升值来支持对具有可变大小的分组进行LDPC编码和译码。维度为mB×nB的基本奇偶校验矩阵G可用于对具有kB=nB‑mB个信息比特的分组进行编码,以获取具有nB个编码比特的码字。可采用提升值L来“提升”该基本奇偶校验矩阵,以获取经过提升的维度为L·mB×L·nB的奇偶校验矩阵H。经过提升的奇偶校验矩阵可用于对具有多至L·kB个信息比特的分组进行编码,以获取具有L·nB个编码比特的码字。采用这样一组基本奇偶校验矩阵和一组提升值可以支持各种分组大小。
-
公开(公告)号:CN106105076A
公开(公告)日:2016-11-09
申请号:CN201580015803.7
申请日:2015-03-30
申请人: 三星电子株式会社
CPC分类号: H04L1/0041 , G06F11/10 , H03M13/13 , H03M13/2707 , H03M13/6356 , H03M13/6516 , H04L1/0042 , H04L1/0045 , H04L1/0057 , H04L1/0058 , H04L2001/0093
摘要: 本发明涉及一种在广播和/或通信系统中用于通过发送设备生成分组的方法,所述方法包括以下步骤:使用由一个或多个源分组组成的源分组块来生成由相同长度的一个或多个源码元组成的第一源码元块;对所述第一源码元块进行前向纠错(FEC)编码操作;生成包含关于构成所述源分组块的每个源分组的信息的第二源码元块;以及通过对所述第二源码元块进行FEC编码操作来生成具有一个或多个恢复码元的第二恢复码元块。
-
公开(公告)号:CN101809958B
公开(公告)日:2014-07-02
申请号:CN200880108420.4
申请日:2008-12-29
申请人: LG电子株式会社
IPC分类号: H04L27/00
CPC分类号: H04L1/0057 , H03M13/03 , H03M13/033 , H03M13/1505 , H03M13/6356 , H03M13/6362 , H03M13/6516 , H03M13/6525
摘要: 本发明提供了一种根据格雷码来生成块码的方法以及对数据进行编码的方法和装置。所述方法能有效地生成具有各种长度、各种维数以及优异的汉明重量分布的码,并将数据(诸如具有各种长度的控制信息)编码成针对信道错误具有较强抵抗力的码,从而提高了纠错的性能。
-
公开(公告)号:CN103825669A
公开(公告)日:2014-05-28
申请号:CN201210462429.3
申请日:2012-11-16
申请人: 华为技术有限公司
IPC分类号: H04L1/00
CPC分类号: H03M13/155 , H03M13/09 , H03M13/13 , H03M13/2792 , H03M13/2906 , H03M13/2924 , H03M13/2957 , H03M13/611 , H03M13/6356 , H03M13/6516 , H04L1/0057
摘要: 本发明实施例提供一种数据处理的方法和装置,该方法包括:对数据块进行码块分段处理以获取多个第一处理块,该多个第一处理块中的任意两个的比特个数之差不大于1比特;根据填充比特和该多个第一处理块确定多个第二处理块,该填充比特的值为预定的值;对该多个第二处理块的每一个添加连续的N-K个固定比特以获取多个第三处理块,其中,该固定比特的值为预定的值,N-K≥0。根据该多个第三处理块进行polar编码。本发明实施例中,通过对数据块尽可能均匀地分段并做填充比特处理和固定比特处从而能够进行polar编码,减小了码块之间的性能差异。
-
公开(公告)号:CN102057579B
公开(公告)日:2014-01-22
申请号:CN200980121588.3
申请日:2009-07-06
申请人: 松下电器产业株式会社
CPC分类号: H03M13/1154 , H03M13/116 , H03M13/13 , H03M13/235 , H03M13/616 , H03M13/617 , H03M13/6306 , H03M13/635 , H03M13/6356 , H03M13/6516 , H03M13/6527 , H04B3/542 , H04L1/0041 , H04L1/0058
摘要: 本发明公开了在使用了LDPC-CC(Low Density Parity Check-Convolutional Codes)的编码器及解码器中,以小电路规模实现多种编码率而且获得高的数据接收质量的编码器。在编码器(200)中,编码率设定单元(250)设定编码率(s-1)/s(s≤z),信息生成单元(210)将从信息Xs,i至信息Xz-1,i为止的信息设定为零。第1信息运算单元(220-1)输入时刻i的信息X1,i并计算式(1)的X1(D)项,第2信息运算单元(220-2)输入时刻i的信息X2,i并计算式(1)的X2(D)项,第3信息运算单元(220-3)输入时刻i的信息X3,i并计算式(1)的X3(D)项,奇偶运算单元(230)输入时刻i-1的奇偶校验Pi-1并计算式(1)的P(D)项,而且获得这些运算结果的“异或”作为时刻i的奇偶校验Pi。其中,式(1)为AX1,k(D)X1(D)+AX2,k(D)X2(D)+…+AXy-1,k(D)Xy-1(D)+…+AXs,k(D)Xs(D)+…+AXz-1,k(D)Xz-1(D)+Bk(D)P(D)=0(k=i mod g)...(1)在式(1)中,D是延迟运算符。另外,k=0,1,2...。
-
公开(公告)号:CN101573694B
公开(公告)日:2013-02-20
申请号:CN200780046902.7
申请日:2007-11-09
申请人: 英特尔公司
IPC分类号: G06F12/16
CPC分类号: H03M13/134 , G06F11/1068 , H03M13/6516
摘要: 可以使用不同的ECC方案将不同大小的数据结构存储在存储器中。存储设备可以包括多个ECC引擎以支持对不同大小的数据结构进行的错误校正操作。
-
公开(公告)号:CN102696175A
公开(公告)日:2012-09-26
申请号:CN201080060226.0
申请日:2010-11-02
申请人: 三星电子株式会社
IPC分类号: H03M13/09
CPC分类号: H03M13/1185 , H03M13/033 , H03M13/1165 , H03M13/255 , H03M13/6505 , H03M13/6516 , H03M13/6519 , H03M13/6552
摘要: 提供一种产生用于在通信系统中产生线性分组码的奇偶校验矩阵的方法及装置。该方法包括:确定满足对于给定的第一奇偶校验矩阵而预定的规则的第二奇偶校验矩阵的基本参数;利用所述基本参数产生与所述第二奇偶校验矩阵的奇偶校验部分对应的子矩阵;并且利用所述第一奇偶校验矩阵和所述基本参数来产生与所述第二奇偶校验矩阵的信息字部分对应的子矩阵。
-
-
-
-
-
-
-
-
-