一种低密度奇偶校验码的译码方法和装置

    公开(公告)号:CN102130693B

    公开(公告)日:2013-06-05

    申请号:CN201010538671.5

    申请日:2010-11-10

    Inventor: 蔡梦

    Abstract: 本发明实施例公开了一种低密度奇偶校验码的译码方法和装置,包括:第一译码单元在第2时间段到第O时间段对第一码字进行译码计算,第二译码单元在第3时间段到第O+1时间段对第二码字进行译码计算;第N译码单元在第N+1时间段到第N+O-1时间段对第N码字进行译码计算;第M译码单元在第M+1时间段到第M+O-1时间段对第M码字进行译码计算。每个译码单元可以在多个时间段内进行译码计算,从而可以根据译码算法、信道状况等调整译码计算的迭代时间,从而可以有效增加迭代次数以保证译码性能,多个译码单元可以同时工作且相互之间不会产生干扰,从而可以有效提交数据的处理量,使得译码处理的速率能够满足目前网络带宽迅速增长的需求。

    译码电路
    9.
    发明公开

    公开(公告)号:CN102055488A

    公开(公告)日:2011-05-11

    申请号:CN201010140660.1

    申请日:2010-04-07

    Inventor: 游志青

    CPC classification number: H03M13/35 H03M13/3707 H03M13/41 H03M13/4107

    Abstract: 本发明实施例提供一种译码电路,包含具有图形依赖的电平调节器及维特比译码器。具有图形依赖的电平调节器产生具有图形依赖的多个维特比目标电平;维特比译码器依据具有图形依赖的多个维特比目标电平执行维特比译码。本发明的译码电路可提供比先前技术更好的维特比译码控制。

Patent Agency Ranking