-
公开(公告)号:CN104022784B
公开(公告)日:2017-08-29
申请号:CN201310064254.5
申请日:2013-02-28
Applicant: 国际商业机器公司
CPC classification number: H03M13/17 , H03M13/1525 , H03M13/1545 , H03M13/1575 , H03M13/175 , H03M13/2906 , H03M13/35 , H03M13/3746 , H03M13/618 , H03M13/6561
Abstract: 本发明提供了用于纠正突发错误的解码方法、解码设备和解码器。具体而言,用于纠正突发错误的解码方法,包括:计算接收到的数据帧的初始校正子,其中所述数据帧是基于针对突发错误纠正的循环码进行编码的;基于所计算的初始校正子,确定所述数据帧中包含的突发错误的错误可纠性;以及根据所确定的错误可纠性,对所述数据帧中的突发错误进行处理并输出处理后的数据帧。根据本发明的解码方法、解码设备和解码器,通过使用数据帧的初始校正子确定数据帧中包含的突发错误的错误可纠性以及错误模式,使得能够在数据被发送出去之前确定错误可纠性,而且具有较小的解码延时。
-
公开(公告)号:CN102684830B
公开(公告)日:2017-03-01
申请号:CN201210062340.8
申请日:2012-03-09
Applicant: 塑料光纤科技发展有限公司
Inventor: 鲁本·佩雷斯·德·阿兰达·阿隆 , 索 , 卡洛斯·帕尔多·比达尔
CPC classification number: H04L1/004 , H03M13/152 , H03M13/251 , H03M13/35
Abstract: 本发明涉及用于基于塑料光纤传输数字数据的高效率编码和调制系统。特别地,数字信号通过三层陪集编码(three-level coset coding)编码。系统的频谱效率可通过选择将在每层中处理的位数配置。第一层将二进制BCH编码应用至数字数据并且通过星座映射和晶格变换执行陪集分割。类似地,第二层应用另一二进制BCH编码,其可以通过具有基本相同编码率的两个BCH码根据期望配置选择性地执行,对不同尺寸的码字操作。第三层不被编码。第二层和第三层经过映射和晶格变换。在多层的相加之后,执行二阶晶格变换,以获得零均值星座。然后,进一步调制从这样的三层陪集编码器输出的符号。
-
公开(公告)号:CN102612806B
公开(公告)日:2015-01-28
申请号:CN201080051934.8
申请日:2010-11-11
Applicant: 三菱电机株式会社
IPC: H03M13/19
CPC classification number: H03M13/1102 , H03M13/1174 , H03M13/1182 , H03M13/35 , H03M13/6516
Abstract: 本发明提供一种通过与可变编码率对应的高效的编码方法或者部件来实现在使码长固定的状态下能够改变编码率的LDPC码生成方法从而不用改变码长就能够调整LDPC码的编码率的纠错方法和装置以及使用了它们的通信系统。本发明的纠错方法具备:行分割工序(S3),根据1个奇偶校验矩阵,将一部分或者所有行的每个行分割为2个以上的行;以及码构成工序,构成任意的编码率的多个LDPC码。
-
公开(公告)号:CN103731242A
公开(公告)日:2014-04-16
申请号:CN201410043608.2
申请日:2003-10-16
Applicant: 高通股份有限公司
CPC classification number: H03M13/35 , H03M13/29 , H03M13/2903 , H03M13/2927 , H03M13/2966 , H03M13/6513 , H04B1/707 , H04L1/0002 , H04L1/0006 , H04L1/0065
Abstract: 用于在通信系统中传送和接收数据的方法和装置,其通过根据第一代码来编码数据以产生数据块、确定时间帧的传输数据速率、基于已确定的传输数据速率选择数据块部分、把位置标识符数据添加到数据部分以产生有效载荷数据(其中位置标识符标识数据部分在数据块中的位置)、以及根据第二代码编码有效载荷数据以产生数据包用于在时间帧上传送,用于传送和接收数据的方法和装置提供了对通信资源的有效使用。发送器以确定的数据速率通过时间帧传送数据包。接收器通过时间帧接收数据包,且相应地处理接收数据以重建数据块。
-
公开(公告)号:CN102130693B
公开(公告)日:2013-06-05
申请号:CN201010538671.5
申请日:2010-11-10
Applicant: 华为技术有限公司
Inventor: 蔡梦
IPC: H03M13/11
CPC classification number: H03M13/13 , H03M13/1102 , H03M13/1145 , H03M13/35 , H03M13/353 , H03M13/3753
Abstract: 本发明实施例公开了一种低密度奇偶校验码的译码方法和装置,包括:第一译码单元在第2时间段到第O时间段对第一码字进行译码计算,第二译码单元在第3时间段到第O+1时间段对第二码字进行译码计算;第N译码单元在第N+1时间段到第N+O-1时间段对第N码字进行译码计算;第M译码单元在第M+1时间段到第M+O-1时间段对第M码字进行译码计算。每个译码单元可以在多个时间段内进行译码计算,从而可以根据译码算法、信道状况等调整译码计算的迭代时间,从而可以有效增加迭代次数以保证译码性能,多个译码单元可以同时工作且相互之间不会产生干扰,从而可以有效提交数据的处理量,使得译码处理的速率能够满足目前网络带宽迅速增长的需求。
-
公开(公告)号:CN101622603B
公开(公告)日:2012-11-28
申请号:CN200880006654.8
申请日:2008-07-17
Applicant: 株式会社东芝
IPC: G06F11/10
CPC classification number: H03M13/2906 , G06F11/10 , G06F11/1004 , G06F11/1008 , G06F11/1068 , G06F13/1673 , G06F13/4068 , G11C29/52 , H03M13/03 , H03M13/29 , H03M13/35 , H03M13/6561 , Y02D10/14 , Y02D10/151
Abstract: 一种半导体存储器件包括:多个检测码产生器,被配置为分别产生多个检测码以检测多个数据项中的错误;多个第一校正码产生器,被配置为分别产生多个第一校正码以校正多个第一数据块中的错误,第一数据块中的每一个包括数据项和相应的检测码之一;第二校正码产生器,被配置为产生第二校正码以校正第二数据块中的错误,第二数据块包括第一数据块;和半导体存储器,被配置为非易失性地存储第二数据块、第一校正码和第二校正码。
-
公开(公告)号:CN102713855A
公开(公告)日:2012-10-03
申请号:CN201080058296.2
申请日:2010-12-01
Applicant: 桑迪士克科技股份有限公司
IPC: G06F11/10
CPC classification number: H03M7/30 , G06F11/1048 , G06F12/0246 , G06F2212/401 , G06F2212/403 , H03M13/35 , H03M13/6312
Abstract: 耦接到存储器阵列的控制器包括错误校正编码(ECC)引擎和耦接到该ECC引擎的ECC增强压缩模块。该ECC增强压缩模块被配置为接收并压缩要提供给ECC引擎以被编码的控制数据。在ECC引擎处产生的压缩的被编码控制数据作为码字被存储在存储器阵列处。
-
公开(公告)号:CN1765056B
公开(公告)日:2011-10-12
申请号:CN200480008281.X
申请日:2004-03-23
Applicant: 松下电器产业株式会社
CPC classification number: H04L1/0066 , H03M13/258 , H03M13/2957 , H03M13/35 , H04L1/0068 , H04L1/0618 , H04L1/08 , H04L1/1893 , H04L27/0008
Abstract: 一种能够防止解调性能降低而不增加干扰功率的编码设备。在该设备中,turbo编码部件(100)对发送数据执行turbo编码来输出系统和奇偶校验位;选择部件(200)选择并将两个由turbo编码部件(100)输出的奇偶校验位的两个系统之一输出到映射部件(300-2)。映射部件(300-1)调制系统位以执行码元映射。映射部件(300-2)调制奇偶校验位以执行码元映射。映射部件(300-1,300-2)通过使用由调制方法指定部件(500)指定的相应调制模式执行其相应的调制。映射部件(300-2)使用的指定的调制方法和映射部件(300-1)使用的指定的调制方法不同。
-
公开(公告)号:CN102055488A
公开(公告)日:2011-05-11
申请号:CN201010140660.1
申请日:2010-04-07
Applicant: 联发科技股份有限公司
Inventor: 游志青
IPC: H03M13/41
CPC classification number: H03M13/35 , H03M13/3707 , H03M13/41 , H03M13/4107
Abstract: 本发明实施例提供一种译码电路,包含具有图形依赖的电平调节器及维特比译码器。具有图形依赖的电平调节器产生具有图形依赖的多个维特比目标电平;维特比译码器依据具有图形依赖的多个维特比目标电平执行维特比译码。本发明的译码电路可提供比先前技术更好的维特比译码控制。
-
公开(公告)号:CN100555926C
公开(公告)日:2009-10-28
申请号:CN02144310.6
申请日:1998-01-12
Applicant: 三星电子株式会社 , 加利福尼亚大学董事会
CPC classification number: H04L1/0059 , H03M13/00 , H03M13/23 , H03M13/35 , H03M13/6306 , H03M13/6375 , H04L1/0045 , H04L1/0068 , H04L1/1816 , H04L1/1819 , H04L1/1825 , H04L1/1845
Abstract: 本发明的一个目的是提供一种在解码多个给定信息分组期间防止发生错误的方法,包括步骤:(a)解码多个分组之一;(b)当在步骤(a)中的解码中出现错误时解码另一个分组;以及(c)当在步骤(b)中的解码期间出现错误时,解码步骤(a)和(b)分组的组合或第三分组。还提供一种在解码多个给定信息分组期间防止发生错误的防错设备,包括:缓冲器,连接到传输信道、用于存储从发送器接收到的分组;以及解码器单元,解码存储在所述缓冲器中的一个或多个分组,其中,响应在解码分组的组合时产生一错误,所述解码单元解码存储在缓冲器中的分组的第二个组合。在包含突发错误的信道、包含随机错误的信道以及同时存在这两种错误模式的信道中,可以获得稳定信道流量。
-
-
-
-
-
-
-
-
-