存储单元奇偶连续校验的奇偶校验电路

    公开(公告)号:CN100479066C

    公开(公告)日:2009-04-15

    申请号:CN200510051978.1

    申请日:2005-02-23

    发明人: W·坎普 S·科佩

    IPC分类号: G11C29/00 G06F11/10

    摘要: 设计一奇偶校验电路(PPS)以连续奇偶校验内容可定位的存储单元,且其配置方式为在一奇偶校验期间,每一数据字符的奇偶校验步骤数目与被储存的原始负载数据字符中的位数目相同,所述奇偶校验电路(PPS)是由四个相同传导形式的晶体管(T1至T4)所形成。再者,所述奇偶校验电路(PPS)具有一检测器,其自动检测在存储单元信息状态中的改变,所述检测器是一自动状态装置的形式,例如具有多个捕捉锁(AL1、AL2)。

    通过控制虚拟接地来细分CAMRAM库的电路和方法

    公开(公告)号:CN101346775A

    公开(公告)日:2009-01-14

    申请号:CN200680049106.4

    申请日:2006-10-30

    IPC分类号: G11C15/04

    CPC分类号: G11C15/00 G11C8/12 G11C15/04

    摘要: 通过以下方式在功能上将CAM库划分为两个或两个以上子库而无需复制CAM驱动器电路:停用所述库中的所有匹配线放电电路;以及选择性地启用包括子库的入口中的放电电路。将至少一个选择性地致动的切换电路插入子库的放电电路中的每个放电比较器的虚拟接地节点与电路接地之间。当所述切换电路处于非导电状态时,将所述虚拟接地节点维持在充分高于电路接地的电压电平,以阻止在CAM存取时间内对连接的匹配线进行放电。当所述切换电路被置于导电状态时,所述虚拟接地节点被拉到电路接地且可通过错比较来对所述连接的匹配线进行放电。将可从地址位解码的控制信号分配给所述切换电路,以界定CAM子库。

    内容寻址存储器单元
    24.
    发明授权

    公开(公告)号:CN100437828C

    公开(公告)日:2008-11-26

    申请号:CN02106207.2

    申请日:2002-04-03

    发明人: 理查德·福斯

    IPC分类号: G11C15/00

    CPC分类号: G11C15/04

    摘要: 一种三态内容寻址存储(CAM)单元,包括一对静态随机存取存储(SRAM)单元,它们每个都包括一对用于存储数据值的交叉连接的反相器,和一对用于存取位线互补对的存取器件。CAM单元进一步包括一对比较电路,各用于比较被存储在所述SRAM单元中的所述数据值和在相应搜索线上提供的搜索数据值。CAM单元有相等数目的n沟道器件和P沟道器件。CAM单元用P沟道晶体管作为至SRAM单元的存取晶体管,以改善单元阵列的布局效率。这种实现,确保每个单元有均衡数目的P沟道和n沟道器件,同时仍提供优良的功能特征。

    用于位线预先充电的电路和方法

    公开(公告)号:CN100380525C

    公开(公告)日:2008-04-09

    申请号:CN02809118.3

    申请日:2002-04-25

    IPC分类号: G11C15/04 G11C7/12

    摘要: 公开了一种用于在高密度封装的动态内容可寻址存储器中的位线快速预先充电的结构和方法。按照一种开位线结构设置了动态内容可寻址存储器单元来获得高的封装密度。在每两条相邻开位线对之间通过均衡,来预先充电位线。更具体地,位线读出放大器的同一侧的位线及其相邻位线在沿着位线的几个单元上进行了均衡以便它们以高速均衡,典型地,这在开位线结构中是无法实现的。因此,相邻位线以类似于折叠式位线结构的方式进行预先充电。附加均衡电路连接在每个开位线对的互补位线之间,从而在该预先充电阶段中,这两个开位线对的所有四条位线都彼此均衡。为了确保所有的四条位线都均衡到中点电压电平,在均衡之前将互补逻辑电平写到位线上。

    内容可寻址存储器中多重匹配检测的电路和方法

    公开(公告)号:CN101030438A

    公开(公告)日:2007-09-05

    申请号:CN200710085292.3

    申请日:2000-07-12

    IPC分类号: G11C7/06 G11C15/00 G11C15/04

    CPC分类号: G11C15/04 G11C7/065 G11C15/00

    摘要: 本发明在高密度内容可寻址存储器中检测查找数据与存储数据之间的多重匹配。从匹配线得到输入信号,使得所述输入信号开始从预定的预充电电平向由匹配情况的数目决定的放电电平放电。产生参考信号、使得它在同一时间从相同的预充电电平开始向参考电平放电,参考电平在与单匹配和双重匹配情况相对应的两个放电电平之间。此后不久激活锁存差动放大器以比较输入信号和参考信号,从而提供在匹配线上发生的是多重匹配、单匹配还是无匹配的指示,此后去活所述放大器。所公开的电路具有检测相对较快和电流消耗低的特点。

    降低匹配线电容的三态CAM单元

    公开(公告)号:CN101002273A

    公开(公告)日:2007-07-18

    申请号:CN200580025684.X

    申请日:2005-06-01

    IPC分类号: G11C15/04

    CPC分类号: G11C15/04

    摘要: 公开了一种三态内容可寻址存储器(CAM)单元,用于在不匹配情况下提供降低或最小化的匹配线(ML)电容,和增大匹配线与尾线之间的电流。CAM单元的速度一般与其ML电容成反比,与电流成正比。常规三态CAM单元可具有许多匹配线晶体管,每个晶体管对匹配线电容均有影响。本发明的实施例在CAM单元的匹配线与地线或尾线之间具有单匹配线晶体管。单匹配线晶体管响应比较电路的放电信号将匹配线连接到尾线。比较电路可分成用于驱动栅极电压电平控制节点的上拉部分和用于对栅极电压电平控制节点放电的放电部分,放电信号在栅极电压电平控制节点提供。

    低功耗内容可定址记忆体架构

    公开(公告)号:CN1620701A

    公开(公告)日:2005-05-25

    申请号:CN02828188.8

    申请日:2002-12-05

    IPC分类号: G11C15/04

    CPC分类号: G11C15/00 G11C15/04

    摘要: 兹揭示一种低功耗内容可定址记忆体(CAM)架构。其中,CAM阵列之匹配线被分段成预搜寻部与主搜寻部。发出搜寻命令後,即在匹配线之预搜寻部上进行预搜寻作业。若预搜寻结果为匹配,则在匹配线之主搜寻部上接著进行主搜寻。若预搜寻结果为失配,则使主搜寻失效,因此匹配线之主搜寻部上没有功耗散。预搜寻与主搜寻作业可为管线式处理,以维持高产出量与最低潜候期。其中亦使用一匹配线感测电路侦测匹配线预搜寻及主搜寻部上的电流,以进一步降低功耗。匹配线系与感测电路之感测节点解耦,以便达成更高的感测速度与改进的感测裕度,同时使用模拟匹配线产生定时控制信号,以闩锁匹配线感测电路之输出。各匹配线最初先预充电至一以接地电势代表的落空状况,然后再加速预充电至一低于VDD的预设电压电势位准,以克服收尾之寄生电流,并使匹配线之电压摆幅减至最小,以节省电力。

    相联存储器及其检索方法、网络设备及网络系统

    公开(公告)号:CN1505819A

    公开(公告)日:2004-06-16

    申请号:CN01823188.8

    申请日:2001-04-25

    发明人: 小仓直志

    IPC分类号: G11C15/04 H04L12/56 G06F17/30

    CPC分类号: G11C15/00 G11C15/04

    摘要: 一种能检索多个区域的相联存储器。r个区域的检索数据3-1~3-r是输入到1次相联存储器20-1~20-r。第i个1次相联存储器20-i是当1次检索允许信号10-i为有效状态时进行检索,输出1次一致线17-1-1~17-m-r,将各字逻辑运算第j字的1次一致线17-j-1~17-j-r、2次一致线18-j-1~18-j-r、及存储单元m-j的输出状态,保持在存储单元43-j。1次相联存储器20-i是从各字所储存的信息和存储单元43所保持的值,产生中间数据93-i。m字的2次相联存储器21-i是当2次检索允许信号11-i为有效状态时,检索中间数据93-i,输出2次一致线18-i-1~18-i-m。将在各字逻辑运算2次一致线的一致信号5-1~5-m输出至外部。