一种标准单元的版图布局方法及其版图

    公开(公告)号:CN110364521A

    公开(公告)日:2019-10-22

    申请号:CN201810254424.9

    申请日:2018-03-26

    发明人: 刘动 杨梁

    IPC分类号: H01L27/02 G06F17/50

    摘要: 本发明提供了一种标准单元的版图布局方法和装置。所述方法包括:根据版图设计规则、标准单元的图层信息确定接触孔的通孔类型和边长;根据所述版图设计规则和接触孔的边长创建阵列排布的标准单元;根据所述标准单元的图层信息创建扩展单元,其中,所述扩展单元覆盖相邻两行或两列所述标准单元之间的间隙;根据所述接触孔的通孔类型和边长,在所述扩展单元上创建接触孔。本发明中接触孔与标准单元中晶体管之间的距离较近,降低了接触孔与标准单元之间连接线产生的寄生电阻,从而提高了标准单元的抗闩锁性能。

    MIPS平台数据访问方法和装置

    公开(公告)号:CN106775595B

    公开(公告)日:2019-10-01

    申请号:CN201510830446.1

    申请日:2015-11-25

    发明人: 余银 黄文军 彭飞

    IPC分类号: G06F9/38

    摘要: 本发明提供一种MIPS平台数据访问方法和装置,其中,MIPS平台数据访问方法包括:获取编译器中访存宏指令的输入参数;根据所述输入参数获取所述待访问数据的存储属性集;其中,所述存储属性集包括:数据类型和字节数;若所述待访问数据不对齐,则根据所述存储属性集选择与所述存储属性集相对应的MIPS指令,将所述待访问数据从内存中加载到寄存器中或者将所述待访问数据从寄存器中存储至内存中。本发明提供的MIPS平台数据访问方法,当数据不对齐时,通过数据的存储属性集选择相应的MIPS指令对数据进行访问,避免了系统内存的浪费,提高了程序的编译效率和执行效率。

    计算机系统故障告警方法、装置及系统

    公开(公告)号:CN106547668B

    公开(公告)日:2019-09-24

    申请号:CN201510603034.4

    申请日:2015-09-21

    IPC分类号: G06F11/32

    摘要: 本发明提供一种计算机系统故障告警方法、装置及系统,其中,在BIOS中嵌入系统故障标识代码后,该方法包括:根据该系统故障标识代码检测CPU或BIOS从启动过程开始的运行状态,当该运行状态与系统故障标识代码对应的故障状态一致时,确定该运行状态为系统故障标识代码对应的故障状态,进而确定计算机系统的告警状态;将该告警状态对应的电平信号通过GPIO接口发送给告警设备;其中,告警设备为发光设备或者发声设备。本发明的技术方案,避免了利用显示器或串口设备显示故障状态时,存在的打印函数打印输出滞后的情况,解决了显示器或串口设备显示的故障状态与实际故障状态不能精确匹配的问题。

    片上调试和诊断方法、装置及芯片

    公开(公告)号:CN106324476B

    公开(公告)日:2019-09-24

    申请号:CN201510387089.6

    申请日:2015-06-30

    IPC分类号: G01R31/28

    摘要: 本发明提供一种片上调试和诊断方法、装置及芯片。该方法包括:监测中断触发信息,根据中断触发信息生成停时钟信号、冻结信号和中断触发标志;根据停时钟信号,关闭功能时钟,根据冻结信号,冻结非调试模块端口状态;并在监测到中断触发标志后,记录内部触发器状态和存储器内部状态;当记录完成后,恢复功能时钟。本发明实施例提出的片上调试和诊断方法、装置及芯片使得在芯片运行出错时能够自动关闭功能时钟,暂停处理器运行;同时自动触发调试和诊断功能,从而能够快速准确的获取芯片的内部状态,有效提高芯片的可调试能力,使得故障诊断更加快速,故障定位更加准确。

    一种内存接口的控制方法和系统

    公开(公告)号:CN110265075A

    公开(公告)日:2019-09-20

    申请号:CN201810217623.2

    申请日:2018-03-12

    发明人: 黄帅 王焕东 陈厦

    IPC分类号: G11C11/4093 G11C11/4076

    摘要: 本发明实施例提供了一种内存接口的控制方法和系统,涉及计算机技术领域,该方法包括:依据选择信号确定内存接口的工作模式;若所述工作模式为第一工作模式,则通过所述内存接口,将主机的输出信号发送给内存设备,所述输出信号包括内部时钟信号和第一逻辑信号;若所述工作模式为第二工作模式,则通过所述内存接口,接收主机的输入信号,所述输入信号包括外部时钟信号和第二逻辑信号。本发明实施例实现了内存控制器的两种功能,缩短设计开发周期和降低开发成本。

    一种转移预测电路及其控制方法

    公开(公告)号:CN110147250A

    公开(公告)日:2019-08-20

    申请号:CN201810150219.8

    申请日:2018-02-13

    IPC分类号: G06F9/38

    摘要: 本发明实施例提供了一种转移预测电路及其控制方法,涉及计算机技术领域。该转移预测电路包括:至少一个转移预测器,转移预测器包括预测信息确定模块、读出电路以及转移预测表。其中,预测信息确定模块依据待预测转移指令对应的程序标识信息以及转移预测表,确定待预测转移指令对应的目标预测信息;读出电路将目标预测信息发送给转移指令执行与控制单元,以使转移指令执行与控制单元依据目标预测信息进行预测处理,生成待预测转移指令对应的预测结果。本发明发实施例解决了现有技术中转移预测器无法区分不同程序导致恶意攻击程序可以间接操控被攻击程序执行时转移预测器的猜测行为的问题。

    一种图形绘制的方法、装置、电子设备及存储介质

    公开(公告)号:CN110134370A

    公开(公告)日:2019-08-16

    申请号:CN201810129527.2

    申请日:2018-02-08

    IPC分类号: G06F8/20 G06F8/34 G06T1/60

    摘要: 本发明实施例提供了一种图形绘制的方法和装置,应用于电子设备,所述电子设备包括用于屏幕显示图形的屏幕缓冲区,以及,显卡与CPU均能访问的共享缓冲区,所述方法包括:所述CPU在所述共享缓冲区中进行图形绘制;所述CPU从共享缓冲区中拷贝已绘制的图形,并提交至所述屏幕缓冲区;所述显卡读取所述屏幕缓冲区中的图形,在所述电子设备的屏幕上进行显示。应用本发明实施例可以减少图形拷贝过程,从而减少由于拷贝带来额外性能开销的问题,达到提高图形绘制性能的效果。

    集成电路输入端测试装置及集成电路

    公开(公告)号:CN110118921A

    公开(公告)日:2019-08-13

    申请号:CN201810122634.2

    申请日:2018-02-07

    发明人: 高国重 齐子初

    IPC分类号: G01R31/28

    摘要: 本发明实施例提供一种集成电路输入端测试装置及集成电路,包括:输出选择单元、功能单元、测试逻辑组合单元以及多个待测试输入态引脚;测试逻辑组合单元和功能单元均包括多个输入端;多个待测试输入态引脚包括至少一个待测试双向引脚和/或至少一个待测试输入引脚;每个待测试输入态引脚分别与逻辑组合单元的一个输入端以及功能单元的一个输入端连接;多个待测试输入态引脚中的待测试双向引脚还与对应的状态选择单元连接;输出选择单元的第一输入端与测试逻辑组合单元的输出端连接,输出选择单元的第二输入端与功能单元的输出端连接;输出选择单元的输出端与输出引脚连接。用于提高集成电路输入端的测试效率。

    一种指令处理方法、装置及存储介质

    公开(公告)号:CN110045986A

    公开(公告)日:2019-07-23

    申请号:CN201810040773.0

    申请日:2018-01-16

    摘要: 本发明提供一种指令处理方法、装置及存储介质,可以应用于运行有操作系统的计算机,该计算机工作在命令行模式。该方法包括:接收指令查找请求,所述指令查找请求包括:待查找指令条目数的指示信息;在指令索引列表中的指令索引的总条目数大于0时,对所述待查找指令条目数和指令索引列表中的指令索引的总条目数进行取余运算,得到修正后的待查找指令条目数;根据所述修正后的待查找指令条目数,在所述指令索引列表中查找所述修正后的待查找指令条目数对应的指令索引;显示查找到的指令索引对应的指令。本发明提供的指令处理方法、装置及存储介质,可以提高计算机的指令查找效率。

    浏览器的数据处理方法及装置

    公开(公告)号:CN110018862A

    公开(公告)日:2019-07-16

    申请号:CN201810018947.3

    申请日:2018-01-09

    IPC分类号: G06F9/451 G06F3/0485

    摘要: 本发明提供一种浏览器的数据处理方法及装置。本发明的方法,通过在监听到所述滚动事件之后,直接根据所述滚动事件中的目标位移,将所述滚动页面的各目标位置区域合成并显示到所述浏览器窗口上,以在浏览器窗口上显示滚动页面的滚动效果,而无需等待各目标位置区域的内容信息的计算完成,可以及时地展现滚动效果,避免了浏览器滚动操作阻塞和浏览器卡顿的问题。