-
公开(公告)号:CN101924524B
公开(公告)日:2012-07-04
申请号:CN201010262100.3
申请日:2010-08-25
Applicant: 复旦大学
Abstract: 本发明属于射频集成电路技术领域,具体为一种带有片上有源Balun的差分CMOS多模低噪声放大器。该低噪声放大器可用于0.5~10.6GHz的多模接收机前端中。它由匹配级、放大级、反馈级和负载级组成第一级放大器,有源片上Balun构成第二级放大器。其中,匹配级使用反馈电感调谐宽带输入阻抗;放大级使用电流复用的共源级NMOS管与PMOS管作为输入端;输入NMOS管栅极与电流跟随器NMOS管漏极之间的NMOS管与电阻构成“电压-电流”型负反馈通路;负载级使用电阻负载。第二级放大器的有源Balun分别使用共源和源跟随器实现Balun的单转双功能。本发明结构简单,占用芯片面积小,功耗低,带宽覆盖范围大,增加电路可实用性。
-
-
公开(公告)号:CN101277112B
公开(公告)日:2012-07-04
申请号:CN200810037445.1
申请日:2008-05-15
Applicant: 复旦大学
IPC: H03M1/12 , G11C27/02 , H03K17/687 , H03F3/45
Abstract: 本发明属于集成电路技术领域,具体为一种采用运算放大器共享的低功耗流水线模数转换器。该模数转换器由输入采样保持电路,6级余量增益电路,1级2位全并行模数转换器,用于运算放大器共享的切换开关,6个子模数转换器,6个子数模转换器,流水线输出时钟同步电路和数字校正电路构成;采样保持电路和6级余量增益电路依次相连,最后一级为2位全并模数转换器每级余量增益电路的输入端依次与各级子模数转换器相连;连续的两级共用一个运算放大器;经过输出时钟同步电路后得到14位数据,再经过数字校正电路进行数字校正,得到最后的8位量化输出。本模数转换器实现高速度、低功耗。
-
公开(公告)号:CN102521422A
公开(公告)日:2012-06-27
申请号:CN201110419951.9
申请日:2011-12-15
Applicant: 复旦大学
CPC classification number: Y02D10/14 , Y02D10/151
Abstract: 本发明属于嵌入式温度采集技术领域,具体是一种基于USB存储设备的温度采集系统。该系统由中央控制处理器、USB接口电路、温度传感器电路和电源电路等组成。该温度采集系统通过温度传感器实时采集温度,将数据通过USB总线接口存储到USB设备中,便于对数据进行离线的统计分析,达到数据采集的目的。温度传感器部分选择单总线结构的DS18B20,控制处理器选择低功耗的ATmega16L,USB总线芯片选择CH375。本发明具有高存储量,能耗低,稳定性强,体积小等优点,可以适应多种环境下的温度采集。
-
公开(公告)号:CN102025373B
公开(公告)日:2012-06-13
申请号:CN200910195739.1
申请日:2009-09-16
Applicant: 复旦大学
Abstract: 本发明公开了一种应用于高速、高精度流水线型模数转换器的数字后台校准电路。数字后台校准电路包含伪随机数产生器、加入校准功能的流水线级以及数字后台校准引擎。在传统的流水线型模数转换器结构的基础上,本发明的电路修改了第一、二级流水线级电路以实现随机信号的注入,并利用数字后台校准引擎对随机信号进行相关以实现误差信息的实时提取和补偿,从而解决传统流水线型模数转换器电容失配、运放增益有限性等非理性因素对模数转换器转换精度的影响。采用本发明技术能够降低模拟电路的设计难度并保证系统的性能,同时由于算法简单,实现的复杂度低,从而可以有效地减少芯片面积、降低系统功耗,尤其适用于高速系统的运用。
-
公开(公告)号:CN102006072B
公开(公告)日:2012-06-13
申请号:CN201010557112.9
申请日:2010-11-24
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属于集成电路技术领域,具体为一种采用分组式T/H开关的低电压低功耗折叠内插模数转换器。该折叠内插模数转换器包含具有折叠单元模拟预处理模块或者内插模拟预处理模块;分组式T/H开关结构中,每个T/H开关所处理的后级预放大电路的数目至少两个。该模数转换器整体结构是由分组式T/H电路、参考电压电阻串、预放大电路阵列、N级级联的折叠电路、内插电路、比较器和编码电路构成。本发明的折叠模数转换器,可提高跟踪保持开关的高线性度设计,省略传统结构中T/H开关和预放大电路之间的隔离用电压驱动器,减小了模数转换器的功耗。
-
公开(公告)号:CN101807915B
公开(公告)日:2012-05-30
申请号:CN201010148260.5
申请日:2010-04-15
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体涉及一种应用于整数分频锁相环路中的PFD(鉴频鉴相器)和CP(电荷泵)电路。其中,PFD电路采用4个Latch,使得输出信号UP和UPB、DN和DNB具有很好的对称性,以减小对CP电路的时钟馈通效应和电荷注入效应;另外采用2个小尺寸的PMOS管,以实现了电平恢复功能,解决UP、UPB、DN、DNB四路信号在电路刚上电时的不确定状态,避免CP的工作错误。CP电路中采用2个轨到轨的恒定跨导运放,以解决电流失配、电荷分享的问题;采用4个dummy管,以解决电荷注入的问题;采用2个小尺寸电阻,以有效地降低充放电电流尖峰。
-
公开(公告)号:CN102118169B
公开(公告)日:2012-05-09
申请号:CN201010149655.7
申请日:2010-04-19
Applicant: 复旦大学
IPC: H03M1/66
Abstract: 本发明提供一种数模转换器,它包含温度计编码器、随机时钟动态元件匹配模块及电流源阵列。其中,温度计编码器,用于将输入的数字信号码流转换成温度计码;电流源阵列,用于输出模拟信号;随机时钟动态元件匹配模块,与所述温度计编码器及电流源阵列相连,随机时钟动态元件匹配模块具有产生随机时钟信号的随机时钟和传输温度计码的电流源通道阵列,随机时钟动态元件匹配模块依据随机时钟信号轮换温度计码在电流源通道阵列的排列位置并依据该排列位置输出温度计码控制信号到电流源阵列。本发明通过随机时钟DEM模块,引入一个随机时钟,避免大量使用随机化模块,达到减少电路实现的硬件开销成本和提高数模转换效率的效果。
-
公开(公告)号:CN102055477B
公开(公告)日:2012-03-21
申请号:CN201010562963.2
申请日:2010-11-29
Applicant: 复旦大学
Abstract: 本发明属于集成电路制造技术领域,具体为一种幅度交织模拟数字混合信号处理电路。该电路至少包含与通道数成正比的的采样电容和前端开关阵列,折叠式多输入端运算放大器和基于高阻判断的模拟信号通路选择器。幅度交织技术通过无源器件的差值充放电原理,实现超越电源电压的信号储存,并且以数字的方式记录部分信号含有信息,从而达到简化运放设计指标,缓解先进工艺中低电源电压模拟电路的设计难题。
-
公开(公告)号:CN101247380B
公开(公告)日:2011-12-28
申请号:CN200810035237.8
申请日:2008-03-27
Applicant: 复旦大学
IPC: H04L27/26 , H04L1/00 , H04B1/7163
Abstract: 本发明属于超宽带技术领域,具体是一种用于多带正交频分复用超宽带系统的高速维特比解码器。本发明中,电路采用了滑块和折叠结构,解码器的硬件复杂度和功耗大大降低,并且完全满足系统多种码率和编码增益等要求。该结构也适用于其他需要高速维特比解码器的应用场合。
-
-
-
-
-
-
-
-
-