-
公开(公告)号:CN101932999A
公开(公告)日:2010-12-29
申请号:CN200880126061.5
申请日:2008-12-17
申请人: 汇丰技术股份有限公司
IPC分类号: G06F9/44
摘要: 本发明的实施例涉及用于管理项目的并行开发的系统和方法。本发明的一个实施例是通过图形用户界面自动管理应用的并行开发中的处理的方法。该图形用户界面管理自动处理,所述自动处理能够完成其任务而不需要进一步的用户交互。由图形用户界面管理的自动处理包括提供第一开发环境和第二开发环境。所述处理还包括将应用的第二发行部署到第二开发环境,以及将对第二发行的第二源代码和第二内容的修改合并到第一发行的第一源代码和第一内容。在已将发行合并在一起之后,处理自动地将应用的第三发行部署到生产环境以便由用户使用。
-
公开(公告)号:CN101556544A
公开(公告)日:2009-10-14
申请号:CN200910117898.X
申请日:2009-04-09
申请人: 辉达公司
CPC分类号: G06F9/45537 , G06F8/45 , G06F8/456 , G06F9/4843 , G06F11/261 , G06F12/0253
摘要: 本发明公开了一种为了用于由通用处理器执行而对应用程序重定目标。本发明的一个实施例提出了一种技术,用于将使用并行编程模型编写的用于在多核图像处理单元(GPU)上执行的应用程序翻译成用于由通用中央处理单元(CPU)执行。所述应用程序中依赖于多核GUP的特定特征的部分由翻译器转换成由通用CPU执行。所述应用程序被划分为同步独立指令区域。所述指令被分类为收敛的或发散的,并且在区域之间共享的发散存储器基准被复制。插入线程循环,以确保在由通用CPU执行期间各种线程之间存储器的正确共享。
-
公开(公告)号:CN101165650A
公开(公告)日:2008-04-23
申请号:CN200710186316.4
申请日:2004-06-22
申请人: AB开元软件公司
发明人: 克雷格·W.·斯坦菲尔
IPC分类号: G06F9/44
CPC分类号: G06F8/45
摘要: 一种用于并行计算图的自动设定或辅助设计的方法,该方法包括确定与该图的数据处理单元连接的链路单元的数据处理特性。根据与该链路单元相关的上游和/或下游数据处理单元的特性确定所述链路单元的特性,以便例如利用与相关的串行图的计算等效的并行计算图进行计算。
-
公开(公告)号:CN1306399C
公开(公告)日:2007-03-21
申请号:CN200310115738.4
申请日:2003-11-28
申请人: 英特尔公司
发明人: 艾伦·E·斯通
IPC分类号: G06F9/45
CPC分类号: G06F9/45504 , G06F8/45
摘要: 本发明公开了一种编译数据的方法、系统,以及存储有实现所述方法的指令的制品。本发明公开了用于网络处理器的虚拟机的多个实施例。
-
公开(公告)号:CN1672132A
公开(公告)日:2005-09-21
申请号:CN03817466.9
申请日:2003-06-23
申请人: 皇家飞利浦电子股份有限公司
发明人: B·德奥里维拉卡斯特鲁普佩 , A·奥古斯泰恩 , O·M·皮雷斯多斯雷斯莫雷拉 , P·A·C·J·范鲁恩
IPC分类号: G06F9/45
CPC分类号: G06F8/45
摘要: 结合多个不同处理器的目标系统,例如一个通用处理器(GP)和至少一个协同处理器(COP),或者可选地,两个或者更多协同处理器(COPA,COPB,COPC),能够把灵活性和速度结合起来用来执行一组函数。这种目标系统的设计要求把规约分区成一部分由通用处理器执行,一部分由协同处理器执行,或者分区成多个部分,由不同的协同处理器执行。本发明描述了一种用于分区源代码中的规约的方法。在第一步,规约301被转换成多个抽象语法树101。在第二步中,多个抽象语法树101分区成至少第一组201和第二组203。第一组抽象语法树201待由第一处理器(GP,COPA)执行,而第二组抽象语法树203待由第二处理器(COP,COPB)执行。第一组抽象语法树201和第二组抽象语法树203都能够分别被翻译成原始源代码语言中的规约309和311,允许用户把手动修改305和307加入到规约309和311中。此外,特定的编译器工具以及特定的设计工具能够用来把规约309和311转换成例如,对应的可执行机器代码315和协同处理器319的规约。
-
公开(公告)号:CN1304088A
公开(公告)日:2001-07-18
申请号:CN01101393.1
申请日:2001-01-11
申请人: 因芬尼昂技术股份公司
发明人: X·倪
CPC分类号: G06F8/45
摘要: 本发明涉及一种数据处理装置,尤其是网络处理器,它用于处理在诸如LAN,ATM开关,IP路由器,基于DSL、以太网或电缆调制解调器的帧中继等应用中的第1~7层协议栈,该网络处理器具有与需并行处理的进程数目相对应的指令缓冲器、指令译码器和指令执行单元,其中,基本上由一个程序流控制单元来控制该并行处理。
-
公开(公告)号:CN107678756A
公开(公告)日:2018-02-09
申请号:CN201710927181.6
申请日:2017-09-29
申请人: 千寻位置网络有限公司
摘要: 本发明提供了一种基于Docker的Web应用一键发布方法,包括以下步骤:步骤1,制作镜像:将基础镜像、依赖的工具包、打包后的目标文件以及入口脚本程序写入dockerfile,通过docker build-t appname.命令生成指定镜像;步骤2,打标镜像和推送至镜像仓库;步骤3,部署容器:包括修改Docker编排文件和执行编排。本发明既做到了多个编译过程互不影响,又统一管理了编译工具;规避了在同一系统目录下执行打包操作的问题;大大复用了单一主机的系统资源;支持一键发布整套关联Web应用,体现了用户关怀。
-
公开(公告)号:CN104252346B
公开(公告)日:2017-08-29
申请号:CN201310262639.2
申请日:2013-06-27
申请人: 华为技术有限公司 , 中国科学院计算技术研究所
CPC分类号: G06F8/45
摘要: 本发明公开了一种并发分析的方法及装置,涉及程序分析技术领域,在对PEG上不同节点间的并发分析过程中,简化了处理流程,提高了并发分析的效率。本发明的具体实施例包括:获取PEG中的根节点,将该根节点以及PEG中入度为0的节点压入预设栈,并获取该预设栈的栈顶节点组成待处理序列,进而确定当前处理节点在该待处理序列中的位置,并在待处理序列的该位置之后查找包含于工作集中的节点,从而减少并发分析中的迭代次数。本发明实施例主要应用于并发分析流程中。
-
公开(公告)号:CN104137070B
公开(公告)日:2017-07-21
申请号:CN201380010528.0
申请日:2013-02-27
申请人: 高通股份有限公司
发明人: 阿列克谢·V·布尔德 , 威廉·F·托尔泽弗斯基
CPC分类号: G06T1/20 , G06F8/45 , G06F8/457 , G06F9/4494 , G06F9/544
摘要: 技术一般涉及在图形处理单元GPU上实施数据处理算法的管线拓扑。开发者可以平台独立的方式界定所述管线拓扑。处理器可接收所述管线拓扑的指示且产生界定将在所述GPU上实施所述管线拓扑的平台相依的方式的指令。
-
公开(公告)号:CN104011736B
公开(公告)日:2017-06-20
申请号:CN201280062249.4
申请日:2012-12-05
申请人: 美光科技公司
CPC分类号: G06F9/444 , G06F8/45 , G06F9/4498 , G06K9/00986
摘要: 本发明涉及一种包含数据分析元件(171、173)的装置,所述数据分析元件(171、173)包含多个存储器单元(80)。所述存储器单元(80)分析数据流的至少一部分且输出所述分析的结果。所述装置还包含检测单元(86)。所述检测单元(86)包含“与”门(170)。所述“与”门(170)接收所述分析的结果作为第一输入(82)。所述检测单元(86)还包含D触发器(160),所述D触发器(160)包含耦合到所述“与”门(170)的第二输入的输出(164)。
-
-
-
-
-
-
-
-
-