数据处理方法、可读存储介质、电子设备

    公开(公告)号:CN117707470B

    公开(公告)日:2024-10-08

    申请号:CN202310645683.5

    申请日:2023-06-01

    发明人: 孙文冬

    IPC分类号: G06F7/36 G06F7/02 G06F7/76

    摘要: 本申请涉及数据处理技术领域,公开了一种数据处理方法、可读存储介质、电子设备。本申请的数据处理方法,应用于电子设备中的至少一个处理器,并且电子设备包括传感器;方法包括:处理器获取传感器上报的第一数据,第一数据具有第一帧数;处理器确定第一帧与处理器运行应用程序所需的目标上报帧数不同,并且应用程序对上报第一数据的速度有精度要求时;处理器将第一数据处理为与目标帧数相同的第二数据,以满足应用程序实现相关的功能。通过本申请的方法,处理器可以对上报给应用程序数据的速度进行动态地调整,在应用程序需要高精度的速度获取数据时,处理器能够保证应用程序获取传感器数据的速度达到目标要求。

    一种多个量子态之间的大小比较方法及装置

    公开(公告)号:CN115879558B

    公开(公告)日:2024-06-14

    申请号:CN202111144772.9

    申请日:2021-09-28

    IPC分类号: G06N10/20 G06N10/40 G06F7/02

    摘要: 本发明公开了一种多个量子态之间的大小比较方法及装置,方法包括:获得待比较的目标大小关系;构建用于比较多个量子态的所述目标大小关系对应的量子线路;运行所述量子线路,对所述量子线路包含的目标量子比特进行测量,比较所述多个量子态以确定是否符合所述目标大小关系。利用本发明实施例,能够发挥量子计算的并行加速优势,实现不同大小关系下量子态之间的比较,并填补相关技术的空白。

    基于量子线路的数据大小比较方法、装置及量子计算机

    公开(公告)号:CN115879557B

    公开(公告)日:2024-06-14

    申请号:CN202111144771.4

    申请日:2021-09-28

    IPC分类号: G06N10/20 G06N10/40 G06F7/02

    摘要: 本发明公开了一种基于量子线路的数据大小比较方法、装置及量子计算机,方法包括:获得待比较的数据、数据类型和目标大小关系;根据数据类型,构建用于比较数据之间的目标大小关系的量子线路;运行量子线路,对量子线路包含的目标量子比特进行测量,比较数据之间是否满足目标大小关系。利用本发明实施例,能够发挥量子计算的并行加速优势,实现不同数据之间大小关系的比较,成为其他更复杂的量子算法的基础,并填补相关技术的空白。

    量子比较运算方法、装置、电子装置及基础算术组件

    公开(公告)号:CN115809707B

    公开(公告)日:2024-06-14

    申请号:CN202111084081.4

    申请日:2021-09-14

    发明人: 窦猛汉 李叶 刘焱

    IPC分类号: G06N10/60 G06F7/02

    摘要: 本发明公开了一种量子比较运算方法、装置、电子装置及基础算术组件,本发明通过获取待比较的两个目标数据,并将所述待比较的两个目标数据转换为两个第一目标量子态;对所述两个第一目标量子态执行比较运算对应的量子态演化,获得演化后的存储比较运算结果的第二目标量子态;将最终获得的所述第二目标量子态作为所述待比较的两个目标数据的比较运算结果进行输出,从而实现了量子比较运算,填补量子计算领域中基础算术运算的空白。

    存储器的动态设置时间和保持时间调节

    公开(公告)号:CN118103908A

    公开(公告)日:2024-05-28

    申请号:CN202280068513.9

    申请日:2022-10-10

    摘要: 描述了一种用于通过时序电路在多个操作条件下有效地捕获数据的系统和方法。在各种具体实施中,集成电路包括处于其I/O边界处和其整个管芯上的多个信号到达调节器。该信号到达调节器包括两个内部时序路径,每个时序路径具有相应的等待时间。该信号到达调节器接收输入信号,并且根据第一时序路径和第二时序路径中所选择的一个时序路径生成输出信号。信号到达调节器将该输出信号发送到时序电路。该时序电路使用该输出信号作为输入数据信号和输入时钟信号中的一者。在信号到达调节器内在两个时序路径之间的选择有助于满足时序电路的设置时间和保持时间要求。

    一种多策略字符串分段比较方法
    6.
    发明公开

    公开(公告)号:CN117827144A

    公开(公告)日:2024-04-05

    申请号:CN202311517864.6

    申请日:2023-11-14

    IPC分类号: G06F7/02

    摘要: 本发明公开了一种多策略字符串分段比较方法,包括响应于待比较字符串预设的待比较数据长度大于0,则判断两个待比较字符串的首字节是否相同,首字节不相同则计算首字节的ASCLL码值的差值,根据差值获取字符串比较结果,首字节相同则判断两个待比较字符串的内存首地址的后三位是否相同,后三位不相同则对待比较字符串进行拼接处理,并对拼接处理后的待比较字符串进行分段比较,后三位相同则判断两个待比较字符串的内存首地址是否均为8字节对界,不对界则对不为8字节对界的内存首地址进行处理使其8字节对界,对界则对待比较字符串进行提取,并对提取的待比较字符串进行分段比较;本发明能够有效提升字符串比较性能。

    数据处理方法、可读存储介质、电子设备

    公开(公告)号:CN117707470A

    公开(公告)日:2024-03-15

    申请号:CN202310645683.5

    申请日:2023-06-01

    发明人: 孙文冬

    IPC分类号: G06F7/36 G06F7/02 G06F7/76

    摘要: 本申请涉及数据处理技术领域,公开了一种数据处理方法、可读存储介质、电子设备。本申请的数据处理方法,应用于电子设备中的至少一个处理器,并且电子设备包括传感器;方法包括:处理器获取传感器上报的第一数据,第一数据具有第一帧数;处理器确定第一帧与处理器运行应用程序所需的目标上报帧数不同,并且应用程序对上报第一数据的速度有精度要求时;处理器将第一数据处理为与目标帧数相同的第二数据,以满足应用程序实现相关的功能。通过本申请的方法,处理器可以对上报给应用程序数据的速度进行动态地调整,在应用程序需要高精度的速度获取数据时,处理器能够保证应用程序获取传感器数据的速度达到目标要求。

    在数据处理设备中对连续值进行匹配

    公开(公告)号:CN110998512B

    公开(公告)日:2023-12-22

    申请号:CN201880049537.3

    申请日:2018-07-05

    申请人: ARM有限公司

    IPC分类号: G06F7/02 G06F9/30

    摘要: 提供一种设备及一种操作该设备的方法,用于进行比较操作来匹配输入向量中的给定值序列。指令译码器电路系统响应于指定输入向量的区段的串匹配指令而产生控制信号以控制数据处理电路系统进行比较操作。比较操作确定较值,该比较值指示出是否该区段的所必要的一组连续输入元素的各输入元素具有的值匹配参考数据项的连续参考元素中的相应值。可进行多个比较操作来确定对应于输入向量的区段的匹配向量,以指示出该输入向量中的子串的开始位置。还提供一种串匹配指令以及模拟器虚拟机实施方式。

    对图像数据进行处理的人工智能加速器和集成电路系统

    公开(公告)号:CN116523730A

    公开(公告)日:2023-08-01

    申请号:CN202310486831.3

    申请日:2023-04-28

    发明人: 赵卓然

    摘要: 本公开实施例公开了一种对图像数据进行处理的人工智能加速器和集成电路系统,其中,人工智能加速器包括:依次连接的输入单元、缓存单元和输出单元,还包括与缓存单元连接的比较单元;输入单元,用于基于预设神经网络计算得出的预测概率值集合中的每个预测概率值,并将预测概率值输入缓存单元;其中,所述预测概率值集合中包括通过预设神经网络对图像数据进行预测得到的多个预测概率值;比较单元,用于对输入到缓存单元中的预测概率值进行比较处理;缓存单元,用于缓存经过比较器比较处理后的多个预测概率值;输出单元,用于通过缓存单元输出目标数量的预测概率值,基于所述目标数量的预测概率值,确定所述预设神经网络的预测结果。

    用于在关联存储器中进行最小值-最大值计算的方法

    公开(公告)号:CN113448537B

    公开(公告)日:2023-04-11

    申请号:CN202110835619.4

    申请日:2018-08-16

    申请人: GSI 科技公司

    发明人: M·拉泽

    摘要: 一种用于在关联存储器中查找多个数之中的极值的方法,包括:针对多个数中的每个数创建展开表示(SOR),将每个SOR存储在关联存储器阵列的列中,以及对关联存储器阵列的行执行水平按比特布尔运算以产生具有极值的极端SOR(ESOR)。一种用于查找极值的系统,包括:关联存储器阵列,其用于存储多个数,每个数能够存储在列中;展开表示(SOR)创建器,其用于针对多个数中的每个数创建SOR,并且将每个SOR存储在关联存储器阵列的列中;以及极端SOR(ESOR)查找器,其用于使用对存储SOR的比特的、关联存储器阵列的行进行的水平按比特布尔运算来查找极值。