-
公开(公告)号:CN1728683A
公开(公告)日:2006-02-01
申请号:CN200410070684.9
申请日:2004-07-29
Applicant: 国家数字交换系统工程技术研究中心
IPC: H04L12/56
Abstract: 本发明提供了一种支持IPv6单组播业务线速转发的方法,对线路接口模块输出的报文先进行缓存,之后输出控制单元读取缓存的报文,将该报文的报头写入报头检查单元,生成单播查表关键字进行单播查表,生成组播查表关键字进行组播查表,并将该报文写入报头处理缓存先入先出寄存器。组播RPF检查单元用单播查表结果或组播查表结果和该报文得出RPF检查结果;逻辑仲裁单元综合报头检查结果、单播查表结果、组播查表结果、组播RPF检查结果,生成内部上报报头或内部转发报头;由内部报文生成单元用该内部报头将该报文重新封装后,生成上报报文送入主控模块;生成转发报文送入交换网络。本发明同时提供了一种应用上述方法的IPv6路由器。
-
公开(公告)号:CN1728677A
公开(公告)日:2006-02-01
申请号:CN200410071046.9
申请日:2004-07-28
Applicant: 国家数字交换系统工程技术研究中心
Abstract: 本发明公开了一种多速率网络视频流媒体承载方法,包括步骤:视频服务器采用分层的编码算法,将视频流编码压缩成基本数据流和扩展数据流,并赋予相应的优先级;视频服务器建立组播组,将所有的基本数据流和扩展数据流发送到该组播组中;组播节点路由器根据用户的加入申请生成加入信息并通过其上游组播节点路由器逐级上报或直接上报;根据前述上报的信息,路由器加入到组播组并接收该路由器输出端口要求的最高速率的数据流。本发明还公开了一种采用所述方法的多速率网络视频流媒体承载系统。
-
公开(公告)号:CN211240246U
公开(公告)日:2020-08-11
申请号:CN201921380882.3
申请日:2019-08-23
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: H05K1/02
Abstract: 高速PCB板中高速信号、模拟信号对于噪声余量非常敏感,即正常工作时仅能允许非常小的噪声余量,噪声余量超标时会对高速信号的品质构成直接影响,从而直接影响传输信号的质量。本实用新型提出一种减小stub影响的PCB结构,包括逻辑分析器件和两个信号收发器件,第一信号收发器件的第一差分信号线、第二信号收发器件的第二差分信号线均与逻辑分析器件引脚的焊盘相连。其中,逻辑分析器件引脚的焊盘处设有盘中孔。所述PCB结构上设有过孔,第一差分信号线与过孔相连,第二差分信号线与盘中孔相连,过孔和盘中孔之间通过第三差分信号线相连。过孔处设有过孔背钻孔,盘中孔处设有盘中孔背钻孔。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN109408452A
公开(公告)日:2019-03-01
申请号:CN201810082096.9
申请日:2018-01-29
Applicant: 天津芯海创科技有限公司 , 上海红神信息技术有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F15/173 , G06F15/78
Abstract: 本发明公开了一种拟态工控处理器及数据处理方法,涉及工控处理器领域,包括:多个CPU内核、总线互连模块、拟态功能模块和多个处理器接口,拟态功能模块单元,实现处理器输入或者输出数据的拟态化计算与处理,当向处理器接口输出数据时,对接收到的多个下行数据进行拟态判决,根据判决结果向处理器接口输出正确状态的下行数据;当接收处理器接口输入数据时,确定流量处理能力满足预设条件的CPU内核的内核标识,再通过总线互联模块将接收到的上行数据发送给与上行数据携带的内核标识所对应的CPU内核。本发明的一种拟态工控处理器,可以对各个CPU内核的输出数据进行判决,输出正确结果,并引入拟态数据流量均衡机制,实现不同异构CPU内核的负荷性能均衡。
-
公开(公告)号:CN109408452B
公开(公告)日:2021-07-09
申请号:CN201810082096.9
申请日:2018-01-29
Applicant: 天津芯海创科技有限公司 , 上海红神信息技术有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F15/173 , G06F15/78
Abstract: 本发明公开了一种拟态工控处理器及数据处理方法,涉及工控处理器领域,包括:多个CPU内核、总线互连模块、拟态功能模块和多个处理器接口,拟态功能模块单元,实现处理器输入或者输出数据的拟态化计算与处理,当向处理器接口输出数据时,对接收到的多个下行数据进行拟态判决,根据判决结果向处理器接口输出正确状态的下行数据;当接收处理器接口输入数据时,确定流量处理能力满足预设条件的CPU内核的内核标识,再通过总线互联模块将接收到的上行数据发送给与上行数据携带的内核标识所对应的CPU内核。本发明的一种拟态工控处理器,可以对各个CPU内核的输出数据进行判决,输出正确结果,并引入拟态数据流量均衡机制,实现不同异构CPU内核的负荷性能均衡。
-
-
-
-