-
公开(公告)号:CN110536541A
公开(公告)日:2019-12-03
申请号:CN201910784114.2
申请日:2019-08-23
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: H05K1/02
Abstract: 本发明提出一种减小stub影响的PCB设计方法,该设计方法用于减小由逻辑分析器件造成的stub,利用逻辑分析器件引脚焊盘中的盘中孔连通高速数字信号链路。相应的提出一种减小stub影响的PCB结构,包括逻辑分析器件和两个信号收发器件,第一信号收发器件的第一差分信号线、第二信号收发器件的第二差分信号线均与逻辑分析器件引脚的焊盘相连。其中,逻辑分析器件引脚的焊盘处设有盘中孔。所述PCB结构上设有过孔,第一差分信号线与过孔相连,第二差分信号线与盘中孔相连,过孔和盘中孔之间通过第三差分信号线相连。过孔处设有过孔背钻孔,盘中孔处设有盘中孔背钻孔。
-
公开(公告)号:CN109033003B
公开(公告)日:2020-12-01
申请号:CN201810893528.4
申请日:2018-08-07
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: G06F15/163 , G06F13/12 , G06F16/2455
Abstract: 本发明提供了一种数据流切片比对的方法、装置和异构系统,其中,该方法包括:接收数据流,该数据流中携带有数据流的流标识和接收数据流通道的通道标识;然后判断是否存在流标识对应的切片管理表,该切片管理表中保存有流标识对应的数据流的最大切片长度;如果是,按照切片管理表对数据流进行切片操作,得到数据流对应的切片数据;最后将携带有不同通道标识、相同流标识的数据流的切片数据进行比对,得到比对结果。本发明通过切片管理表对多路数据进行切片操作,使切片操作更加灵活,避免了数据误切片操作对后续数据比对结果造成的错误,提高了多路数据间比对的正确性。
-
公开(公告)号:CN109033003A
公开(公告)日:2018-12-18
申请号:CN201810893528.4
申请日:2018-08-07
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: G06F15/163 , G06F13/12 , G06F17/30
Abstract: 本发明提供了一种数据流切片比对的方法、装置和异构系统,其中,该方法包括:接收数据流,该数据流中携带有数据流的流标识和接收数据流通道的通道标识;然后判断是否存在流标识对应的切片管理表,该切片管理表中保存有流标识对应的数据流的最大切片长度;如果是,按照切片管理表对数据流进行切片操作,得到数据流对应的切片数据;最后将携带有不同通道标识、相同流标识的数据流的切片数据进行比对,得到比对结果。本发明通过切片管理表对多路数据进行切片操作,使切片操作更加灵活,避免了数据误切片操作对后续数据比对结果造成的错误,提高了多路数据间比对的正确性。
-
公开(公告)号:CN211240246U
公开(公告)日:2020-08-11
申请号:CN201921380882.3
申请日:2019-08-23
Applicant: 天津市滨海新区信息技术创新中心 , 国家数字交换系统工程技术研究中心
IPC: H05K1/02
Abstract: 高速PCB板中高速信号、模拟信号对于噪声余量非常敏感,即正常工作时仅能允许非常小的噪声余量,噪声余量超标时会对高速信号的品质构成直接影响,从而直接影响传输信号的质量。本实用新型提出一种减小stub影响的PCB结构,包括逻辑分析器件和两个信号收发器件,第一信号收发器件的第一差分信号线、第二信号收发器件的第二差分信号线均与逻辑分析器件引脚的焊盘相连。其中,逻辑分析器件引脚的焊盘处设有盘中孔。所述PCB结构上设有过孔,第一差分信号线与过孔相连,第二差分信号线与盘中孔相连,过孔和盘中孔之间通过第三差分信号线相连。过孔处设有过孔背钻孔,盘中孔处设有盘中孔背钻孔。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN109857693B
公开(公告)日:2023-03-07
申请号:CN201910150540.0
申请日:2019-02-28
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种自适应串行时钟序列检测装置及检测方法,装置包括时钟序列,时钟序列连接COM字符检测模块,COM字符检测模块连接PCIe时钟序列检测单元,PCIe时钟序列检测单元连接RapidIO时钟序列检测单元,RapidIO时钟序列检测单元输出检测结果。本发明能够实现串行检测RapidIO和PCIe两种协议时钟补偿序列,根据不同的时钟补偿序列自行选择检测模块串且同时关闭非当前协议检测模块,阻断非当前协议检测模块输入,避免数据流中出现另一协议时钟补偿序列的小概率事件造成的影响;本发明在检测出时钟补偿序列的同时,给出对应协议的指示,方便与之接口的模块向自适应硬件方向修改。
-
公开(公告)号:CN107360149B
公开(公告)日:2019-08-20
申请号:CN201710543007.1
申请日:2017-07-05
Applicant: 中国人民解放军信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
Abstract: 本发明公开了一种基于输出子集权重分配的拟态判决方法及装置,该方法首先将每个异构功能等价体的输出按照内容逻辑关系划分为多个输出子集;依据每个输出子集对系统安全性的影响,赋予相应的权重;按照权重从大到小的顺序,排列输出子集;输出代理器按照上述规定的顺序对输出子集依次进行择多判决;判断有效择多判决是否完成,若有效择多判决没有完成,则按照上述规定的顺序,选择下一个输出子集继续进行择多判决,若有效择多判决已经完成,则停止判决,根据判决结果,选择相应的异构功能等价体输出作为系统输出。该方法不仅减少了判决数据量,加快了判决速度,而且有重点地对待判决数据,降低了择多判决失败的概率,保证了重要数据的正确输出。
-
公开(公告)号:CN109067737A
公开(公告)日:2018-12-21
申请号:CN201810848636.X
申请日:2018-07-28
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
CPC classification number: H04L63/1441
Abstract: 本发明涉及网络空间安全防护技术领域。本发明公开一种输出非同步保序条件下的拟态判决装置,包括写入控制器、存储器和判决器;所述写入控制器用于接收异构功能等价体的处理结果数据,根据处理结果数据得到存储器对应的存储地址,并将处理结果数据存储到对应的存储地址中;所述存储器用于暂存异构功能等价体的处理结果数据;所述判决器用于读取存储器里的处理结果数据,并进行判决输出。本发明还公开一种输出非同步保序条件下的拟态判决方法。本发明使得乱序到达的数据也能够方便地完成比对和判决。
-
公开(公告)号:CN108667826A
公开(公告)日:2018-10-16
申请号:CN201810379919.4
申请日:2018-04-25
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
CPC classification number: H04L63/1441
Abstract: 本发明涉及网络设备安全防护技术领域,尤其涉及一种基于四模异构冗余处理器的调度装置和调度方法。所述调度装置包括:四模异构冗余处理器、随机数发生器、资源调度管理器和结果处理器。所述调度方法包括:随机数发生器生成随机数,向资源调度管理器发送随机数;资源调度管理器根据随机数通过计算得到调度参数决定对四模异构冗余处理器进行调度的方式和时间;结果处理器处理四模异构冗余处理器的输出结果,并输出最终结果,向资源调度管理器反馈四模异构冗余处理器的行为状态;资源调度管理器根据反馈信息决定对四模异构冗余处理器进行调度的方式和时间,对四模异构冗余处理器进行管理操作。本发明提高了系统整体的可靠性和可用性。
-
公开(公告)号:CN107395591A
公开(公告)日:2017-11-24
申请号:CN201710592245.1
申请日:2017-07-19
Applicant: 中国人民解放军信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
Abstract: 本发明属于网络空间安全防护技术领域,尤其涉及一种功能等价体集合的异构度评估方法及系统。一种功能等价体集合的异构度评估方法,包括:将功能等价体集合中的每个功能等价体划分为1个以上独立功能层;计算任意两个功能等价体的任一独立功能层的异构度值;计算任意两个功能等价体的异构度归一化值;根据需要调度的功能等价体的数量,计算对应数量的任意功能等价体集合的异构度评估值;根据各功能等价体集合的异构度评估值进行功能等价体集合调度。一种功能等价体集合的异构度评估系统,包括:划分模块;第一计算模块;第二计算模块;第三计算模块;调度模块。本发明对拟态防御架构下功能等价体的异构度给出了定量评估方法。
-
公开(公告)号:CN108965300B
公开(公告)日:2021-06-18
申请号:CN201810806999.7
申请日:2018-07-21
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
Abstract: 本发明属于数据包生成技术领域,特别是涉及一种数据包生成方法、装置及计算机可读存储介质,该方法包括:接收待生成数据包包头内各个关键字段所在的目标字节的目标值、掩码和任意相邻的两个所述目标字节之间的间隔值;针对每个所述目标字节,将所述目标值添加到所述目标字节中与所述掩码中第一预设值对应的比特位上,将所述目标字节中与所述掩码中第二预设值对应的比特位上添加第二预设值补位,得到目标字节值;根据多个所述目标字节值及根据所述间隔值确定的补位字符串生成与所述目标协议类型对应的包头内容;将所述包头内容和预设的数据字段进行封装,得到所述待生成数据包。本发明能够提高数据包生成过程效率。
-
-
-
-
-
-
-
-
-