视频边缘检测加速核心系统
    41.
    发明公开

    公开(公告)号:CN118608550A

    公开(公告)日:2024-09-06

    申请号:CN202410794817.4

    申请日:2024-06-19

    IPC分类号: G06T7/13 G06T1/20 G06T1/60

    摘要: 本申请涉及图像处理技术领域,公开了一种视频边缘检测加速核心系统,系统包括摄像头、图像数据提取单元、I2C配置单元、RGB格式转换单元、AXI_dma_wr单元、AXI_interconnect单元、DDR控制器、DDR存储单元、边缘检测加速核心单元、AXI_dma_rd单元、HDMI显示屏;本公开的视频边缘检测加速核心系统中,算子核在进行运算时,采用多帧流水运算,这样多帧图像数据并行运算,大大增加了运算的并行度,解决了运算速度慢的问题,加快了视频流数据的处理速度。

    智能体意图理解交互系统、方法及装置

    公开(公告)号:CN118607535A

    公开(公告)日:2024-09-06

    申请号:CN202410915223.4

    申请日:2024-07-09

    发明人: 展恩昊 李雪 段强

    摘要: 本申请涉及自然语言处理技术领域,公开一种智能体意图理解交互系统、方法及装置,包括:上下文记忆与连续对话管理模块,多轮对话策略与意图澄清模块提升交互的准确性与效率。系统捕捉并整合用户历史交互信息,消除歧义,精准改写用户输入。当用户意图不明确时,系统自动触发澄清流程。同时,系统生成清晰易懂的反馈信息,解释操作逻辑。本系统不仅构建稳固记忆机制,持续追踪用户需求,还通过多轮对话策略,精准澄清用户意图,提升交互体验。此外,集成自然语言生成技术,提供准确易懂的反馈,增强人机信任与沟通。

    数据脱敏方法、装置、电子设备、存储介质和计算机程序

    公开(公告)号:CN118350050B

    公开(公告)日:2024-09-03

    申请号:CN202410748496.4

    申请日:2024-06-12

    摘要: 本公开公开了数据脱敏方法、装置、电子设备、存储介质和计算机程序,涉及数据处理技术领域,配置权限组并将其与用户信息进行绑定,得到用户信息权限关系组;在预设低代码平台创建脱敏应用,并基于用户信息权限关系组确定创建脱敏应用的用户信息所属的目标权限组;从多个数据源中选择已经启用且目标权限组具有管理权限的目标数据源;将目标数据源中的数据库表结构信息存储于预设低代码平台,并将数据库表结构信息中数据类型映射至预设低代码平台的组件,得到映射组件;基于映射组件构建脱敏应用的低代码表单,并在映射组件对应的组件属性中设置脱敏功能,得到目标脱敏应用;通过可视化操作目标脱敏应用对低代码表单中的目标数据进行脱敏。

    基于RISC-V的多模式卷积神经网络加速器及加速方法

    公开(公告)号:CN118350429B

    公开(公告)日:2024-08-30

    申请号:CN202410748737.5

    申请日:2024-06-12

    IPC分类号: G06N3/063 G06N3/0464 G06N3/08

    摘要: 本发明公开了基于RISC‑V的多模式卷积神经网络加速器及加速方法,属于处理器技术领域,本发明要解决的技术问题为如何兼容优化标准和深度可分离卷积的卷积神经网络加速器的加速效率及功耗,采用的技术方案为:该加速器包括指令接口、数据接口、解码模块、数据分发模块、模式控制模块、地址生成模块、特征加载模块、后处理模块以及卷积单元,卷积单元包括若干PE;指令接口用于接收主处理器中执行单元发送的自定义的RISC‑V指令,并发送反馈到主处理器中的寄存单元;数据接口用于与主处理器中的数据加载存储单元进行数据交互;解码模块用于解码来自主处理器中执行单元发送的自定义的RISC‑V指令。

    一种乘法器优化方法及高效乘法器

    公开(公告)号:CN118312132B

    公开(公告)日:2024-08-30

    申请号:CN202410732798.2

    申请日:2024-06-07

    IPC分类号: G06F7/52 G06F7/50

    摘要: 本发明公开了一种乘法器优化方法及高效乘法器,属于计算机硬件设计技术领域,包括截位模块、拆解模块、译码模块、查找表、部分积运算模块以及超前进位加法器,截位模块将输入数据的多余的小数部分进行截位,并将乘数和被乘数截成偶数个数;拆解模块将截位后的乘数和被乘数拆解成成对的运算序列,并进行两两之间的运算;译码模块对乘数进行译码,并根据译码决定被乘数的操作用来得到部分积;查找表根据被拆解的乘数和被乘数进行查表,并得到部分积;部分积运算模块采用华莱士树结构进行部分积的运算;超前进位加法器将华莱士树得到的结果相加得到最终结果。本发明有效提高计算速度,可应用于精度要求不高的领域,如机器学习、图像和视频处理等。

    一种量子计算云平台三比特门位置信息更新方法及设备

    公开(公告)号:CN114861920B

    公开(公告)日:2024-08-27

    申请号:CN202210377814.1

    申请日:2022-04-12

    摘要: 本发明公开了一种量子计算云平台三比特门位置信息更新方法及设备,属于web前端和量子计算技术领域,用于解决目前还没有一种方法能够满足在量子计算云平台中进行三比特门的跨线位置信息编辑操作的需求,不利于量子计算云平台的量子计算功能的实现的技术问题。方法包括:根据配置的三比特门的初始位置信息,将所述三比特门显示在量子寄存器的对应位置处;其中,所述三比特门为三比特量子门;接收所述三比特门的更新位置信息;根据所述三比特门的更新类型以及位置类型,确定对应的位置信息更新规则;其中,所述更新类型包括扩展类型以及收缩类型;基于所述更新位置信息以及所述位置信息更新规则,对所述三比特门的位置进行更新。

    一种基于大语言模型的文本幻觉检测方法及装置

    公开(公告)号:CN118535684A

    公开(公告)日:2024-08-23

    申请号:CN202410992975.0

    申请日:2024-07-24

    摘要: 本发明公开一种基于大语言模型的文本幻觉检测方法及装置,涉及自然语言处理技术领域。本发明装置基于提示工程构建提示词调用大语言模型进行关键词提取以及查询问题生成,随后调用Agent进行意图识别,确定需要调用的工具,并获取相关的事实性内容,最后基于大模型进行一致性检验以及幻觉修复。本发明利用大语言模型以及Agent、RAG相关技术可以很好解决大模型文本生成幻觉问题,并且在保证原始语义信息不损失的情况下保证内容的真实性,具有简单高效、维护简单、应用场景广泛等优点。

    用于Serverless启动的系统、方法及装置

    公开(公告)号:CN118535277A

    公开(公告)日:2024-08-23

    申请号:CN202410229497.8

    申请日:2024-02-29

    发明人: 仵夺 魏子重 李锐

    摘要: 本申请涉及云计算技术领域,公开一种用于Serverless启动的系统、方法及装置,包括预设的容器池、预测模块、预热控制器、实时监测系统和动态调整模块。其预设的容器池包括多个容器实例,容器池被配置为在系统启动时,预先启动设定数量的容器实例,容器实例包含所需的运行环境和基础设施。预测模块被配置为使用预测算法预测系统的未来负载,以计算出需要预热的容器实例的数量作为预热数量。预热控制器被配置为根据预热数量,预热容器池的容器实例,并保持容器实例在热状态。本公开采用容器池化与预热策略结合的方式,减少了传统Serverless冷启动延迟时间。

    网络辅助数据传输方法、装置、电子设备及存储介质

    公开(公告)号:CN115150890B

    公开(公告)日:2024-08-23

    申请号:CN202210762571.3

    申请日:2022-06-29

    发明人: 姜永

    IPC分类号: H04W28/06 H04W4/06

    摘要: 本发明提供一种网络辅助数据传输方法、装置、电子设备及存储介质,所述方法包括:从目标网元获取多个第一UE所驻留的无线接入网节点的标识信息;基于多个第一UE所驻留的无线接入网节点的标识信息,若确定两个或两个以上目标UE驻留在同一个无线接入网节点,则确定目标UE所驻留的无线接入网节点作为目标无线接入网节点;向服务于目标UE的第一AMF发送携带有网络辅助数据的第一请求消息,用于请求第一AMF将网络辅助数据发送至目标无线接入网节点。本发明通过从目标网元获取多个第一UE所驻留的无线接入网节点的标识信息以及将驻留在同一个无线接入网节点的目标UE汇聚在一起,可以实现减少广播网络辅助数据流程的信令开销。

    一种异构多核检测装置的核间数据同步方法及系统

    公开(公告)号:CN118519799A

    公开(公告)日:2024-08-20

    申请号:CN202410993288.0

    申请日:2024-07-24

    IPC分类号: G06F9/54 G06F13/24

    摘要: 本发明公开一种异构多核检测装置的核间数据同步方法及系统,涉及数据处理技术领域;包括:步骤1:基于异构多核检测装置的主核、数据采样核和边缘计算核部署数据缓存区,步骤2:数据采样核与主核之间进行数据实时同步,步骤3:数据采样核与边缘计算核之间进行数据定时同步,步骤4:边缘计算核与主核之间进行数据定时同步;本发明能够充分发挥各核心的优势,实现计算性能的大幅提升,无需引入额外的通信和同步开销,且保证了系统的整体性能。