-
公开(公告)号:CN105743504A
公开(公告)日:2016-07-06
申请号:CN201610060024.5
申请日:2016-01-28
申请人: 昆山工研院新型平板显示技术中心有限公司 , 昆山国显光电有限公司
摘要: 在本发明提供的数字模拟转换器和源极驱动电路中,通过谐波生成器产生谐波信号并利用采样单元对所述谐波信号进行采样,进而实现数字信号到模拟信号的转换,所述数字模拟转换器结构简单,能够有效地缩小占用面积并降低功耗,使得采用所述数字模拟转换器的源极驱动电路能够适用于更高分辨率的平板显示器。
-
公开(公告)号:CN105610432A
公开(公告)日:2016-05-25
申请号:CN201510661788.5
申请日:2015-10-14
申请人: 英特尔德国有限责任公司
发明人: 马库斯·席姆佩尔
CPC分类号: G04F10/005 , H03L7/0991 , H03M1/002 , H03M1/0836
摘要: 本公开提供了低功率双极型360度时间数字转换器。延迟线操作以传播包括第一延迟元件和第二延迟元件的多个延迟级。耦合至延迟线的生成器被配置为根据由DCO计数器生成的数字控制振荡器(DCO)计数器值向延迟线的多个延迟级提供开始边沿。DCO计算组件被配置为辅助根据DCO的DCO周期确定延迟线的传播计数。
-
公开(公告)号:CN103001640B
公开(公告)日:2016-05-18
申请号:CN201210470035.2
申请日:2010-01-25
申请人: 株式会社索思未来
发明人: 伊恩·朱斯欧·代迪克 , 加文·朗伯斯·艾伦
IPC分类号: H03M1/12
CPC分类号: H03M1/0614 , G11C27/02 , H01H9/54 , H03K17/00 , H03L7/00 , H03L7/091 , H03M1/002 , H03M1/0881 , H03M1/1009 , H03M1/12 , H03M1/121 , H03M1/1215 , H03M1/1245 , H03M1/126 , Y10T307/76
摘要: 本发明公开了采样。公开了被配置为由基本为正弦型的时钟信号驱动的电流模式时间交织采样电路。这种电路可被结合在ADC电路中,例如被结合作为IC芯片上的集成电路。所公开的电路无需离线就能够校准自身。
-
公开(公告)号:CN102971961B
公开(公告)日:2016-05-11
申请号:CN201180029376.X
申请日:2011-06-13
申请人: 瑞典爱立信有限公司
CPC分类号: H04B1/16 , H02M5/02 , H03D3/007 , H03D7/1466 , H03D7/1483 , H03D7/1491 , H03D2200/0086 , H03M1/002 , H03M1/12 , H04B1/0032 , H04B1/30
摘要: 公开了一种转换电路(20),用于将具有同相I分量和正交Q分量的复模拟输入信号转换为数字表示,所述复模拟输入信号是将射频RF信号(XRF)下变频到覆盖0Hz的频带而得到的。其包括信道选择滤波器单元(40),被布置为对所述复模拟输入信号进行滤波,从而产生信道滤波I和Q分量;以及一个或更多个处理单元(53、53a-b)。每个处理单元包括四个混频器(60-75),用于具有相等的LO频率和90°相互相移的两个LO信号,产生第一和第二频率移动I分量和第一和第二频率移动Q分量。此外,每个处理单元包括合并器单元(85、120),用于产生与所述频率移动I和Q分量之间的和与差成比例的第一、第二、第三和第四合并信号。所述第一和第四合并信号形成第一复信号,所述第二和第三合并信号形成第二复信号。每个处理单元还包括用于提供所述第一复信号和所述第二复信号的数字表示的四个ADC(110a-d、115a-d),用于形成模拟复输入信号的所述数字表示。还公开了相关的无线电接收机电路和相关的电子装置。
-
公开(公告)号:CN105340182A
公开(公告)日:2016-02-17
申请号:CN201480036131.3
申请日:2014-03-06
申请人: 赛灵思公司
摘要: 公开了一种模数转换器(“ADC”)(300)。该ADC包括比较器(312)组(310)和窗口控制器(315)。该窗口控制器被耦接到比较器组以选择性地激活比较器组中与窗口大小相关联的第一组比较器,并且选择性地去激活比较器组中的第二组比较器。
-
公开(公告)号:CN103067010B
公开(公告)日:2016-02-10
申请号:CN201210468333.8
申请日:2010-01-25
申请人: 株式会社索思未来
发明人: 伊恩·朱斯欧·代迪克 , 加文·朗伯斯·艾伦
IPC分类号: H03M1/12
CPC分类号: H03M1/0614 , G11C27/02 , H01H9/54 , H03K17/00 , H03L7/00 , H03L7/091 , H03M1/002 , H03M1/0881 , H03M1/1009 , H03M1/12 , H03M1/121 , H03M1/1215 , H03M1/1245 , H03M1/126 , Y10T307/76
摘要: 本发明公开了采样。公开了被配置为由基本为正弦型的时钟信号驱动的电流模式时间交织采样电路。这种电路可被结合在ADC电路中,例如被结合作为IC芯片上的集成电路。所公开的电路无需离线就能够校准自身。
-
公开(公告)号:CN104753536A
公开(公告)日:2015-07-01
申请号:CN201410832040.2
申请日:2014-12-26
申请人: 瑞萨电子株式会社
IPC分类号: H03M1/12
CPC分类号: H03M1/0634 , H03M1/002 , H03M1/0617 , H03M1/1009 , H03M1/12 , H03M1/1215 , H03M1/1225
摘要: 本发明涉及A/D转换器电路和半导体集成电路。模拟数字转换器电路具有简单的设计且能够防止表面积的增加和其它问题。用于将模拟输入信号转换为数值的模拟数字转换器电路包括将模拟输入信号转换为校正前的数字值的模拟数字转换器单元,以及用于数字地校正从模拟数字转换器单元输出的校正前数字值的校正器单元。校正器单元包括输出通过将为每个比特提供的权重系数与从A/D转换器单元输出的校正前数字值的每个比特相乘并将它们求和而获得的校正后数字值的权重系数乘法器单元,以及用于搜索权重系数以便最小化基于校正后数字值和校正后数字值的近似值而生成的误差信号的权重系数搜索单元。
-
公开(公告)号:CN104022780A
公开(公告)日:2014-09-03
申请号:CN201410064729.5
申请日:2014-02-25
申请人: NXP股份有限公司
发明人: 卢奎玄 , 何塞·德耶苏·皮内达德吉沃兹 , 马尔藤·韦尔特吉特
IPC分类号: H03M1/14
CPC分类号: H03M1/002 , H03M1/0682 , H03M1/1215 , H03M1/60
摘要: 一种模/数转换器(ADC)包括门控环形压控振荡器GRVCO和量化电路,GRVCO用于根据输入电压生成相位信号,量化电路用于生成量化的相位输出信号。GRVCO根据门控信号运行于第一运行模式或第二运行模式。在第一运行模式中,GRVCO运行于VCO模式,不启用门控。在第二运行模式中,GRVCO运行于GRVCO模式,根据门控信号启用或不启用门控。
-
公开(公告)号:CN101821951B
公开(公告)日:2014-07-23
申请号:CN200880111276.X
申请日:2008-06-06
申请人: LSI公司
IPC分类号: H03M1/00
CPC分类号: H03M1/1215 , H03M1/002 , H03M1/361
摘要: 本发明提供了用于模数转换的系统和方法。所披露的重定时的模数转换器包括第一和第二组次级交织器。第一组次级交织器包括具有同步于第一时钟相位的第一组比较器的第一次级交织器,以及具有同步于第二时钟相位的第二组比较器的第二次级交织器。第二组次级交织器包括具有同步于第三时钟相位的第三组比较器的第三次级交织器,以及具有同步于第四时钟相位的第四组比较器的第四次级交织器。全局交织器至少部分基于来自第二组次级交织器的输出来选择第一组比较器中的一个。
-
公开(公告)号:CN101800553B
公开(公告)日:2014-07-16
申请号:CN201010105439.2
申请日:2010-01-25
申请人: 富士通半导体股份有限公司
发明人: 伊恩·朱斯欧·代迪克 , 加文·朗伯斯·艾伦
IPC分类号: H03M1/64
CPC分类号: H03M1/0614 , G11C27/02 , H01H9/54 , H03K17/00 , H03L7/00 , H03L7/091 , H03M1/002 , H03M1/0881 , H03M1/1009 , H03M1/12 , H03M1/121 , H03M1/1215 , H03M1/1245 , H03M1/126 , Y10T307/76
摘要: 本发明公开了采样。公开了被配置为由基本为正弦型的时钟信号驱动的电流模式时间交织采样电路。这种电路可被结合在ADC电路中,例如被结合作为IC芯片上的集成电路。所公开的电路无需离线就能够校准自身。
-
-
-
-
-
-
-
-
-