-
公开(公告)号:CN105144692B
公开(公告)日:2019-07-26
申请号:CN201480009548.0
申请日:2014-02-14
申请人: 微软技术许可有限责任公司
发明人: R·利坎瓦 , N·A·B·皮里安塔 , M·菲力普斯 , L·钟 , P·巴尔
CPC分类号: H04N5/23241 , H03M1/002 , H04N5/341
摘要: 本公开涉及(例如,相机中)图像传感器电路的节能机制。通过控制图像传感器电路的一个或多个可控节电机制的操作,诸如应用提供的图像质量数据被处理成使得图像传感器电路的能耗与输出图像质量更加成比例。节电机制可以包括:频率受控的时钟、关断不需要的组件的能力、在捕捉各顺序帧之间将图像传感器电路置于待机模式的帧间待机模式、具有不同能量使用属性的可选择的并行模拟链,和允许关断与传感器阵列中不需要的列对应的电路的列电路。
-
公开(公告)号:CN106160745B
公开(公告)日:2019-05-24
申请号:CN201510149665.3
申请日:2015-03-31
申请人: 智原微电子(苏州)有限公司 , 智原科技股份有限公司
IPC分类号: H03M1/38
CPC分类号: H03M1/002 , H03M1/1295 , H03M1/468
摘要: 模拟数字转换装置及其初始化方法。模拟数字转换装置包括第一切换电容单元、第二切换电容单元、电路单元、第一及第二初始化开关、第三及第四电容以及逻辑缓冲器。第一及第二切换电容单元依据第一控制信号分别使各第一及第二电容耦接至第一逻辑电压、第二逻辑电压或第一或第二输入电压,并分别产生第一及第二电压。电路单元比较第一电压及第二电压来产生第一控制信号。第一及第二初始化开关分别串接在第一及第二电压与共模端点间。第三及第四电容分别接收第一及第二电压并共同耦接共模端点。逻辑缓冲器输出第一或第二逻辑电压至共模端点。
-
公开(公告)号:CN108809316A
公开(公告)日:2018-11-13
申请号:CN201810420072.X
申请日:2018-05-04
申请人: 亚德诺半导体集团
IPC分类号: H03M1/66 , H03M1/72 , G01N27/416
CPC分类号: G01N33/004 , H03M1/002 , H03M1/662 , H03M1/68 , H03M1/765 , G01N27/416 , H03M1/72
摘要: 本公开涉及多串多输出数模转换器。多输出多阻抗串数模转换器(DAC)电路可响应于第一数字输入信号而提供具有第一分辨率的第一输出,以及响应于第二数字输入信号而提供具有第二分辨率的第二输出。主阻抗串和次级阻抗串可以使用开关网络来耦合以提供第一DAC输出。通过将附加开关连接到主阻抗串并共享主阻抗串,可以实现第二个DAC输出。
-
公开(公告)号:CN104852742B
公开(公告)日:2018-08-21
申请号:CN201510078480.8
申请日:2015-02-13
申请人: 英飞凌科技股份有限公司
CPC分类号: H03M1/1295 , H03M1/00 , H03M1/002 , H03M1/12 , H03M1/1215 , H03M1/186 , H03M1/44 , H03M1/466
摘要: 本发明涉及模数转换。公开了方法。使用采样保持电路来采样模拟信号以形成采样值。转换采样值以形成第一数字结果。转换采样值以形成第二数字结果。
-
公开(公告)号:CN108227813A
公开(公告)日:2018-06-29
申请号:CN201710771434.5
申请日:2017-08-31
申请人: 联发科技股份有限公司
发明人: 蔡任桓
IPC分类号: G05F1/567
摘要: 本申请提供一种电流重利用电路和电流重利用方法,所述电路包括:开关电容电路;信号缓冲器,所述信号缓冲器用于向所述开关电容电路提供参考信号;阻抗元件,与所述信号缓冲器耦接,用于接收来自所述信号缓冲器的第一电流;以及附加负载,与所述信号缓冲器连接,用于接收来自所述信号缓冲器的第二电流,所述第二电流用于向所述附加负载的至少一部分供电。
-
公开(公告)号:CN104980157B
公开(公告)日:2018-06-08
申请号:CN201510162131.4
申请日:2015-04-08
申请人: 美国亚德诺半导体公司
发明人: J·梅米希安
IPC分类号: H03M1/38
摘要: 本发明涉及高分辨率模数转换器。所公开的系统、方法和装置涉及每级一位ADC。所述每级一位ADC在每一个级处提取一个或多个位并且产生残差,以使得后继类似或相同级可提取更多个位。所述ADC使用反射二进制输出码,以使得可通过观察输入的符号(例如,极性)来提取位。所述残差可通过整流输入,使所述输入乘以二,并且使所述输入电平移位半个跨度来生成。使用电容器和开关来实现所述残差的所述生成。这使所述ADC具有低的功率消耗和小的大小。
-
公开(公告)号:CN107996019A
公开(公告)日:2018-05-04
申请号:CN201780001358.8
申请日:2017-09-23
申请人: 深圳市汇顶科技股份有限公司
发明人: 范硕
摘要: 一种DAC电容阵列、SAR型模数转换器及降低功耗的方法,属于集成电路领域,其中所述方法包括将DAC电容阵列中第一电容阵列和第二电容阵列的各电容一端分别通过对应的主路开关连接于第一参考电压,另一端通过对应的多路选择开关分别选择连接于正端和负端模拟输入信号,完成采样;通过比较所述第一电容阵列与所述第二电容阵列的输出电压确定最高位的值,根据最高位的值维持或调整所述第一电容阵列和第二电容阵列的参考电压,进一步通过比较所述第一电容阵列的与所述第二电容阵列的输出电压,确定次高位以及最低位的值,通过该方法可以降低转换功耗。
-
公开(公告)号:CN107835023A
公开(公告)日:2018-03-23
申请号:CN201711247333.4
申请日:2017-12-01
申请人: 西安电子科技大学
摘要: 本发明公开了一种逐次逼近型数模转换器,包括第一信号输入端、第二信号输入端、第一电容器阵列、第二电容器阵列、比较器、逻辑芯片、输出锁存器;第一信号输入端连接第一电容器阵列,用于输入第一信号到第一电容器阵列;第二信号输入端连接第二电容器阵列,用于输入第二信号到第二电容器阵列;第一电容器阵列连接比较器的同相输入端、第二电容器阵列连接比较器的反相输入端;比较器的输出端依次连接逻辑芯片与输出锁存器,用于将第一信号与第二信号比较,将比较结果进行输出;其中,第一电容器阵列与第二信号输入端之间设置有第一开关;第二电容器阵列与第一信号输入端之间设置有第二开关。相对于传统电容阵列,减少了面积并实现零电压切换功耗。
-
公开(公告)号:CN107800433A
公开(公告)日:2018-03-13
申请号:CN201610746791.1
申请日:2016-08-29
申请人: 徐萍
发明人: 徐萍
CPC分类号: H03M1/002 , H03M1/1205 , H03M1/1245
摘要: 一种低功耗流水线模数转换器(ADC)关键单元电路,适用于数据转换领域。单元电路由S/H电路、全差分共享OTA电路、源的偏置电路组成。电路结构紧凑,体积小,有效的减小了系统的功耗,减少了寄生效应,改善了电路性能,且具有良好的抗干扰性和可靠性。
-
公开(公告)号:CN107231153A
公开(公告)日:2017-10-03
申请号:CN201710316928.4
申请日:2017-05-09
申请人: 大连理工大学
摘要: 用于单片集成传感器的逐次逼近模数转换器,属于逐次逼近模数转换器领域,改进后的数模转换器DAC通过采用保持电路采取模拟输入信号,逻辑控制电路控制DAC的电容切换,模拟输入信号与DAC产生的基准电压经过比较器比较,比较的结果反馈至逻辑控制电路,并将该比较结果一位输出码储存至数据输出寄存器;逻辑控制电路控制DAC的电容切换,重复上述步骤,最终得到十位输出码储存至数据输出寄存器;其中DAC省去DAC阵列中的最高位电容,采用分段式电荷按比例缩放型结构。本发明的有益效果为DAC的电容面积节约50%;DAC电容阵列采用非平衡结构保证足够的线性度,抑制桥接电容中寄生电容的影响。DAC阵列的功耗随电容面积的减小而减小。
-
-
-
-
-
-
-
-
-