模数转换器及其参考电压提供电路、处理器

    公开(公告)号:CN117254806A

    公开(公告)日:2023-12-19

    申请号:CN202311264483.1

    申请日:2023-09-27

    IPC分类号: H03M1/06 H03M1/12 H03M1/46

    摘要: 本发明公开了一种模数转换器及其参考电压提供电路、处理器,其中,参考电压提供电路包括:电压提供单元,适于提供第一参考电压;缓冲单元,适于对第一参考电压进行缓冲处理,输出第二参考电压;切换单元,被配置为在模数转换器的高位电容组被切换时,切换第二参考电压向模数转换器的ADC采样通道提供电荷,并在模数转换器的低位电容组被切换时,切换第一参考电压向模数转换器的ADC采样通道提供电荷。该电路不会造成片外电容上的电压大幅下降,因此,不会造成ADC的精度下降。

    一种应用于分段式DAC电流源的校准方法及电路

    公开(公告)号:CN117240294A

    公开(公告)日:2023-12-15

    申请号:CN202311251872.0

    申请日:2023-09-26

    IPC分类号: H03M1/10 H03M1/06

    摘要: 本发明公开了一种应用于分段式DAC电流源的校准方法及电路,该方法包括:将待校准数字码分为MSB组、ULSB组和LSB组;对ULSB组的数字码进行行译码,得到第一温度计码;同时对MSB组的数字码进行列译码,得到第二温度计码;对第一温度计码和第二温度计码进行随机化行列编码,得到编码后的第一温度计码和第二温度计码;将编码后的第一温度计码和第二温度计码与经延时处理的LSB组的数字码进行时钟同步;利用同步后的第一温度计码和第二温度计码选择不同的电流源,从而在DAC的输出端产生与输入相对应的模拟量。该方法解决了高分辨率DAC的段间和段内失配问题,将失配所引入的非线性误差降到最低,增强了器件的SFDR;且该方法复杂度较低,电路实现结构简单。

    一种应用于高精度ADC的斩波采样电路

    公开(公告)号:CN116961655B

    公开(公告)日:2023-12-08

    申请号:CN202311219136.7

    申请日:2023-09-21

    IPC分类号: H03M1/08 H03M1/06 H03M1/12

    摘要: 本发明提供了一种应用于高精度ADC的斩波采样电路,属于模拟集成电路设计领域。采样电路是ADC中必不可少的部分,在高精度的ADC中采样的精度会直接影响后续的处理结果。一般的采样电路存在比较高的噪声和失调电压,为了降低噪声和失调电压的影响,提高采样精度,本发明将斩波技术应用于采样当中,设计了可以应用于高精度ADC的斩波采样电路,使用较少的电路和开关,降低额外电路和开关噪声对信号质量的影响,可以有效减小失调电压,实现更加精准的采样。

    CIC滤波器和模数转换器
    54.
    发明公开

    公开(公告)号:CN117176109A

    公开(公告)日:2023-12-05

    申请号:CN202311154644.1

    申请日:2023-09-07

    IPC分类号: H03H17/06 H03M1/06

    摘要: 本申请涉及一种CIC滤波器,包括:积分单元,用于接收调制器输出的比特流并对所述比特流进行积分计算,获得多比特流;多个抽取单元,各所述抽取单元分别与所述积分单元连接;多个所述抽取单元用于基于控制系统发送的控制信号先后启动,各所述抽取单元用于在启动后对所述多比特流进行采样处理,输出处理结果;数据输出单元,分别与各所述抽取单元连接,用于当接收到任一所述抽取单元输出的所述处理结果时,输出当前接收的处理结果。采用上述CIC滤波器描述模拟信号更加精细。

    DAC误差补偿方法及误差补偿系统

    公开(公告)号:CN111431528B

    公开(公告)日:2023-11-28

    申请号:CN202010281104.X

    申请日:2020-04-10

    发明人: 王晓峰 吴智

    IPC分类号: H03M1/06

    摘要: 本发明提供了一种DAC误差补偿方法,包括将电流源阵列分为m个子阵列,选取所述子阵列中相同位置的单位电流源作为被检测电流源,并检测所述被检测电流源的充电时间,根据所述充电时间得到所述被检测电流源的相对误差,将所述被检测电流源的相对误差标定为所述子阵列的相对误差,根据所述子阵列的相对误差排序选择单位电流源,以对所述电流源阵列的相对误差进行补偿。所述DAC误差补偿方法中,对电流源阵列的相对误差进行检测,避免了预估误差带来的不准确性,并且采用以点带面的方式对电流源阵列的相对误差进行检测,缩短了检测时间,减少了阵列布局的复杂度。本发明还提供了一种用于实现DAC误差补偿方法的误差补偿系统。

    具有ISI抑制功能的高线性数模转换器及数模转换方法

    公开(公告)号:CN110768675B

    公开(公告)日:2023-11-24

    申请号:CN201910663069.5

    申请日:2019-07-22

    IPC分类号: H03M1/66 H03M1/06

    摘要: 本发明提供一种数模转换电路和数模转换方法,其中,数模转换电路包括:分段电路,用于对第一数字输入进行分段以产生多个代码段;多个多比特动态元件匹配数模转换器DEM DAC,分别用于将所述多个代码段转换为多个DAC输出,其中所述多个多比特DEM DAC至少包括第一多比特DEM DAC和第二多比特DEM DAC,所述第一多比特DEM DAC和所述第二多比特DEM DAC采用不同的DEM技术。使用本发明技术方案,能够改善由DAC非线性引起的失真。

    一种模数转换方法、电路、芯片及电子设备

    公开(公告)号:CN117081593A

    公开(公告)日:2023-11-17

    申请号:CN202311087831.2

    申请日:2023-08-28

    发明人: 陈敏 钱旭东

    IPC分类号: H03M1/06

    摘要: 本申请提供一种模数转换方法、电路、芯片及电子设备,属于电子技术领域。方法包括:基于输入电压确定目标增益倍数,所述目标增益倍数用于将所述输入电压放大或缩小至满足目标量程的待测电压;对所述待测电压进行第一转换,得到相应的第一转换结果和转换后的剩余电压;对所述剩余电压进行第二转换,得到相应的第二转换结果;基于所述第一转换结果和所述第二转换结果,确定所述输入电压对应的目标数字码值。采用本申请,可以提高模数转换的精度。

    应用于模数转换器的参考电平产生电路和产生参考电平的方法

    公开(公告)号:CN117060922A

    公开(公告)日:2023-11-14

    申请号:CN202210482870.1

    申请日:2022-05-05

    发明人: 唐华

    IPC分类号: H03M1/06 H03M1/46

    摘要: 本申请涉及应用于模数转换器的参考电平产生电路和产生参考电平的方法,该参考电平产生电路包括:电荷泵、控制电压产生单元和传输单元,其中:电荷泵与控制电压产生单元连接,用于为控制电压产生单元提供开启电压;控制电压产生单元与传输单元,用于为传输单元提供控制电压;传输单元与模数转换器的比较器连接,用于为比较器提供参考电平。根据本申请的方案,参考电平产生电路在采样阶段,给比较器正负两端分别提供共模电平,并且控制是否提供给比较器正负两端参考电平的开关,其内阻是相对恒定的,这样可以提升模数转换器的线性度,从而提升模数转换器性能;而且,还解决了电荷注入和降低了时钟馈通效应。

    应用于动态比较器的前置放大器及相关设备

    公开(公告)号:CN116996033A

    公开(公告)日:2023-11-03

    申请号:CN202310827835.3

    申请日:2023-07-06

    申请人: 清华大学

    发明人: 李福乐 王雅宁

    IPC分类号: H03F3/45 H03M1/38 H03M1/06

    摘要: 本发明涉及芯片技术领域,提供一种应用于动态比较器的前置放大器、动态比较器、模数转换器、芯片及电子设备,包括:晶体管放大电路和尾电流调节单元,晶体管放大电路分别与第一信号输入端、第二信号输入端、第一时钟信号端和目标节点相连,晶体管放大电路用于在比较阶段在第一时钟信号的控制下,对第一信号输入端输入的第一输入信号和第二信号输入端输入的第二输入信号进行放大,产生第一放大信号和第二放大信号,并在放大的过程中通过目标节点输出尾电流;尾电流调节单元通过放电过程对尾电流进行调节。如此解决了当PVT变化或输入的共模电压发生变化时动态比较器的工作可靠性较差的问题,实现动态比较器工作可靠性的提高。

    具有级间增益补偿的高精度逐次逼近型模数转换器

    公开(公告)号:CN116915249A

    公开(公告)日:2023-10-20

    申请号:CN202310907697.X

    申请日:2023-07-21

    IPC分类号: H03M1/06 H03M1/46 H03M1/12

    摘要: 本发明公开了一种具有级间增益补偿的高精度逐次逼近型模数转换器,包括:用于采样输入信号的采样电路;第一级SAR ADC,与采样电路连接,用于对输入信号进行量化得到第一级余量信息;动态运算放大器,输入端与第一级SAR ADC的电容阵列顶极板连接,用于重复将第一级余量信息放大m次,且每次将第一级余量信息放大n倍;m为大于或等于2的整数;x为1至m中的整数;第二级SAR ADC,包括m组子量化模块,每组子量化模块均与动态运算放大器的输出端连接,第x组子量化模块用于对第x次叠加余量信息量化得到第x次余量信息;第x次叠加余量信息是第二级SAR ADC的第x‑1次余量信息与第一级SAR ADC的第x次放大后的余量信息叠加后的信息。