-
公开(公告)号:CN115885596A
公开(公告)日:2023-03-31
申请号:CN202180001830.4
申请日:2021-07-09
申请人: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
IPC分类号: H10K59/121 , H10K59/131
摘要: 一种显示基板和显示面板,该显示基板包括:衬底基板;设置在衬底基板上的多个子像素;每个子像素包括发光元件(20)和像素电路(10);像素电路(10)包括驱动电路(11)、数据写入电路(12)、第一控制电路(14)、第二控制电路(15)和发光控制电路(16);驱动电路(11)配置为控制流经发光元件的驱动电流;发光控制电路(16)配置为将驱动电流施加至发光元件(20);第一控制电路(14)配置为将参考电压写入驱动电路(11)的控制端;第二控制电路(15)配置为将初始电压写入发光元件(20)的第一极;同一行子像素中每两个相邻的子像素的至少部分像素电路(10)在衬底基板上的正投影镜像对称。该显示基板中在保证补偿精度的同时,结构简单。
-
公开(公告)号:CN115843377A
公开(公告)日:2023-03-24
申请号:CN202180001266.6
申请日:2021-05-26
申请人: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
IPC分类号: G09G3/36
摘要: 一种移位寄存器,包括输入电路(1)、第一输出电路(2)、第一控制电路(3)、第二控制电路(4)、第三控制电路(5)及第二输出电路(6)。输入电路(1)与第一时钟信号端(SCI)、第一电压信号端(VGH)及第一节点(Q1)电连接。第一输出电路(2)与第一节点(Q1)、第二时钟信号端(CLK)及扫描信号端(OUT)电连接。第一输出电路(2)将第二时钟信号(CLK)传输至扫描信号端(OUT)。第一控制电路(3)与第三时钟信号端(XCK)、第四时钟信号端(SC3)、第五时钟信号端(ST)及第一节点(Q1)电连接。第二控制电路(4)与第六时钟信号端(SC2)、第二电压信号端(VGL)、第一节点(Q1)、第一电压信号端(VGH)及第二节点(Q2)电连接。第三控制电路(5)与第一节点(Q1)、第二电压信号端(VGL)、第三时钟信号端(XCK)及第二节点(Q2)电连接。第二输出电路(6)与第二节点(Q2)、第二电压信号端(VGL)及扫描信号端(OUT)电连接。第二输出电路(6)将第二电压信号(VGL)传输至扫描信号端(OUT)。
-
公开(公告)号:CN115606330A
公开(公告)日:2023-01-13
申请号:CN202180000834.0
申请日:2021-04-21
IPC分类号: H10K59/121 , H10K59/131 , H10K50/824 , H10K71/00 , H01L27/12
摘要: 本公开提供一种显示基板及其制作方法、显示装置。所述显示基板包括:基底,设置于所述基底一侧的补偿电极,辅助电极,发光功能层和阴极层,所述辅助电极位于所述补偿电极背向所述基底的一侧,所述辅助电极与所述补偿电极耦接,所述辅助电极的侧面具有第一凹口,所述第一凹口的至少部分沿平行于所述基底的方向延伸;所述发光功能层位于所述辅助电极背向所述基底的一侧,并在所述第一凹口处断开;所述阴极层位于所述发光功能层背向所述基底的一侧,所述阴极层在所述第一凹口处与所述辅助电极耦接。
-
公开(公告)号:CN115548054A
公开(公告)日:2022-12-30
申请号:CN202110944835.2
申请日:2021-08-17
申请人: 合肥京东方卓印科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: H01L27/32
摘要: 一种显示基板及其制备方法、显示装置,显示基板包括多个显示单元,显示单元包括显示区域和透明区域;显示区域沿第一方向设置有第一电源线和第二电源线,沿第二方向设置有第一扫描信号线、第二扫描信号线、第二扫描连接线和第一扫描连接线,第二扫描连接线与第二扫描信号线连接成第一环形结构,显示区域还设置有第三扫描连接线,第三扫描连接线、第一扫描连接线和第一扫描信号线连接成第二环形结构;第一环形结构、第一电源线和第二电源线在基底上的正投影不交叠;第二环形结构、第一电源线和第二电源线在基底上的正投影不交叠。本公开在实现可维修的功能条件下,将信号线之间的交叉点优化至最少,进而提升了产品的良率。
-
公开(公告)号:CN110634436B
公开(公告)日:2022-09-23
申请号:CN201910917547.0
申请日:2019-09-26
申请人: 合肥京东方卓印科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/20
摘要: 本发明涉及显示技术领域,提出一种栅极驱动电路及显示装置,该栅极驱动电路用于驱动显示面板,所述显示面板包括显示区和位于所述显示区周围的走线区,该栅极驱动电路包括驱动电路和补偿电路。驱动电路设置于显示面板的走线区,用于向所述显示面板的栅线提供栅极驱动信号;补偿电路设置于所述显示面板的显示区,用于向所述显示面板的栅线提供补偿信号。本公开提供的栅极驱动电路能够在满足显示面板栅极驱动能力的前提下,减小显示面板的边框宽度。
-
公开(公告)号:CN114974114A
公开(公告)日:2022-08-30
申请号:CN202210596913.9
申请日:2022-05-26
申请人: 合肥京东方卓印科技有限公司 , 京东方科技集团股份有限公司
发明人: 袁粲
IPC分类号: G09G3/3208 , H01L27/32
摘要: 本申请实施例涉及一种显示驱动电路、方法、显示面板及其制备方法、装置,该显示驱动电路包括:栅极驱动单元、分区控制单元以及栅极驱动控制单元,通过分区控制单元向栅极驱动控制单元的控制端输出可折叠信号,使得栅极驱动控制单元依据可折叠信号,将栅极驱动单元输出的栅极扫描信号提供给目标显示区的像素单元,保证栅极扫描信号无损输出,保证显示效果优。
-
公开(公告)号:CN111816123B
公开(公告)日:2022-06-10
申请号:CN202010707527.3
申请日:2020-07-21
申请人: 合肥京东方卓印科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/3225 , G09G3/3266
摘要: 本申请公开了一种显示基板及显示装置,属于显示技术领域。由于该显示基板中,位于衬底基板上的至少两个像素可以复用同一个连接发光控制线的发光控制电路,因此可以减少显示基板中所需设置的发光控制电路的数量,或是再减少显示基板上所需设置的发光控制线的数量,即最终使得每个像素所需占用衬底基板的面积较小。进而,可以使得为像素所连接的信号线提供信号的栅极驱动电路,以及栅极驱动电路所连接的驱动信号均能够设置于衬底基板上。本申请提供的显示基板的分辨率较高。
-
公开(公告)号:CN111179813B
公开(公告)日:2022-05-17
申请号:CN202010191578.5
申请日:2020-03-18
申请人: 合肥京东方卓印科技有限公司 , 京东方科技集团股份有限公司
摘要: 本发明提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。移位寄存器单元包括下拉节点控制电路;所述下拉节点控制电路分别与输入端、复位端、第一电压端、第二电压端和下拉节点电连接,用于在所述输入端提供的输入信号和所述复位端提供的复位信号的控制下,控制所述下拉节点与所述第一电压端或所述第二电压端连通,并控制维持所述下拉节点的电位。所述移位寄存器单元采用减少采用的晶体管的数目,信赖性高。
-
公开(公告)号:CN112652272B
公开(公告)日:2022-04-26
申请号:CN201910963732.3
申请日:2019-10-11
申请人: 合肥京东方卓印科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/3233
摘要: 本发明提供一种阵列基板及其制作方法、显示装置,该阵列基板包括:衬底基板以及设置于衬底基板上的GOA电路和PLG走线,PLG走线用于连接GOA电路与源极IC,PLG走线被划分为至少两组,同一组的PLG走线的线宽相同,不同组的PLG走线的线宽不同,GOA信号包括级联信号和非级联信号;至少两组包括第一PLG走线组和至少一个第二PLG走线组,第一PLG走线组传输级联信号,第二PLG走线组传输所述非级联信号,第一PLG走线组的线宽小于第二PLG走线组的线宽,第一PLG走线组位于第二PLG走线组远离衬底基板的显示区域的一侧。本发明中,可以将一些组的PLG走线的线宽设置的较小,以减少PLG走线所占的面积。
-
公开(公告)号:CN114127944A
公开(公告)日:2022-03-01
申请号:CN202080000170.3
申请日:2020-02-27
申请人: 京东方科技集团股份有限公司 , 合肥京东方卓印科技有限公司
IPC分类号: H01L27/32 , H01L27/02 , H05F3/00 , G02F1/1333
摘要: 一种母板(100)及其制作方法,该母板(100)包括至少一个显示区域(101)、围绕所述至少一个显示区域(101)的周边区域、多个测试端子(111)、静电释放线(112)、多个电阻(113)以及至少一个薄膜晶体管。多个测试端子(111)、静电释放线(112)、多个电阻(113)位于周边区域中;至少一个薄膜晶体管位于至少一个显示区域(101)和周边区域的至少一个中。多个测试端子(111)分别经由多个电阻(113)与静电释放线(112)电连接;多个电阻(113)中的至少一个包括无机非金属走线;至少一个薄膜晶体管包括有源层;无机非金属走线与至少一个薄膜晶体管的有源层包括相同的半导体基体材料。该母板(100)及其制作方法可以提升良率。
-
-
-
-
-
-
-
-
-