基于功率型MOS管的PCB板级电磁干扰发生器结构

    公开(公告)号:CN114726346A

    公开(公告)日:2022-07-08

    申请号:CN202210285955.0

    申请日:2022-03-23

    申请人: 中山大学

    IPC分类号: H03K4/02

    摘要: 本发明提供的基于功率型MOS管的PCB板级电磁干扰发生器结构,该结构包括可编程门阵列、开关电源和相位合成结构,所述相位合成结构包括N‑MOSFET、肖特基二极管和第一电阻,所述N‑MOSFET的栅极连接至所述可编程门阵列,所述N‑MOSFET的漏极连接至所述开关电源,所述N‑MOSFET的源极连接至所述第一电阻的一端,所述第一电阻的另一端接地;所述N‑MOSFET的源极还连接至所述肖特基二极管的正极,方案在基于传输门的干扰信号合成结构进行改进,使得其能应用于实际的PCB电路,使用该结构的电路板结构紧凑小巧,却可以生成大输出功率的,幅值与频率可调节的电磁干扰信号,方案能够为集成电路抗扰性的表征测试带来极大的方便,可广泛应用于集成电路技术领域。

    数字芯片片内电源波动的检测方法、系统和存储介质

    公开(公告)号:CN111106827B

    公开(公告)日:2022-05-31

    申请号:CN201911251912.5

    申请日:2019-12-09

    申请人: 中山大学

    IPC分类号: H03L7/085

    摘要: 本发明公开了一种数字芯片片内电源波动的检测方法、系统和存储介质,其中方法包括以下步骤:采集数字芯片中锁相环电路的控制电压;根据控制电压获取电源电压波动的幅度;其中,所述控制电压为锁相环电路内的鉴相/鉴相器、电荷泵或环路滤波器的输出电压。本发明通过锁相环电路中的控制电压来表征电源电压波动的幅度,避免寄生电感的影响,能够准确地获得电源波动的幅度值,可广泛应用于芯片检测领域。

    一种快速大功率恒电流电化学测试前端电路

    公开(公告)号:CN112946328B

    公开(公告)日:2022-03-04

    申请号:CN202110130208.5

    申请日:2021-01-29

    申请人: 中山大学

    IPC分类号: G01N27/26 G01R1/28

    摘要: 本发明公开了一种快速大功率恒电流电化学测试前端电路,所述电路包括:电压负反馈单元、功率输出单元、电流采集单元、三电极测量单元、电压采集单元、补偿电流源单元,操作人员只需要通过设定激励信号、补偿电流源控制信号的幅值以及第一可控继电器的开关状态,即可使得该电化学测量前端电路输出阶跃电流激励信号。该电化学测量前端电路输出电流大,可实现快速上升时间,并且上升时间可调,突破了现有电化学恒电流测试中输出阶跃电流幅度小、上升时间较慢、上升时间不可控的限制,可同时测试电化学体系响应电流和响应电压,适用于各种要求的阶跃电流测试目的,具有电路系统简单、工作稳定、控制精确的特点。

    一种可调偏压的阵列精密电容的同步测量系统及方法

    公开(公告)号:CN113125926B

    公开(公告)日:2022-02-08

    申请号:CN202110375742.2

    申请日:2021-04-08

    申请人: 中山大学

    IPC分类号: G01R31/26

    摘要: 本发明公开了一种可调偏压的阵列精密电容的同步测量系统及方法,其测量系统包括数字信号处理子系统、模拟链路子系统和待测电容测试子系统;本发明在外加偏置电压的条件下,能对阵列精密电容实现在线同步测量,通过不同频率的激励信号给到不同的待测电容,通过不同的待测电容后汇聚成一个包括复数个频率分量的第二合成波模拟信号,之后将包括复数个频率分量的第二合成波数字信号输入数字信号处理子系统进行并行解调,也确保了待测电容在测试时间上的匹配,提高了电容测量效率。

    基于HLS的四级流水线处理器设计及验证方法、系统及设备

    公开(公告)号:CN113779907A

    公开(公告)日:2021-12-10

    申请号:CN202111057025.1

    申请日:2021-09-09

    申请人: 中山大学

    IPC分类号: G06F30/327 G06F30/33

    摘要: 本发明涉及数字处理技术领域,提出一种基于HLS的四级流水线处理器设计及验证方法、系统及设备,包括:对预期的功能点和测试点进行分析,通过高层次语言构建四级流水线处理器模型;采用HLS工具将四级流水线处理器模型转为基于RTL的四级流水线处理器模型;将四级流水线处理器模型执行测试指令,通过UVM验证平台进行验证;当UVM验证平台输出错误结果时,对通过高层次语言构建的四级流水线处理器模型进行逐层分析及修正;否则完成四级流水线处理器设计及验证。本发明采用HLS工具对基于RISCV指令集的四级流水线处理器模型进行低层次语言的转换,并通过UVM验证平台进行验证,能够有效缩短了处理器开发和验证的时间周期。

    一种基于高层次综合工具的快速傅里叶算法优化方法及系统

    公开(公告)号:CN113779499A

    公开(公告)日:2021-12-10

    申请号:CN202110904375.0

    申请日:2021-08-06

    申请人: 中山大学

    摘要: 本发明为克服应用于FPGA上实现的FFT算法存在资源消耗大的缺陷,提出一种基于高层次综合工具的快速傅里叶算法优化方法及系统,其中包括以下步骤:根据预设的目标功能构建快速傅里叶算法模型,所述快速傅里叶算法模型包括旋转因子;对所述快速傅里叶算法模型中的旋转因子进行优化设计;采用高层次综合工具将所述快速傅里叶算法模型转换为基于硬件描述语言的快速傅里叶算法模型,并烧录至FPGA芯片中进行仿真;对FPGA芯片资源消耗量进行判别,当资源消耗量小于预设的阈值时,则完成快速傅里叶算法优化。本发明通过对快速傅里叶算法模型中的旋转因子进行优化设计,再烧录至FPGA芯片上,能够有效减少在FPGA上的资源消耗。

    一种基于高层次综合工具的坐标旋转数字计算方法及系统

    公开(公告)号:CN113743042A

    公开(公告)日:2021-12-03

    申请号:CN202110846817.0

    申请日:2021-07-26

    申请人: 中山大学

    摘要: 本发明为克服无法在缺少FPU模块的FPGA上实施cordic算法的缺陷,提出一种基于高层次综合工具的坐标旋转数字计算方法及系统,其中包括以下步骤:采用高级语言构建基于长整型运算的坐标旋转数字计算模型;采用高层次综合工具将所述坐标旋转数字计算模型进行转换;将经过转换的坐标旋转数字计算模型通过FPGA进行仿真,完成坐标旋转数字计算。本发明在将坐标旋转数字计算模型配置到FPGA前,将其三角函数、双曲线、指数、对数的运算操作构建为基于长整型运算的坐标旋转数字计算模型,再通过高层次综合工具将坐标旋转数字计算模型配置在FPGA,能够实现在没有FPU模块的FPGA上进行浮点运算。

    一种多视点图像合成方法、系统、装置及存储介质

    公开(公告)号:CN113256544A

    公开(公告)日:2021-08-13

    申请号:CN202110507519.9

    申请日:2021-05-10

    申请人: 中山大学

    IPC分类号: G06T5/50

    摘要: 本发明公开了一种多视点图像合成方法、系统、装置及存储介质。该方法包括以下步骤:获取原始图像,根据原始图像获取深度特征图;根据缩放因子对深度特征图的深度维度进行插值处理得到第一深度特征图,缩放因子用于调节深度特征图的视点;根据第一深度特征图和原始图像,得到视点图像,若干张视点图像组成多视点图像。本发明利用缩放因子在原始图像的深度特征图的深度维度上进行插值处理,得到包含新的深度信息的第一深度特征图,再将第一深度特征图与原始图像进行融合,即可得到包含有新视点的视点图像,多张包含不同视点的视点图像即可组成多视点图像,具有价格低廉、应用范围广的特点。本发明可广泛应用于视点图像合成方法技术领域内。

    一种相干反斯托克斯拉曼光谱扫描装置和方法

    公开(公告)号:CN108489959B

    公开(公告)日:2021-04-30

    申请号:CN201810234165.3

    申请日:2018-03-21

    申请人: 中山大学

    IPC分类号: G01N21/65 G01N21/01

    摘要: 本发明公开了一种相干反斯托克斯拉曼光谱光谱扫描装置和方法。所述相干反斯托克斯拉曼光谱扫描装置包括第一激光部件、第二激光部件、光路部件、接收部件,照射在所述样品产生的反斯托克斯光束经过所述聚焦目镜后,与所述同步参考信号光电探测器产生的同步参考信号利用所述数字锁相放大技术做解调,获得各个波长的光强测量信息。本发明提供的相干反斯托克斯拉曼光谱光谱扫描装置和方法采用二极管探测器阵列作为光谱探测手段,由于二极管探测器阵列的输出并行高速的特点,可以更加精密的实现对各个波长的测量,具有极高的测量精确性、数据实时性。