使用多个串存储状态信息的非易失性存储器装置和方法

    公开(公告)号:CN100550201C

    公开(公告)日:2009-10-14

    申请号:CN200610057026.5

    申请日:2006-03-13

    IPC分类号: G11C11/56 G11C16/34

    CPC分类号: G11C16/0483 G11C16/22

    摘要: 提供一种使用多个串来存储状态信息的非易失性存储器装置和方法。该非易失性存储器装置和方法允许使用多个串来存储状态信息。该非易失性存储器包括能存储至少一个比特的数据的基元、多个串和多个页,在所述多个串的每个中至少两个基元串联,所述页的每个包括多个基元,其中,所述串包括主串组和备用串组,所述主串组包括存储数据的串,所述备用串组包括存储关于存储在主串组中的数据的状态信息的至少两个备用串。

    安全的非易失性存储器件及对其中的数据进行保护的方法

    公开(公告)号:CN101517655A

    公开(公告)日:2009-08-26

    申请号:CN200780035773.1

    申请日:2007-09-27

    IPC分类号: G11C16/22

    CPC分类号: G11C16/22

    摘要: 本发明涉及一种非易失性存储器件,其包括:输入端,用于提供要被存储在非易失性存储器件上的外部数据(D1);第一非易失性存储模块(100)和第二非易失性存储模块(200),第一非易失性存储模块(100)和第二非易失性存储模块(200)被设在单个裸片(10)上,其中第一非易失性存储模块(100)和第二非易失性存储模块(200)属于不同的类型,从而为了从第一非易失性存储模块(100)和第二非易失性存储模块(200)中获取数据,需要不兼容的多个外部攻击技术,外部数据(D1)以分布的方式(D1’,D1”)存储到第一非易失性存储模块(100)和第二非易失性存储模块(200)中。本发明还涉及一种对非易失性存储器器件中的数据进行保护的方法。

    具有防光冲击保护的电子存储部件

    公开(公告)号:CN100470789C

    公开(公告)日:2009-03-18

    申请号:CN200380103734.2

    申请日:2003-11-13

    发明人: M·瓦纳 J·加贝

    IPC分类号: H01L23/58

    摘要: 为了进一步开发包含至少一个存储单元矩阵(10)的电子存储部件(100或100’),所述存储单元矩阵嵌入和/或进入至少一个掺杂的接收衬底(20)中,使得能够直接检测到或立即感测到所谓的光冲击形式的光入射而没有停滞时间,本发明提出了接收衬底(20)至少部分并且/或者在其远离存储单元矩阵(10)的表面的至少一个上被至少一个顶/保护衬底(30)覆盖和/或包围,所述顶/保护衬底(30)与接收衬底(20)的掺杂相反,以及所述衬底(20或30)中的至少一个(例如,接收衬底(20)和/或尤其是顶/保护衬底(30))与至少一个电路装置(分别是24或34)接触(12a或12b)或连接(32),用于检测由光入射产生的电荷载流子引起的电压或电流。

    非易失性半导体存储器件
    75.
    发明授权

    公开(公告)号:CN100468574C

    公开(公告)日:2009-03-11

    申请号:CN200510068513.7

    申请日:2005-04-28

    IPC分类号: G11C16/02 G11C16/06

    CPC分类号: G11C16/22

    摘要: 非易失性半导体存储器件(101)包括连接到指令解码器(108)的特殊指令使能/无效信号线(120)。特殊指令使能/无效信号经信号线(120)从外部输入给指令解码器(108)。由此,在初始化该器件(101)时,指令解码器(108)可以使特殊指令有效并且该器件(101)可以转变到对应特殊指令的模式。另一方面,指令解码器(108)可以使特殊指令无效,例如,当用户使用该器件(101)时,由此,即使在错误地发布特殊指令时,也能防止执行特殊指令。

    具有内容保护功能的便携式存储设备及其制造方法

    公开(公告)号:CN101266827A

    公开(公告)日:2008-09-17

    申请号:CN200710305870.X

    申请日:2007-12-28

    IPC分类号: G11C7/10 G11C7/24

    摘要: 提供一种具有内容保护功能的便携式存储设备及其制造方法。该便携式存储设备包括存储器和存储器控制单元。所述存储器包括:只读存储区,存储内容,并被设置为仅允许读操作;可写存储区,被设置为允许读和写操作;专用存储区,存储操作便携式存储设备所需的信息,并被设置为仅允许从该专用存储区读取认证的程序和/或将认证的程序写入该专用存储区中。所述存储器控制单元控制每个区域上的读和写操作。

    混合闪存装置、存储系统以及控制误差的方法

    公开(公告)号:CN101256843A

    公开(公告)日:2008-09-03

    申请号:CN200810092059.2

    申请日:2008-01-04

    发明人: 裵壹万

    IPC分类号: G11C29/42 G11C7/10 G06F11/10

    CPC分类号: G11C16/22

    摘要: 提供了一种混合闪存装置、存储系统以及控制误差的方法。混合闪存装置包括:数据存储块,具有闪存单元的第一和第二数据存储区域;以及误差控制块,实现第一误差控制方案和第二误差控制方案,使得指向存储在第一数据存储区域的数据的数据存取操作选择第一误差控制方案,而指向存储在第二数据存储区域的数据的数据存取操作选择第二误差控制方案。

    半导体存储装置及其数据发送方法

    公开(公告)号:CN101083132A

    公开(公告)日:2007-12-05

    申请号:CN200710108815.1

    申请日:2007-05-31

    发明人: 永嶋宏行

    IPC分类号: G11C7/10 G06F13/00

    CPC分类号: G11C16/22

    摘要: 本发明提供一种能够容易地进行数据传输,并能够提高便利性的半导体存储装置及其数据发送方法。该半导体存储装置具备:存储保护信息(33)的非易失性存储器(15);具有系统缓冲器(18)并控制上述非易失性半导体存储器的物理状态的控制器(16);驱动上述非易失性存储器及上述控制器的电池(17);可以将上述非易失性存储器内的数据发送给外部,并接收从外部发送来的数据的第一收发部件(12);以及可以将上述非易失性存储器内的数据发送给外部,并接收从外部发送来的数据的第二收发部件(13)。